硬件平臺由DSP處理器+FPGA及其外圍器件組成的高速運算電路共同實現(xiàn)[2],它為軟件編程、各類數(shù)據(jù)流控制及復(fù)雜對象的識別算法提供基礎(chǔ)保證。多目標(biāo)識別算法在物理空間運行上分成兩部分:圖像預(yù)處理
2021-10-29 08:52:35
5867 
ADSP2106x SHARC是一個適用于語音、通信和圖像處理的高速32位數(shù)字信號處理器。該芯片是基于ADSP21000系列DSP芯片發(fā)展起來的一個完整的單片系統(tǒng),增加了一個雙口片內(nèi)SRAM,并集成
2019-07-19 08:16:35
本文在研究ARM嵌入式系統(tǒng)原理的基礎(chǔ)上,設(shè)計了一種基于ARM的嵌入式圖像處理系統(tǒng),該系統(tǒng)包括硬件平臺的構(gòu)建和軟件架構(gòu)設(shè)計,可以很方便實現(xiàn)圖像采集、顯示、存儲及處理。該系統(tǒng)采用Qt多線程技術(shù)編寫的圖形應(yīng)用程序,能實現(xiàn)圖像實時顯示和處理,提高了應(yīng)用程序運行效率。
2019-07-08 14:55:06
本系統(tǒng)采用基于FPGA與DSP協(xié)同工作進行視頻處理的方案,實現(xiàn)視頻采集、處理到傳輸?shù)恼麄€過程。實時視頻圖像處理中,低層的預(yù)處理算法處理的數(shù)據(jù)量大,對處理速度要求高,但算法相對比較簡單,適合于用
2019-07-01 07:38:06
對數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實時性。對數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計,有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27
一種柔性圖像并行處理機摘 要:探討了多指令流多數(shù)據(jù)流圖像并行處理拓撲結(jié)構(gòu),設(shè)計了一種具有柔性結(jié)構(gòu)的圖像并行處理機。分析比較了柔性圖像并行處理機與典型圖像并行處理機在結(jié)構(gòu)和性能方面的差異,給出了一種
2009-10-06 08:57:53
采用一種逆模(或展開)算法,消除圖像的過度曝光現(xiàn)象,該算法只需用戶點擊一個高速相機按鍵,讓計算機處理過度曝光問題。 `
2016-02-15 14:03:02
申請理由:TMS320C6748是TI公司推出的高速DSP,將其應(yīng)用于微光視頻圖像的實時處理,對于提高系統(tǒng)的實時性和采集具有十分重要的意義,同時也可以講更加復(fù)雜的算法加入其中,對于微光視頻圖像處理
2015-10-09 15:12:31
本文介紹一種面向基站平臺處理單板的基于融合SoC處理器的平臺軟件解決方案。
2021-05-17 06:36:12
器主要負責(zé)一些接口邏輯 ,比如圖像的采集,圖像的顯示,圖像的存儲。還有FPGA和DSP之間的通信 。那我想問一下 處理圖像應(yīng)該用什么系列的fpga 芯片從性能功耗價格方面綜合考慮,處理速度要快??!
2012-08-06 10:53:09
分享一種CS485xx數(shù)字音頻DSP處理方案
2021-06-03 06:21:43
為解決高速數(shù)字圖像處理系統(tǒng)和實時性相沖突的要求,設(shè)計了以多DSP(數(shù)字信號處理器TMS320C6416)和現(xiàn)場可編程門陣列(FPGA)相結(jié)合的實時圖像處理系統(tǒng)。重點介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48
本文介紹了一種在DSP平臺下對多路交流信號采樣時采用的一種異步采樣方法。
2021-04-02 07:01:30
基于DSP的圖像處理系統(tǒng)的應(yīng)用研究摘要 本文介紹了一種基于FPGA+DSP結(jié)構(gòu)的具有通用性、可擴充性的高速數(shù)字圖像處理系統(tǒng)硬件平臺。重點介紹了以高速數(shù)字信號處理器TMS320DM642
2012-12-19 11:05:08
數(shù)據(jù)量特別大、運算復(fù)雜,單純依靠通用PC很難達到實時性要求,不能滿足現(xiàn)行高速三維圖像處理應(yīng)用?! ”鞠到y(tǒng)中,采用FPGA實現(xiàn)底層的信號預(yù)處理算法,其處理數(shù)據(jù)量很大,處理速度高,但算法結(jié)構(gòu)相對
2019-06-24 06:11:03
本人想做DSP處理數(shù)字圖像的課題但不知道處理圖像什么系列的什么型號的DSP芯片比較合適處理速度要快功耗要低 價格不要太高{:1:} 希望大家給點建議不勝感激
2012-08-06 10:44:33
本文結(jié)合實際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸?shù)男枰?,充分利用ARM的靈活性和FPGA的并行性的特點,設(shè)計了一種基于ARM+FPGA的高速圖像數(shù)據(jù)采集傳輸系統(tǒng)。
2021-06-02 06:18:50
一種FPGA與DSP的高速通信接口設(shè)計與實現(xiàn)方案
2021-06-02 06:07:16
如何去實現(xiàn)一種基于stm32f1+ov7725的圖像處理設(shè)計?
2021-10-22 09:10:25
一種基于高性能DSP的軟件無線電平臺系統(tǒng)設(shè)計
2021-05-20 06:03:28
本文設(shè)計了一種基于CPLD和DSP器件的多分辨率圖像采集處理系統(tǒng),重點介紹了CPLD在采集過程中邏輯控制的靈活應(yīng)用。
2021-06-04 06:08:56
隨著圖像處理技術(shù)及傳感器技術(shù)的不斷發(fā)展,高清數(shù)字圖像取代模擬圖像成為一種趨勢。設(shè)計了一種基于HD-SDI技術(shù)的高清圖像處理系統(tǒng),可通過FPGA+DSP架構(gòu)對1080P全高清圖像進行采集和字符疊加,并
2021-06-01 07:03:16
構(gòu)成高速緩存的方案有哪幾種?如何去實現(xiàn)一種海量緩存的設(shè)計?怎樣去實現(xiàn)一種基于DSP和ADC技術(shù)高速緩存和海量緩存?
2021-06-26 07:50:30
請問怎樣去設(shè)計一種圖像預(yù)處理系統(tǒng)?
2021-05-06 10:31:43
怎樣去設(shè)計高速圖像傳輸系統(tǒng)的硬件部分?怎樣去設(shè)計高速圖像傳輸系統(tǒng)的軟件部分?
2021-05-31 06:17:38
一種基于DSP的JPEG圖像壓縮的設(shè)計與實現(xiàn)
2021-06-04 06:11:31
本文用CPLD控制圖像的讀入,以TMS320VC5402 DSP作為處理器,并結(jié)合CA3318CE A/D轉(zhuǎn)換器介紹一種CCD圖像采集處理系統(tǒng)的設(shè)計方法。根據(jù)課題研究,將此系統(tǒng)應(yīng)用于手寫體數(shù)字的采集和識別中。如果配以適當(dāng)?shù)墓鈱W(xué)系統(tǒng),便可以實現(xiàn)光-機-電-算一體化設(shè)計。
2021-04-22 06:04:10
求一種基于DSP平臺的低成本高速USB接口方案
2021-05-10 07:13:30
一種基于DSP的移動平臺ATP技術(shù)的應(yīng)用設(shè)計
2021-05-25 07:03:21
怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計?
2021-04-12 06:10:22
本文提出了一種基于DSP和CMOS圖像傳感器,同時由復(fù)雜可編程邏輯控制芯片CPLD控制的實時圖像采集系統(tǒng)的實現(xiàn)方案。
2021-05-31 07:19:33
為什么要設(shè)計一種高速圖像通信系統(tǒng)?怎樣去設(shè)計一種高速圖像通信系統(tǒng)?
2021-06-15 08:19:00
一種基于DSP與雙目CMOS攝像頭的數(shù)字圖像處理系統(tǒng)設(shè)計
2021-06-07 06:00:43
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-02 13:52:47
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-09 10:12:15
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-16 11:00:00
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-03-30 11:12:53
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-07 10:40:35
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-14 11:09:20
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA
2016-04-25 11:21:12
架構(gòu)的高性能高速信號處理平臺,該平臺采用兩片TI的KeyStone系列多核浮點/定點運算DSP TMS320C6678作為主處理單元,采用兩片Xilinx的Kintex 7系列FPGA XC7K325T
2016-03-23 11:03:18
對常見的多DSP并行處理系統(tǒng)的結(jié)構(gòu)進行了研究和分析,并在此基礎(chǔ)上根據(jù)非均勻存儲器訪問模型提出一種新的設(shè)計方法。這些研究都已應(yīng)用到作者開發(fā)的多DSP并行處理系統(tǒng)當(dāng)中,收
2009-05-09 13:30:46
13 本文研究了一種基于TMS320C5402 芯片的數(shù)字圖像處理硬件系統(tǒng),并使用VB 進行可視化的處理。在該圖像處理系統(tǒng)中,利用DSP 上的鍵盤模塊將各種圖像處理方法結(jié)合起來,利用DSP 串
2009-06-06 13:36:50
26 介紹了一種用于處理植物細胞的顯微圖像處理系統(tǒng)。提出了一種利用自主開發(fā)的CMO S 圖像傳感器系統(tǒng)在顯微鏡上對細胞圖像的視頻采集、圖像捕捉以及圖像處理的新方法。實驗表明,
2009-07-03 08:47:53
26 介紹了一種以美國TI 公司推出的浮點DSP—TMS320VC33 為處理器的通用圖像處理系統(tǒng),闡述了該系統(tǒng)的硬件設(shè)計思想及軟件開發(fā)流程。該系統(tǒng)具備良好的算法通用性,是一種優(yōu)良的圖
2009-08-17 10:26:24
37 為了在完成實時數(shù)據(jù)采集處理的同時還能進行各種控制,設(shè)計了一種基于DSP 和MCU 的雙CPU 數(shù)據(jù)采集處理系統(tǒng)。闡述了該系統(tǒng)中高速A/D 轉(zhuǎn)換器與DSP 接口、FLASH 自舉引導(dǎo)加載以及單
2009-10-06 10:06:01
20 介紹了一種基于FPGA+DSP 的數(shù)據(jù)采集與處理平臺,給出了系統(tǒng)實現(xiàn)的總體方案,并闡述了各部分硬件電路的設(shè)計。重點對FPGA 內(nèi)部各主要功能模塊做了詳細闡述,對各個模塊的設(shè)計方法
2009-12-19 15:59:16
34 針對圖像處理中數(shù)據(jù)采集與處理的現(xiàn)狀,介紹了基于DSP 和PCI 控制器的高速數(shù)據(jù)的實時采集、存儲和處理的方法,并分別對電路原理圖的硬件設(shè)計和PCI 接口的軟件設(shè)計做了闡述。
2009-12-31 14:15:32
22 闡述了一種數(shù)字圖像測速系統(tǒng)的設(shè)計方法。該系統(tǒng)以高性能浮點DSP為核心,結(jié)合視頻解碼器、CPLD、外部存儲器等元件,使其具有高速的實時圖像處理能力,同時給出了通過目標(biāo)圖像導(dǎo)出
2010-02-24 13:54:41
10 在某些特定場合,為滿足特定任務(wù)需求,必須實現(xiàn)對視頻信號的實時采集與旋轉(zhuǎn)處理等任務(wù),本文制訂了基于DSP的實時圖像采集與旋轉(zhuǎn)處理系統(tǒng)硬件設(shè)計方案,對系統(tǒng)軟件流程作了
2010-07-27 16:39:43
19 設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進行簡單預(yù)處理,利用DSP進行復(fù)雜圖像處理算法和邏輯控制,實現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:54
62 基于DSP和FPGA的通用圖像處理平臺設(shè)計
摘要:設(shè)計一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺,運用FPGA實現(xiàn)微處理器接口設(shè)計,并對圖像數(shù)據(jù)進行簡單預(yù)處理,利用DSP
2010-02-01 11:10:21
1683 
摘要:以開發(fā)的實際系統(tǒng)為背景,論述了基于PCI總線和DSP的實時圖像采集與處理系統(tǒng)的硬件及軟件設(shè)計方案和實現(xiàn)方法。系統(tǒng)以數(shù)字CCD相機為圖像采集設(shè)備,利用PCI總線的高速數(shù)據(jù)傳輸能力和DSP強大的數(shù)據(jù)處理能力,實現(xiàn)了圖像的實時采集、處理和傳輸。 關(guān)鍵詞:C
2011-02-25 23:24:41
40 本文根據(jù)通用數(shù)字圖像系統(tǒng)的構(gòu)成,給出了一個應(yīng)用于圖像處理技術(shù)研究的試驗平臺的設(shè)計方案.論述了基于PCI總線DSP圖像系統(tǒng)的相關(guān)技術(shù)和模塊的設(shè)計方案。
2011-11-01 18:43:31
28 針對圖像處理要求運行復(fù)雜靈活的圖像處理算法和大數(shù)據(jù)量的數(shù)據(jù)傳輸處理的要求,提出了一種基于DSP和FPGA架構(gòu)的嵌入式圖像處理系統(tǒng),簡要介紹了系統(tǒng)的工作原理,詳細介紹了系統(tǒng)硬
2011-12-05 14:12:28
63 基于嵌入式系統(tǒng)的諸多優(yōu)點,這里提出一種基于DSP的視頻監(jiān)控系統(tǒng)解決方案。整個系統(tǒng)硬件設(shè)計由電源、視頻信號處理、FPGA和外圍接口等模塊組成。其中,圖像處理模塊接收CCD圖像傳感
2012-05-21 17:15:43
3825 
針對RANSAC算法由于迭代次數(shù)過多、精確度不高所造成的計算量增大,拼接效果不好等方面的不足。本文提出了一種帶預(yù)處理的RANSAC圖像拼接算法,包括圖像的特征提取與粗匹配,預(yù)處理
2013-08-20 16:55:00
0 實現(xiàn)了一種高速采集、實時處理、適用于新國標(biāo)A類機的人民幣圖像鑒別處理平臺。該平臺采用ADC量化CIS的輸出作為系統(tǒng)輸入,F(xiàn)PGA、DSP作為處理核心,得到的人民幣信息被發(fā)送到鑒別儀
2013-09-25 15:54:01
47 一種基于FPGA的以太網(wǎng)高速傳輸平臺,采用DM9000和FPGA芯片,實現(xiàn)100M以太網(wǎng)數(shù)據(jù)傳輸
2016-02-25 14:45:56
17 一種高速dsp的pcb抗干擾設(shè)計技術(shù),有需要的下來看看。
2016-03-29 15:08:09
11 高速DSP原理應(yīng)用及實踐課件資料過大,所以分為4部分上傳,資料需全部下載完才能打開,感興趣的小伙伴可以來我上傳的資料里一起下載解壓打開!
2016-07-12 18:32:53
9 高速DSP原理應(yīng)用及實踐課件資料過大,所以分為4部分上傳,資料需全部下載完才能打開,感興趣的小伙伴可以來我上傳的資料里一起下載解壓打開!
2016-07-12 18:32:53
20 高速DSP原理應(yīng)用及實踐課件資料過大,所以分為4部分上傳,資料需全部下載完才能打開,感興趣的小伙伴可以來我上傳的資料里一起下載解壓打開!
2016-07-12 18:32:53
11 高速DSP原理應(yīng)用及實踐課件資料過大,所以分為4部分上傳,資料需全部下載完才能打開,感興趣的小伙伴可以來我上傳的資料里一起下載解壓打開!
2016-07-12 18:32:53
21 一種CCD圖像相關(guān)處理系統(tǒng)的FPGADSP實現(xiàn),感興趣的小伙伴們可以看一看。
2016-09-14 17:17:07
25 一種基于圖像處理的機器手抓握滑移檢測方法_史運澤
2017-01-31 21:14:56
0 基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計_吳雷
2017-03-16 09:28:51
2 數(shù)字圖像處理需要大量的數(shù)據(jù)運算,要求系統(tǒng)具有很高的數(shù)據(jù)吞吐量。并行處理結(jié)構(gòu)能較好地滿足這一要求。介紹一種SIMD并行多DSP數(shù)字圖像處理系統(tǒng)。
2017-09-07 19:48:08
14 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
20 PCI總線DSP圖像處理試驗平臺的研究
2017-10-23 15:11:37
3 一種基于DSP平臺的快速H.264壓縮的估計
2017-10-26 10:52:29
4 應(yīng)用,其中,DSP圖像處理系統(tǒng)便是其中的一種。 DSP圖像處理系統(tǒng)設(shè)計包括硬件和軟件兩個方面,硬件設(shè)計需要考慮到運算的精度、系統(tǒng)的成本及體積、功耗等,并在此基礎(chǔ)上選擇合適的DSP芯片,進而設(shè)計芯片的外圍電路等;軟件設(shè)計主要在選擇的DSP芯片基礎(chǔ)
2017-11-01 11:36:01
13 DSA是一種重要的醫(yī)學(xué)診斷和介入治療的技術(shù),DSA圖像質(zhì)量對于醫(yī)生確定病情具有重要意義。現(xiàn)提出了一種新的DSA圖像增強算法來提高DSA圖像的質(zhì)量,即對圖像進行前期去噪,后期增強的方法。在前期采用小波
2017-11-15 15:50:09
22 本文主要介紹了一種基于DSP+FPGA的實時圖像去霧增強系統(tǒng)設(shè)計,F(xiàn)PGA通常作為一種調(diào)度使用,圖像處理算法實現(xiàn)主要靠高速處理信號處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進入DSP,處理后輸出相應(yīng)參數(shù)即可,在實時視頻圖像處理中大量圖像數(shù)據(jù)只需通過EMIF輸入,且輸出數(shù)據(jù)量較小可以實時完成。
2017-12-25 10:24:21
4379 
本文主要介紹了一種基于DSP+FPGA視頻圖像采集處理系統(tǒng)的設(shè)計與實現(xiàn),DSP-BF561作為主處理器,負責(zé)整個算法的調(diào)度和數(shù)據(jù)流的控制,完成圖像數(shù)據(jù)的采集與顯示及核心算法的實現(xiàn),F(xiàn)PGA作為DSP的協(xié)處理器,依托其高度的并行處理能力,完成圖像預(yù)處理中大量的累乘加運算。實驗證明系統(tǒng)達到了實時性要求。
2017-12-25 10:39:47
5649 
前幾天讀到一篇文章,它提到圖像其實是一種波,可以用波的算法處理圖像。我頓時有一種醍醐灌頂?shù)母杏X,從沒想到這兩個領(lǐng)域是相關(guān)的,圖像還可以這樣玩!下面我就來詳細介紹這篇文章。
2018-01-05 10:44:39
11195 DSP是一種用于處理數(shù)字信號的專用處理器。在電子技術(shù)各個領(lǐng)域(例如雷達、聲納、語音通信、數(shù)字通信等),正廣泛使用DSP處理器搭建的系統(tǒng)處理日益龐大的數(shù)字信息。 魂芯系列DSP是中國電
2018-01-31 14:34:58
3 DSP技術(shù)作為數(shù)字化技術(shù)的基石,已經(jīng)、正在、并且還將在數(shù)字化中扮演一個不可或缺的角色。DSP的核心算法與實現(xiàn),越來越多的人正在認識、熟悉和使用它。依托于DSP硬件平臺來實現(xiàn)數(shù)字圖像處理,具有極高的信號處理速度,因此具有極大的優(yōu)越性。
2018-04-09 10:39:09
18 高速中頻采樣信號處理平臺在實際應(yīng)用中有很大的前景,提出采用FPGA+DSP的處理結(jié)構(gòu),結(jié)合高性能A/D和D/A處理芯片,設(shè)計了一個通用處理平臺,并對其主要性能進行了測試。
2018-10-18 16:36:48
5708 
與Avnet Electronics Marketing共同開發(fā)的帶有高速模擬的Kintex-7 FPGA DSP套件是用于開發(fā)高性能信號處理應(yīng)用的DSP域目標(biāo)平臺。
2018-11-22 06:29:09
4502 方法對圖像數(shù)據(jù)進行了壓縮,其數(shù)據(jù)量仍然巨大,對傳輸介質(zhì)、傳輸方法和存儲介質(zhì)的要求較高。因此,作為數(shù)字圖像處理的關(guān)鍵技術(shù)之一,對圖像壓縮編碼技術(shù)的研究顯得尤為有意義。 在嵌入式微處理器中,DSP以其算法密集性著稱,特別適合復(fù)雜算
2019-02-24 12:28:01
743 基于FPGA和DSP的圖像采集監(jiān)測通信平臺
2021-06-16 09:38:29
23 FPGA圖像處理應(yīng)用詳細介紹
2022-02-28 10:29:49
51
評論