制的實(shí)現(xiàn),然后分別介紹片內(nèi)外設(shè)的結(jié)構(gòu)、原理及使用方法,以及DSP控制器的指令系統(tǒng);最后給出2個(gè)應(yīng)用實(shí)例?!?b class="flag-6" style="color: red">DSP控制器及其應(yīng)用》可供從事控制系統(tǒng)、通信系統(tǒng)、網(wǎng)絡(luò)設(shè)備、儀器儀表、家用電器等相關(guān)領(lǐng)域的廣大科技人員和教師閱讀參考,也可作為相關(guān)專業(yè)研究生和本科生的教材。
2020-09-07 10:10:15
進(jìn)行多次迭代實(shí)現(xiàn)了偽隨機(jī)譯碼。 其他的編碼方式,一時(shí)在信息和編碼理論界引起了轟動(dòng)。從此以后,Turbo 碼得到了廣泛的關(guān)注和發(fā)展,并對(duì)當(dāng)今的編碼理論和研究方法產(chǎn)生了深遠(yuǎn)的影響,信道編碼
2008-05-30 16:21:20
使用
dsp c5517
實(shí)現(xiàn)viterbi (2,1,7)
譯碼?
譯碼的波特率是115200bps,有誰會(huì)的,可以私聊,有償?shù)摹?/div>
2017-05-02 16:20:09
本帖最后由 一只耳朵怪 于 2018-6-19 14:30 編輯
使用CCS3.3平臺(tái),TCI6487,問題:(1)在安裝文件中沒有找到TCI6487的庫函數(shù)和頭文件,請(qǐng)問在哪里下載到?(2)如何調(diào)用6487里面的FFT函數(shù),Turbo譯碼?
2018-06-19 02:11:18
【摘要】:Viterbi譯碼器在通信系統(tǒng)中應(yīng)用非常普遍,針對(duì)采用DSP只能進(jìn)行相對(duì)較低速率的Vit-erbi譯碼的問題,人們開始采用FPGA實(shí)現(xiàn)高速率Viterbi譯碼。本文首先簡(jiǎn)單描述了
2010-04-26 16:08:39
基于雙核DSP的視頻解碼芯片驅(qū)動(dòng)研究與實(shí)現(xiàn)
2020-05-28 09:11:33
應(yīng)用于LTE-OFDM系統(tǒng)的Viterbi譯碼在FPGA中的實(shí)現(xiàn)在OFDM系統(tǒng)中,為了獲得正確無誤的數(shù)據(jù)傳輸,要采用差錯(cuò)控制編碼技術(shù)。LTE中采用Viterbi和Turbo加速器來實(shí)現(xiàn)前向糾錯(cuò)。提出
2009-09-19 09:41:24
本文通過對(duì)長(zhǎng)BCH碼優(yōu)化方法的研究與討論,針對(duì)標(biāo)準(zhǔn)中二進(jìn)制BCH碼的特性,設(shè)計(jì)了實(shí)現(xiàn)該譯碼器的FPGA硬件結(jié)構(gòu)。
2021-06-15 09:23:27
本文研究了RS碼的實(shí)現(xiàn)方法,并基于Xilinx的FPGA芯片Spartan-6 XC6SLX45完成了RS編譯碼器的設(shè)計(jì),同時(shí)對(duì)其進(jìn)行了仿真和在線調(diào)試,并給出了功能仿真圖和測(cè)試結(jié)果。時(shí)序仿真結(jié)果表明,該編譯碼器能實(shí)現(xiàn)預(yù)期功能。
2021-06-21 06:23:53
Turbo碼自1993年提出以來[1],由于其接近香農(nóng)極限的優(yōu)異譯碼性能,一直成為編碼界研究的熱點(diǎn)。近年來,用戶對(duì)通信質(zhì)量的要求越來越高,學(xué)者們已將研究重點(diǎn)從理論分析轉(zhuǎn)移到Turbo碼的實(shí)用化上來
2019-08-22 07:28:46
基于FPGA的Turbo碼編譯碼器各模塊實(shí)現(xiàn)的 VHDL或verilog HDL程序。急求啊謝謝大神啦??!
2015-06-08 22:45:24
數(shù)字電子電路技術(shù)--譯碼器及其應(yīng)用[hide][/hide]
2017-05-01 21:30:40
用matlab來仿真turbo編譯碼的程序,有沒有完整的程序及仿真過程
2014-04-23 10:22:56
Turbo碼編碼器的FPGA實(shí)現(xiàn)Turbo碼譯碼器的FPGA實(shí)現(xiàn)Turbo碼編譯碼器的性能有哪些?
2021-05-07 06:06:23
針對(duì)Turbo-DFH系統(tǒng)的特點(diǎn),提出了修改的SOVA算法,用于迭代譯碼過程中子譯碼器軟輸出的計(jì)算。在AWGN信道下,對(duì)Turbo-DFH系統(tǒng)的性能進(jìn)行了計(jì)算機(jī)仿真。仿真結(jié)果表明Turbo-DFH系統(tǒng)的誤
2008-12-13 02:01:28
8 定點(diǎn)DSP實(shí)現(xiàn)擴(kuò)展精度的自適應(yīng)濾波器的研究
2009-05-08 17:21:55
20 主要介紹卷積編碼器和Vertibi 譯碼器的基本原理。對(duì)用TMS320C54X DSP 來實(shí)現(xiàn)Vertibi譯碼器中的兩個(gè)主要環(huán)節(jié)——度量值更新和回溯, 作了詳細(xì)說明, 并給出具體的實(shí)現(xiàn)程序。
2009-05-15 16:22:43
21 Turbo碼的原理及在TD_SCDMA系統(tǒng)中的應(yīng)用:對(duì)Turbo 碼的編譯碼原理進(jìn)行了分析,并就其在TD2SCDMA 系統(tǒng)中的應(yīng)用作了簡(jiǎn)要介紹。自從1948年信息論的奠基人C.E.Shannon 提出了著名的有噪信
2009-05-22 17:27:04
22 提出了一種改進(jìn)的TURBO碼算法,該算法改進(jìn)了傳統(tǒng)算法的路徑度量的運(yùn)算和可靠度的運(yùn)算,可以顯著地減少TURBO解碼器使用的硬件資源,存儲(chǔ)器的使用是傳統(tǒng)算法的一半。根據(jù)改進(jìn)的
2009-05-26 20:48:26
11 實(shí)驗(yàn) 譯碼器及其應(yīng)用(綜合性設(shè)計(jì)性)
一、實(shí)驗(yàn)?zāi)康?. 掌握中規(guī)模集成譯碼器的邏輯功能2. 熟悉數(shù)碼管的使用3. 能使用譯碼器進(jìn)行綜合性設(shè)計(jì)二、實(shí)驗(yàn)預(yù)習(xí)
2009-07-15 18:43:09
20 DSP及其應(yīng)用
2009-08-03 09:50:56
31 RS 碼以其強(qiáng)大的糾正隨機(jī)錯(cuò)誤和突發(fā)錯(cuò)誤的能力,被廣泛地應(yīng)用于各種數(shù)字通信系統(tǒng)中,本文首先敘述了RS 碼譯碼的基本原理,給出了實(shí)現(xiàn)RS 碼軟判決譯碼的方法和用DSP 實(shí)現(xiàn)譯碼的
2009-08-19 10:26:07
22 文章首先介紹了Turbo 碼的編碼結(jié)構(gòu)和用于Turbo 碼迭代譯碼的最大后驗(yàn)概率譯碼算法;然后提出了在幾種不同方案下Turbo 碼的信息隱藏技術(shù),對(duì)隱藏信息前后的譯碼效果進(jìn)行了理論分
2009-08-24 10:00:08
14 Turbo 碼編譯碼技術(shù)是近年來新興的信道編碼技術(shù),在其編解碼過程中,交織器起著很重要的作用,它是實(shí)現(xiàn)隨機(jī),降低編碼相關(guān)性的核心。本文主要介紹了三種分組交織器的設(shè)計(jì)方
2009-09-18 10:23:25
31 DSP控制器及其應(yīng)用:DSP控制器是一款針對(duì)于工業(yè)控制而開發(fā)的DSP芯片,是一款32位的高性能單片機(jī)。本書首先概述DSP控制器的發(fā)展過程及其特點(diǎn),接著介紹DSP控制器的總體結(jié)構(gòu),特
2009-10-09 15:43:29
26 3G測(cè)試系統(tǒng)中的Viterbi譯碼及其DSP實(shí)現(xiàn)及優(yōu)化
摘要 介紹了一種用于測(cè)試TD-SCDMA手機(jī)終端測(cè)試平臺(tái)中的關(guān)鍵技術(shù)——Viterbi譯碼。研究用約束度K=9的卷積編碼和最大似然Viterbi譯
2009-11-13 18:51:25
18 該文從譯碼速率、硬件實(shí)現(xiàn)的復(fù)雜度和誤碼率3 個(gè)方面對(duì)比研究了兩種典型的高速譯碼算法:Turbo 型和積算法與并行加權(quán)比特翻轉(zhuǎn)算法。以準(zhǔn)循環(huán)LDPC 碼為對(duì)象,給出了Turbo 型和積算
2009-11-25 15:26:58
9 Turbo 碼的工程應(yīng)用與實(shí)現(xiàn)是近年來研究工作的熱點(diǎn)。Turbo 碼采用反饋迭代譯碼結(jié)構(gòu),成員譯碼器使用最大后驗(yàn)概率(MAP)譯碼算法譯碼,由于MAP 算法含有大量的指數(shù)運(yùn)算與對(duì)數(shù)運(yùn)算,
2009-11-27 15:15:31
7 Turbo 碼自1993 年問世以來,以其出色的性能,在工業(yè)和科研領(lǐng)域都引起了廣泛的關(guān)注。Turbo 碼性能逼近(信噪比差為0.7dB 或更?。┯蒀laude E. Shannon 確定的信道容限。Berrou、Glavieux 和Thi
2009-12-04 11:47:27
9 介紹了 TI 的TMS320C6416 DSP 片上Viterbi 譯碼協(xié)處理器(VCP)的結(jié)構(gòu)與原理。給出了一種使用鏈?zhǔn)紼DMA 結(jié)構(gòu)和“乒乓”緩沖技術(shù)提高VCP 譯碼過程并行性的方法。設(shè)計(jì)出基于MATLAB 的Link for
2009-12-23 15:19:48
19 基于DSP的CT圖像重建研究及其實(shí)現(xiàn):介紹了一個(gè)基于TMS320C6X系列DSP芯片來完成CT圖像重建的方案,重點(diǎn)討論了系統(tǒng)的設(shè)計(jì),重建算法的實(shí)現(xiàn),給出了系統(tǒng)的原理框圖以及用DSP實(shí)現(xiàn)平行束
2010-01-12 18:54:01
15 文章分析了Turbo 碼的MAP 類譯碼算法后,針對(duì)傳統(tǒng)Log—MAP 譯碼算法的特性,提出了一種改進(jìn)的Log—MAP 譯碼算法。仿真結(jié)果表明,新的算法在降低譯碼復(fù)雜度的同時(shí)較好地保持了譯
2010-01-15 11:51:47
13 針對(duì)分組Turbo 碼自適應(yīng)Chase 譯碼算法存在的缺陷,該文提出自適應(yīng)量化測(cè)試序列數(shù)的分組Turbo 碼譯碼算法。該方法以測(cè)試序列數(shù)C 為研究對(duì)象,依出錯(cuò)概率大小選擇錯(cuò)誤圖樣,并利用
2010-02-10 12:15:52
3 DSP 用于電力線載波通信研究
摘 要:本文介紹了電力線Modem(PLM)的一個(gè)設(shè)計(jì)方案。該方案以Motorola 的16位數(shù)字信號(hào)處理器DSP56F805為控制核心,采用具有較強(qiáng)糾錯(cuò)能力的Turbo碼
2010-04-02 15:27:49
25 電話接口及其PCM編譯碼和時(shí)分復(fù)用實(shí)驗(yàn)
一、實(shí)驗(yàn)?zāi)康?. 全面了解用戶線接口電路功能(BORST)的作用及其實(shí)現(xiàn)方法。2. 通過對(duì)PBL38710電路的學(xué)習(xí)
2010-06-02 11:14:14
32 介紹了準(zhǔn)同步采樣技術(shù)及其在基于DSP的電力測(cè)量模塊中的應(yīng)用。硬件上采用16bitAD轉(zhuǎn)換器+32bit高速DSP處理器的架構(gòu);軟件上以電網(wǎng)電壓有效值的計(jì)算為例給出了準(zhǔn)同步采樣算法的實(shí)現(xiàn)
2010-07-17 17:46:01
17 基于TMS320C6416高性能通用DSP,實(shí)現(xiàn)了對(duì)AWGN信道的信噪比(SNR)估計(jì),并以此估計(jì)值設(shè)計(jì)了一種低密度奇偶校驗(yàn)(LDPC)碼的譯碼系統(tǒng);詳盡介紹了集成SNR估計(jì)的譯碼系統(tǒng)的實(shí)現(xiàn)方案和流程;仿真
2010-07-27 16:28:32
11 Turbo碼是一種低信噪比條件下也能達(dá)到優(yōu)異糾錯(cuò)性能的信道編碼。早期為了強(qiáng)調(diào)Turbo碼接近香農(nóng)限的優(yōu)異性能,研究的碼字長(zhǎng)度非常大[1~2],存在譯碼復(fù)雜度大、譯碼時(shí)
2010-09-29 16:15:51
46 針對(duì)固定碼長(zhǎng)Turbo碼適應(yīng)性差的缺點(diǎn),以LTE為應(yīng)用背景,提出了一種幀長(zhǎng)可配置的Turbo編譯碼器的FPGA實(shí)現(xiàn)方案。該設(shè)計(jì)可以依據(jù)具體的信道環(huán)境和速率要求調(diào)節(jié)信息幀長(zhǎng),平衡譯碼性
2010-11-11 16:07:59
26 LDPC編譯碼LDPC碼是一種線性分組奇偶校驗(yàn)碼,它采用基于因子圖的置信傳播(Belief Propagation,BP)迭代譯碼算法進(jìn)行譯碼。其性能接近Turbo碼,不規(guī)則LDPC碼甚至超過Tur
2009-03-01 17:36:05
1798 
【摘 要】 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語音信號(hào)的采樣和實(shí)時(shí)編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法
2009-05-10 19:54:11
1283 
基于Matlab的Turbo碼仿真研究
摘 要:為了使Turbo碼仿真更容易,研究并建立了基于Matlab中Simulink通信模塊的Turbo碼仿真模型。Turbo碼編碼器采用兩個(gè)相同
2009-05-20 16:21:24
1852 
噪聲消除的DSP算法研究
在語音傳輸?shù)倪^程中,語音增強(qiáng)方案經(jīng)常被采用。它使用FEC編碼技術(shù)(由卷積編碼和維特比譯碼算法組成)進(jìn)行數(shù)據(jù)傳輸,有著大批量的數(shù)據(jù)運(yùn)
2009-11-19 10:49:51
2466 
基于DSP Builder的DDS設(shè)計(jì)及其FPGA實(shí)現(xiàn)
直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長(zhǎng),產(chǎn)生各種不同頻率的信號(hào)。他具
2010-01-14 09:43:55
1292 
Turbo 碼。它巧妙地將兩個(gè)簡(jiǎn)單分量碼通過偽隨機(jī)交織器并行級(jí)聯(lián)來構(gòu)造具有偽隨機(jī)特性的長(zhǎng)碼,并通過在兩個(gè)軟入/軟出(SISO)譯碼器之間進(jìn)行多次迭代實(shí)現(xiàn)了偽隨機(jī)譯碼。他的性能
2010-07-28 17:30:27
1976 
Turbo碼雖然具有優(yōu)異的譯碼性能,但是由于其譯碼復(fù)雜度高,譯碼延時(shí)大等問題,嚴(yán)重制約了Turbo碼在高速通信系統(tǒng)中的應(yīng)用。因此,如何設(shè)計(jì)一個(gè)簡(jiǎn)單有效的譯碼器是目前Turb
2010-11-25 10:10:26
1772 
文中對(duì)現(xiàn)有的主要Turbo碼,包括并行級(jí)聯(lián)卷積Turbo碼、串行級(jí)聯(lián)卷積Turbo碼、分組乘積Turbo碼,對(duì)它們的譯碼算法、硬件產(chǎn)品和在無線通信系統(tǒng)中的應(yīng)用進(jìn)行分析和介紹。
2011-03-20 11:41:07
30 基于Log_MAP 算法, 提出了一種TURBO 碼DSP 實(shí)現(xiàn)方案。利用內(nèi)聯(lián)函數(shù)、循環(huán)展開, 軟件流水線技術(shù)對(duì)算法進(jìn)行了優(yōu)化, 在TMS320C6416 芯片上實(shí)現(xiàn)了36Mbps 的編碼速率及1.6Mbps 譯碼速率(5 次迭代)。該
2011-05-24 17:29:10
33 介紹了ITU-TG.723.1標(biāo)準(zhǔn)語音編譯碼器的算法及其在ADSP-2181芯片上的實(shí)現(xiàn) 。軟硬件結(jié)合實(shí)現(xiàn)了語音信號(hào)的采樣和實(shí)時(shí)編譯碼,完全符合ITU-TG.723.1標(biāo)準(zhǔn)的定點(diǎn)算法,通過了ITU-T的所
2011-07-06 09:49:07
1295 
介紹了摩托羅拉公司新一代定點(diǎn)數(shù)字信號(hào)處理芯片MSC8101的特點(diǎn),以及Turbo碼譯碼在MSC8101上的實(shí)現(xiàn)技術(shù)。
2011-09-13 18:04:12
20 關(guān)于DSP控制器的介紹及其應(yīng)用分析。
2011-10-21 18:08:18
56 針對(duì)Turbo乘積碼(TPC)譯碼復(fù)雜度高、運(yùn)算量大的缺點(diǎn),分析了一種改進(jìn)的TPC譯碼算法。該算法以Chase迭代算法為基礎(chǔ),通過對(duì)錯(cuò)誤圖樣重新排序產(chǎn)生新的測(cè)試序列,其伴隨式可從前次伴
2011-12-05 14:07:55
20 針對(duì)Turbo乘積碼譯碼延時(shí)的問題,提出一種基于校驗(yàn)子的Turbo乘積碼譯碼算法(S-TPC),該算法根據(jù)校驗(yàn)子的值采取不同方式對(duì)每行(列)進(jìn)行譯碼,節(jié)省了一部分校驗(yàn)子為0的碼字的硬判
2011-12-06 12:49:00
21 為了提高DVB-S系統(tǒng)的性能,文中將Turbo碼引入了DVB-S系統(tǒng)。利用仿真系統(tǒng),引入Turbo碼與傳統(tǒng)的系統(tǒng)進(jìn)行了性能比較。針對(duì)兩種不同譯碼算法,給出了兩種系統(tǒng)在不同信噪比下的誤碼率曲線。
2012-02-27 11:04:16
26 文中提出的卷積碼譯碼Matlab仿真方案,旨在用Viterbi譯碼實(shí)現(xiàn)對(duì)卷積碼譯碼的功能。仿真結(jié)果表明,維特比是一種良好的譯碼方式。
2012-03-22 17:21:11
57 針對(duì)傳統(tǒng)的Max-Log-Map譯碼算法時(shí)效性差、存儲(chǔ)空間開銷大的特點(diǎn),本文對(duì)傳統(tǒng)的Max-Log-Map譯碼算法進(jìn)行了改進(jìn)。改進(jìn)的算法對(duì)前、后向度量使用了蝶形結(jié)構(gòu)圖,便于DSP實(shí)現(xiàn);將原始幀均分
2012-07-27 17:55:16
42 動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【匯編版】
2015-12-29 15:51:29
0 動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】動(dòng)態(tài)顯示-譯碼器片選實(shí)現(xiàn)【C語言】
2015-12-29 15:51:36
0 多通道AD轉(zhuǎn)換器MAX1168及其與DSP系統(tǒng)適配性研究。
2016-01-25 10:25:28
12 基于FPGA的RS碼電路設(shè)計(jì),編碼譯碼原理。
2016-03-30 16:32:42
2 電壓空間矢量的原理及其在DSP上的實(shí)現(xiàn)。
2016-04-13 15:42:35
3 基于DSP的SVPWM實(shí)現(xiàn)方法研究,下來看看
2016-04-13 15:42:35
6 SVPWM在變頻調(diào)速系統(tǒng)中的應(yīng)用及其DSP實(shí)現(xiàn)
2016-04-15 17:49:53
9 電壓空間矢量的原理及其在DSP上的實(shí)現(xiàn)。
2016-04-15 17:49:14
4 一種基于DSP脈寬調(diào)制電路實(shí)現(xiàn)方法的研究
2016-06-17 16:48:12
14 數(shù)字電子技術(shù)--譯碼器及其應(yīng)用
2016-12-12 22:07:22
0 譯碼器及其應(yīng)用實(shí)驗(yàn)
2016-12-29 19:01:45
0 基于DSP脈寬調(diào)制電路實(shí)現(xiàn)方法的研究
2017-01-14 22:41:04
22 基于DSP的嵌入式Linux內(nèi)核移植的研究與實(shí)現(xiàn)_王曉東
2017-03-19 11:45:23
1 基于定點(diǎn)DSP的ART算法實(shí)現(xiàn)研究
2017-10-19 11:13:35
14 基于DSP的FPGA配置方法研究與實(shí)現(xiàn)
2017-10-19 16:15:19
36 為了降低非規(guī)則低密度奇偶校驗(yàn)(low-densityparity-check,LDPC)碼譯碼算法的復(fù)雜度,提出一種適合數(shù)字信號(hào)處理囂(digital signal processor,DSP)實(shí)現(xiàn)
2017-10-20 10:41:11
0 DSP嵌入式系統(tǒng)開發(fā)典型案例,第9章 Viterbi譯碼及其實(shí)現(xiàn)
2017-10-20 14:23:37
4 基于以太網(wǎng)的DSP系統(tǒng)程序遠(yuǎn)程更新的研究與實(shí)現(xiàn)
2017-10-20 15:28:30
8 通過對(duì)常用Turbo編碼原理的研究分析,提出了一種簡(jiǎn)單有效的Turbo編碼實(shí)現(xiàn)方案,該方案已經(jīng)在TMS320C64 DSP中實(shí)現(xiàn)。將Turbo編碼程序在CCS3.3中運(yùn)行,驗(yàn)證了方案的可行性、高效
2017-10-27 11:47:34
4 是近年來研究工作的熱點(diǎn)。Turbo碼采用反饋迭代譯碼結(jié)構(gòu),成員譯碼器使用最大后驗(yàn)概率(MAP)譯碼算法譯碼,由于MAP算法含有大量的指數(shù)運(yùn)算與對(duì)數(shù)運(yùn)算,給實(shí)現(xiàn)帶來極大的困難,在工程應(yīng)用中,通常采用其對(duì)數(shù)域的簡(jiǎn)化算法Log-MAP和Max-Log-MAP算法。相對(duì)于Log-MAP算法,Ma
2017-11-04 10:47:53
5 通過正確配置譯碼器的使能輸入端,可以將譯碼器的位數(shù)進(jìn)行擴(kuò)展。例如,實(shí)驗(yàn)室現(xiàn)在只有3線- 8線譯碼器(如74138),要求我{ ]實(shí)現(xiàn)一個(gè)4線-16線的譯碼器。該如何設(shè)計(jì)呢?圖1是其中的一種解決方案
2017-11-23 08:44:53
33057 
中小長(zhǎng)度的數(shù)據(jù)報(bào)文業(yè)務(wù)為主,所以突發(fā)通信中的Turbo碼的碼長(zhǎng)也是中等長(zhǎng)度以下的。本文面向突發(fā)數(shù)據(jù)通信中的信道編碼應(yīng)用,研究了短幀長(zhǎng)Turbo碼編譯碼算法的FPGA實(shí)現(xiàn)。實(shí)現(xiàn)中采用了優(yōu)化的編譯碼算法,以降低譯碼復(fù)雜度和譯碼延時(shí)。最后仿真和測(cè)試了Turbo譯碼器的糾錯(cuò)性能和吞吐量。
2018-07-12 08:15:00
3246 
介紹了Turbo碼的編解碼原理,并且提出了一種完全基于Simulink模塊的Turbo碼仿真模型。編碼器采用兩個(gè)相同的分量編碼器通過交織器并行級(jí)聯(lián)而成。譯碼器采用迭代譯碼方式,由Simulink
2017-12-26 17:56:43
5 性能,不僅在低信噪比下高噪聲中表現(xiàn)出優(yōu)越的性能,而且具有強(qiáng)大的抗干擾、抗衰落能力等優(yōu)點(diǎn),使其在通信領(lǐng)域得到了廣泛的應(yīng)用。因而,對(duì)Turbo 碼的研究具有十分重要的實(shí)用價(jià)值。本文主要對(duì)LTE 標(biāo)準(zhǔn)下的Turbo 碼進(jìn)行了研究及FPGA 實(shí)現(xiàn)。
2018-11-27 16:37:45
12 第三代移動(dòng)通信系統(tǒng)多種方案中,考忠將Turbo碼作為無線信道的編碼標(biāo)準(zhǔn)之- ~。 本文討論了Turbo碼的編譯碼基本原理,對(duì)Turbo碼的幾種常用的編譯碼算法進(jìn)行了分析,并在給出編譯碼器模型的基礎(chǔ)上,用MATLAB語言實(shí)現(xiàn)了整個(gè)系統(tǒng)的計(jì)算機(jī)仿真并給出參
2019-01-04 10:40:42
19 極化碼的譯碼算法研究近年來發(fā)展迅速,其中成為研究熱點(diǎn)的連續(xù)刪除(Successive Cancellation,SC)譯碼算法的基本思想是通過對(duì)信息位的比特似然概率值的判斷來進(jìn)行譯碼。
2019-01-06 11:19:55
4845 
在無線通信系統(tǒng)中,可靠的數(shù)據(jù)傳輸是一個(gè)非常重要的論題。Turbo編碼得到逼近香農(nóng)限的譯碼性能,成為研究和應(yīng)用的熱點(diǎn)。Turbo碼的譯碼采用迭代運(yùn)算的方式,即將前級(jí)譯碼器的輸出作為外信息輸入到本級(jí)譯碼運(yùn)算,如此反復(fù)進(jìn)行直到達(dá)到相應(yīng)收斂度才結(jié)束譯碼。
2020-12-08 10:16:20
2605 
針對(duì)一類規(guī)則(r,c)-LDPC(low-density parity check)碼,提出了一種基于Turbo譯碼算法的高吞吐量存儲(chǔ)器效率譯碼器。與傳統(tǒng)的和積譯碼算法相比,Turbo譯碼算法對(duì)多個(gè)
2021-02-03 14:46:00
9 為了解決仿真囂現(xiàn)場(chǎng)調(diào)試DSP程序所帶來的系統(tǒng)的維護(hù)成本高和芯片級(jí)Bootloader局限性的問題,在研究了DSP系統(tǒng)結(jié)構(gòu)和程序自舉原理的基礎(chǔ)上,采用模塊化設(shè)計(jì)方法,設(shè)計(jì)了基于以太網(wǎng)的DSP系統(tǒng)程序
2021-03-02 17:11:33
10 提出一種高吞吐量、低復(fù)雜度、可擴(kuò)展的非正則低密度校驗(yàn)(Low density parity check,LDPC)碼準(zhǔn)并行編碼結(jié)構(gòu)及譯碼結(jié)構(gòu)及其實(shí)現(xiàn)方案,該編碼結(jié)構(gòu)和譯碼結(jié)構(gòu)針對(duì)不同碼長(zhǎng)的非正則
2021-03-26 15:58:00
12 給出了跳頻系統(tǒng)中 Turbo碼譯碼器的FPGA( field programmable gate array)實(shí)現(xiàn)方案。譯碼器采用了MaxLog-map譯碼算法和模塊化的設(shè)計(jì)方法,可以
2021-04-01 11:21:46
5 基于Dsp Builder的DDS實(shí)現(xiàn)及其應(yīng)用總結(jié)說明。
2021-04-27 09:40:10
0 交流采樣技術(shù)及其DSP設(shè)計(jì)實(shí)現(xiàn)(通信電源技術(shù)期刊版面費(fèi)?)-本文提出了對(duì)電力系統(tǒng)參數(shù)進(jìn)行交流采樣的設(shè)計(jì)思想,結(jié)合實(shí)例介紹以TMS320C240DSP 與高速 14 位 A/D 轉(zhuǎn)換器 AD7863 構(gòu)成的數(shù)據(jù)采集系統(tǒng),給出了采樣算法、硬件電路及軟件流程等。
2021-09-22 13:10:05
23
評(píng)論