完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
AD6684是一款135 MHz帶寬、四通道中頻(IF)接收機(jī)。內(nèi)置四個14位、500 MSPS ADC和各種數(shù)字處理模塊,包括四個寬帶DDC、一個NSR和VDR監(jiān)控。該器件內(nèi)置片內(nèi)緩沖器和采樣保持電路,專門針對低功耗、小尺寸和易用性而設(shè)計。該器件設(shè)計支持通信應(yīng)用。該器件的全功率帶寬為1.4 GHz。
這款四通道ADC內(nèi)核采用多級、差分流水線架構(gòu),并集成了輸出糾錯邏輯。每個ADC均具有寬帶寬輸入,支持用戶可選的各種輸入范圍。集成基準(zhǔn)電壓源可簡化設(shè)計。AD6684針對寬輸入帶寬、出色的線性度和小封裝低功耗而優(yōu)化。
模擬輸入和時鐘信號輸入均為差分輸入。每對ADC數(shù)據(jù)輸出通過縱橫多路復(fù)用器內(nèi)部連接到兩個DDC。各DDC最多由五個級聯(lián)信號處理級組成:48位頻率轉(zhuǎn)換器、NCO以及最多四個半帶抽取濾波器。
各ADC的輸出內(nèi)部連接到NSR模塊。集成NSR電路能夠提高奈奎斯特帶寬內(nèi)較小頻段的信噪比(SNR)性能。該器件支持兩種輸出模式,可通過串行端口接口(SPI)選擇。如果使能NSR特性,則在處理ADC的輸出時,AD6684可以在有限的部分奈奎斯特帶寬內(nèi)實(shí)現(xiàn)更高的SNR性能,同時保持9位輸出分辨率。
各ADC的輸出還在內(nèi)部連接到VDR模塊。對于規(guī)定的輸入信號,此可選模式支持全動態(tài)范圍。在規(guī)定屏蔽范圍(基于DPD應(yīng)用)內(nèi)的輸入會原樣通過。違反此規(guī)定屏蔽范圍的輸入會導(dǎo)致輸出分辨率降低。
采用VDR時,觀測接收機(jī)的動態(tài)范圍由規(guī)定的輸入頻率屏蔽范圍確定。對于屏蔽范圍內(nèi)的信號,輸出以允許的最大分辨率呈現(xiàn)。對于超過此頻率屏蔽范圍內(nèi)的規(guī)定功率水平的信號,輸出分辨率會被截斷。此屏蔽范圍基于DPD應(yīng)用,支持可調(diào)諧實(shí)數(shù)中頻采樣、零中頻或復(fù)數(shù)中頻接收架構(gòu)。
在DDC、NSR和VDR模式下,該器件可通過SPI可編程profile選擇(啟動時,默認(rèn)模式為NSR)。
除了DDC模塊,AD6684還有其他功能可簡化通信接收機(jī)的AGC功能。利用ADC的快速檢測輸出位,可編程閾值檢測器可以監(jiān)控輸入信號功率。如果輸入信號電平超過可編程閾值,快速檢測指示器就會變?yōu)楦唠娖健S捎谠撻撝抵甘酒鞯难舆t極短,因此用戶能夠快速調(diào)低系統(tǒng)增益,從而避免ADC輸入端出現(xiàn)超量程現(xiàn)象。
用戶可在JESD204B子類1的高速串行輸出的一個或兩個通道上對每對IF接收器輸出進(jìn)行配置,具體取決于接收邏輯器件的抽取率和可接受通道速率。通過SYSREF±、SYNCINB±AB和SYNCINB±CD輸入引腳,可提供多器件同步支持。
AD6684具有靈活的掉電選項,在需要時可以明顯降低功耗。所有這些特性均可通過1.8 V三線式SPI進(jìn)行編程。
AD6684采用72引腳無鉛LFCSP封裝,額定溫度范圍為?40℃至+105°C結(jié)溫范圍。