chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>

可編程邏輯

提供權(quán)威的PLD及可編程邏輯器件設(shè)計應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。
高速環(huán)境下FPGA或CPLD中的狀態(tài)機(jī)設(shè)計

高速環(huán)境下FPGA或CPLD中的狀態(tài)機(jī)設(shè)計

    本文給出了采用這些技術(shù)的高速環(huán)境狀態(tài)機(jī)設(shè)計的規(guī)范及分析方法和優(yōu)化方法,并給出了相應(yīng)的示例。       為了使FPGA或CPLD中的狀態(tài)機(jī)設(shè)計...

2009-04-15 標(biāo)簽:FPGA 784

采用Simulink技術(shù)的噪聲調(diào)幅干擾仿真原理

采用Simulink技術(shù)的噪聲調(diào)幅干擾仿真原理

  Simulink是一個用來對動態(tài)系統(tǒng)進(jìn)行建模、仿真和分析的軟件包。它支持連續(xù)、離散或兩者混合的線性和非線性系統(tǒng),也支持具有多種采樣速率的多速率系統(tǒng)。另外,Simulink還提...

2009-04-15 標(biāo)簽:噪聲調(diào)幅干擾 3755

FPGA高速收發(fā)器設(shè)計原則

FPGA高速收發(fā)器設(shè)計原則 高速收發(fā)器(SERDES)的運(yùn)用范圍十分廣泛, 包括通訊、計算機(jī)、工業(yè)和儲存,以及必須在芯片與...

2009-04-07 標(biāo)簽:FPGA 1209

soc是什么意思

soc是什么意思

soc是什么意思 20世紀(jì)90年代中期,因使用ASIC實(shí)現(xiàn)芯片組受到啟發(fā),萌生應(yīng)該將完整計算機(jī)所有不同的功能塊一次直接集成于一顆硅片上的想法。這種芯片...

2009-03-31 標(biāo)簽:soc 10088

如何用用FPGA實(shí)現(xiàn)FIR濾波器

如何用用FPGA實(shí)現(xiàn)FIR濾波器

如何用用FPGA實(shí)現(xiàn)FIR濾波器 你接到要求用FPGA實(shí)現(xiàn)FIR濾波器的任務(wù)時,也許會想起在學(xué)校里所學(xué)的FIR基礎(chǔ)知識,但是下一步該做什么呢?哪些參數(shù)是重...

2009-03-30 標(biāo)簽:濾波器 4892

采用MPC8260和FPGA的DMA接口設(shè)計

采用MPC8260和FPGA的DMA接口設(shè)計

采用MPC8260和FPGA的DMA接口設(shè)計 ?以MPC8260通信處理器為硬件平臺,結(jié)合中斷處理和IDMA傳輸機(jī)制設(shè)計一種最高傳輸速率可達(dá)500 Mbps的數(shù)據(jù)傳輸接口。本文詳...

2009-03-29 標(biāo)簽:FPGAFPGAMPC8260 1185

SOPC中自定義外設(shè)和自定義指令性能分析

SOPC中自定義外設(shè)和自定義指令性能分析

SOPC中自定義外設(shè)和自定義指令性能分析 NiosII是一個建立在FPGA上的嵌入式軟核處理器,靈活性很強(qiáng)。作為體現(xiàn)NiosII靈活性精髓的兩個最主要方面,自...

2009-03-29 標(biāo)簽:sopc 1822

利用SOPC的USB密碼模塊硬件與固件設(shè)計

利用SOPC的USB密碼模塊硬件與固件設(shè)計

利用SOPC的USB密碼模塊硬件與固件設(shè)計 SOPC是一種靈活、高效的軟硬件解決方案。本文在研究SOPC密碼模塊設(shè)計技術(shù)的基礎(chǔ)上,提出了基于SOPC的USB密碼...

2009-03-29 標(biāo)簽:sopc 907

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計

FPGA的多路可控脈沖延遲系統(tǒng)設(shè)計 采用數(shù)字方法和模擬方法設(shè)計了一種最大分辨率為0.15 ns級的多路脈沖延遲系統(tǒng),可以實(shí)現(xiàn)對連續(xù)脈沖信號的高分辨...

2009-03-29 標(biāo)簽:FPGAFPGA延遲系統(tǒng) 2950

多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法

多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法

多節(jié)點(diǎn)大容量FPGA系統(tǒng)的遠(yuǎn)程升級方法 針對目前廣泛使用的以大容量FPGA實(shí)現(xiàn)主要功能的多節(jié)點(diǎn)系統(tǒng)的遠(yuǎn)程升級問題,提出了一種基于ATmega64單片機(jī)和RS485總...

2009-03-29 標(biāo)簽:FPGA系統(tǒng) 1014

并行NOR Flash在SOPC開發(fā)中的應(yīng)用

并行NOR Flash在SOPC開發(fā)中的應(yīng)用

摘要 討論Intel StrataFlash 3V Memory系列的JS28F128J3D75并行NOR Flash在基于Xilinx MicroBlaze的SOPC開發(fā)中的4種不同用途。J3D Flash可以用于存儲FPGA配置比特流、可引導(dǎo)的軟處理器代碼、可直...

2009-03-29 標(biāo)簽:sopc 2014

運(yùn)用SPECCTRAQuest實(shí)現(xiàn)高速圖像處理電路設(shè)計

運(yùn)用SPECCTRAQuest實(shí)現(xiàn)高速圖像處理電路設(shè)計 本文介紹了以TMS320C6701為核心的高速處理電路的PCB設(shè)計。通過利用Cadence的SPECCTRAQuest軟件對關(guān)鍵信號進(jìn)行仿真,...

2009-03-28 標(biāo)簽:圖像處理 812

分層驗(yàn)證法在基于AMBA系統(tǒng)中的應(yīng)用

分層驗(yàn)證法在基于AMBA系統(tǒng)中的應(yīng)用 在基于AMBA(Advanced Microcontroller Bus Architecture,先進(jìn)的微控制器總線體系結(jié)構(gòu))的系統(tǒng)中,用戶設(shè)計的模塊和第三方IP模塊與AMBA AHB(Advanced High-p...

2009-03-28 標(biāo)簽:AMBA 973

準(zhǔn)時性—高級定制設(shè)計的要求

準(zhǔn)時性——高級定制設(shè)計的要求 在過去10年間,對從事模擬、定制數(shù)字、RF和混合信號設(shè)計的公司需求呈現(xiàn)出了指數(shù)增長。效益以及競爭正迫使定制設(shè)計隊伍采納先進(jìn)工...

2009-03-28 標(biāo)簽:晶體管RF 598

VCS OBC技術(shù)的評估

當(dāng)前,設(shè)計驗(yàn)證已經(jīng)成為半導(dǎo)體芯片設(shè)計過程所面臨的主要難題之一。如何確認(rèn)芯片能夠在相關(guān)應(yīng)用中正確運(yùn)行呢?除了要面對需要寫出盡可能多的測試來驗(yàn)證芯片的各方面功能...

2009-03-28 標(biāo)簽:OBC 1466

可以解決眾多封裝難題的CSP-ASIP

可以解決眾多封裝難題的CSP-ASIP 無線手持設(shè)備、掌上電腦以及其他移動電子設(shè)備的增加導(dǎo)致了消費(fèi)者對各種小外形、特征豐富產(chǎn)品的需要。為了滿足越來越小的器件同時具有...

2009-03-28 標(biāo)簽:ASIP 1305

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 CPLD(Complex Programmable Logic Device,復(fù)雜可編程邏輯器件)是在傳統(tǒng)的PAL、GAL基礎(chǔ)上發(fā)展而來的,具有多種工作方式...

2009-03-28 標(biāo)簽:cpldAltera 1276

M序列偽隨機(jī)碼在測距回答概率控制中的應(yīng)用

M序列偽隨機(jī)碼在測距回答概率控制中的應(yīng)用

M序列偽隨機(jī)碼在測距回答概率控制中的應(yīng)用 測距器(Distance Measuring Equipment)系統(tǒng)分為機(jī)載詢問器和地面應(yīng)答器兩部分。其測距原理為二次雷達(dá)測距原理...

2009-03-28 標(biāo)簽: 1835

基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法

基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法

基于單片機(jī)的復(fù)雜可編程邏輯器件快速配置方法 基于SRAM(靜態(tài)隨機(jī)存儲器)的可重配置PLD(可編程邏輯器件)的出現(xiàn),為系統(tǒng)設(shè)計者動態(tài)改變運(yùn)行電路...

2009-03-28 標(biāo)簽:cpldsram 1057

Xilinx公司FPGA設(shè)計技術(shù)問答精選

問:我在ISE4.1中,用fpga express verilog編譯的某些文件,用modelsimxe只能前仿,不能后仿,不知5.1i是否有改進(jìn)? 答: 4.1i支持用Modelsim XE實(shí)現(xiàn)行為級仿真和時間仿真...

2009-03-28 標(biāo)簽:Xilinx 1776

CPLD器件在時間統(tǒng)一系統(tǒng)中的應(yīng)用

CPLD器件在時間統(tǒng)一系統(tǒng)中的應(yīng)用

CPLD器件在時間統(tǒng)一系統(tǒng)中的應(yīng)用 隨著電子技術(shù)的發(fā)展,對遙測信號的幀結(jié)構(gòu)的可編程度、集成度的要求越來越高,用于時間統(tǒng)一系統(tǒng)的B碼源的設(shè)計也趨于高度集成化。為了...

2009-03-28 標(biāo)簽:cpld 970

錯誤檢測與糾正電路的設(shè)計與實(shí)現(xiàn)

錯誤檢測與糾正電路的設(shè)計與實(shí)現(xiàn)

錯誤檢測與糾正電路的設(shè)計與實(shí)現(xiàn) 在一些電磁環(huán)境比較惡劣的情況下,一些大規(guī)模集成電路常常會受到干擾,導(dǎo)致不能正常工作。特別是像RAM這種利用雙穩(wěn)態(tài)進(jìn)行存儲的器...

2009-03-28 標(biāo)簽:cpuvhdl 843

RS編譯碼的硬件解決方案

RS編譯碼的硬件解決方案

差錯控制編碼技術(shù)對改善誤碼率、提高通信的可靠性具重要作用。RS碼既可以糾正隨機(jī)錯誤,又可以糾正突發(fā)錯誤,具有很強(qiáng)的糾錯能力,在通信系統(tǒng)中應(yīng)用廣...

2009-03-28 標(biāo)簽:RS碼 918

非定長碼高速實(shí)時拼接專用集成電路的研制

非定長碼高速實(shí)時拼接專用集成電路的研制

非定長碼高速實(shí)時拼接專用集成電路的研制 在數(shù)字圖像、視頻、語音等數(shù)據(jù)壓縮應(yīng)用中,經(jīng)常使用熵編碼,例如Huffman編碼、RICE編碼、算術(shù)編碼等。而這...

2009-03-28 標(biāo)簽:APEX 875

CPU卡中T=0通訊協(xié)議的分析與實(shí)現(xiàn)

CPU卡中T=0通訊協(xié)議的分析與實(shí)現(xiàn)

IC卡的應(yīng)用越來越廣泛,從存儲卡到邏輯加密卡,目前CPU卡已經(jīng)逐漸在應(yīng)用中占據(jù)主導(dǎo)地位。CPU卡根據(jù)通訊協(xié)議可分為兩種:接觸式和非接觸式。接觸式CPU卡主...

2009-03-28 標(biāo)簽:BCD碼BCD碼通訊協(xié)議 2332

數(shù)值計算中Bcd碼校驗(yàn)電路的分析與設(shè)計

數(shù)值計算中Bcd碼校驗(yàn)電路的分析與設(shè)計

數(shù)值計算中Bcd碼校驗(yàn)電路的分析與設(shè)計 引言   微處理器的工作過程是大量數(shù)據(jù)的輸入--運(yùn)算--輸出的過程,其中相當(dāng)數(shù)量的數(shù)據(jù)使用十進(jìn)制形式表達(dá)。使用者希望微...

2009-03-28 標(biāo)簽:微處理器BCD碼 2186

基于SPW-FSM Editor的CPM調(diào)制器的建模

基于SPW-FSM Editor的CPM調(diào)制器的建模 CPM調(diào)制是一種非線性有記憶調(diào)制方式,其信號內(nèi)在的狀態(tài)轉(zhuǎn)移特性更適合于用有限狀態(tài)機(jī)(FSM)來描述。SPW的FSM Editor是一個簡單易用的FSM建模...

2009-03-28 標(biāo)簽:調(diào)制器 1214

帶有飽和處理功能的并行乘加單元設(shè)計

帶有飽和處理功能的并行乘加單元設(shè)計

帶有飽和處理功能的并行乘加單元設(shè)計 本文介紹了一種48bit+24bit×24bit帶飽和處理的MAC單元設(shè)計。在乘法器的設(shè)計中,采用改進(jìn)的booth 算法來減少部分積的數(shù)目,用由壓縮單...

2009-03-28 標(biāo)簽:Mac加法器乘法器 2237

測試小型存儲器陣列的新方法

測試小型存儲器陣列的新方法

隨著半導(dǎo)體工藝不斷地進(jìn)步,那些原本存在芯片中的大型存儲器會轉(zhuǎn)變成數(shù)十或數(shù)百個小型的存儲器陣列,并且散布在芯片中各個角落。這些陣列有的是寄存器堆,F(xiàn)IFO,或者...

2009-03-28 標(biāo)簽:存儲器 623

容錯系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

容錯系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法

容錯系統(tǒng)中的自校驗(yàn)技術(shù)及實(shí)現(xiàn)方法 闡述了自校驗(yàn)技術(shù)在容錯系統(tǒng)中的作用,給出了自校驗(yàn)網(wǎng)絡(luò)實(shí)現(xiàn)原理及實(shí)現(xiàn)方法,指出用VHDL語言結(jié)合FPGA/CPLD是實(shí)現(xiàn)大規(guī)模自校...

2009-03-28 標(biāo)簽:容錯技術(shù) 1022

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題