chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>

可編程邏輯

提供權(quán)威的PLD及可編程邏輯器件設(shè)計(jì)應(yīng)用、Altera公司、Xilinx公司資訊和解決方案,包括HDL語(yǔ)言與源代碼、FPGA開發(fā)板、EDA工具、FPGA、FPGA軟件等領(lǐng)域。
提高電子系統(tǒng)設(shè)計(jì)自動(dòng)化的一種方法

提高電子系統(tǒng)設(shè)計(jì)自動(dòng)化的一種方法

隨著技術(shù)的進(jìn)步,電子系統(tǒng)的設(shè)計(jì)對(duì)自動(dòng)化程度的要求越來(lái)越高。然而將自己設(shè)計(jì)的半定制電路芯片加入到PCB板的設(shè)計(jì)中,仍是一件十分繁瑣的工作。針對(duì)這一問(wèn)題提出了一種...

2009-03-28 標(biāo)簽:電子系統(tǒng)eda 692

I2C器件接口IP核的CPLD設(shè)計(jì)

I2C器件接口IP核的CPLD設(shè)計(jì)

I2C器件接口IP核的CPLD設(shè)計(jì) 根據(jù)單片機(jī)I2C串行擴(kuò)展的特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語(yǔ)言,建立IP核。此設(shè)計(jì)利用狀態(tài)機(jī)實(shí)現(xiàn),在給出設(shè)計(jì)的同時(shí)詳細(xì)說(shuō)明IP核的建立...

2009-03-28 標(biāo)簽:cpldedaI2CIP核AHDLcpldedaI2CIP核 1325

CMOS和模擬器件電路的晶體管設(shè)計(jì)新方法

CMOS和模擬器件電路的晶體管設(shè)計(jì)新方法 日本廣島大學(xué)(University of Hiroshima)和日本半導(dǎo)體技術(shù)理論研究中心(STARC)共同披露了一種適用于CMOS和模擬器件電路的晶體管設(shè)計(jì)...

2009-03-28 標(biāo)簽:模擬器 701

可編程模擬IC之考慮

可編程模擬IC之考慮 模擬電路的設(shè)計(jì)與處理器、FPGA和PLD的設(shè)計(jì),在體系結(jié)構(gòu)上有著本質(zhì)的不同。對(duì)模擬電路只要你定了電路的拓樸布局和參數(shù),該電路的信號(hào)處理功能也就...

2009-03-28 標(biāo)簽:FPGA模擬電路 1055

了解今天的可編程振蕩器

了解今天的可編程振蕩器 ...

2009-03-28 標(biāo)簽:振蕩器 660

有利于驗(yàn)證未測(cè)試功能的RTL緩沖器插入和故障分級(jí)技術(shù)

有利于驗(yàn)證未測(cè)試功能的RTL緩沖器插入和故障分級(jí)技術(shù) 目前,集成電路的設(shè)計(jì)周期要求更短,但是規(guī)模卻更大,結(jié)構(gòu)更復(fù)雜,提高芯片的測(cè)試覆蓋率成為人們關(guān)注的焦點(diǎn)之...

2009-03-28 標(biāo)簽:緩沖器 879

用單片機(jī)配置CPLD器件

用單片機(jī)配置CPLD器件

用單片機(jī)配置CPLD器件 ALTERA公司的可編程序邏輯器件APEX20K、FLEX10K和FLEX6000雖應(yīng)用廣泛,但由于其內(nèi)部采用SRAM存儲(chǔ)配置數(shù)據(jù),每次系統(tǒng)上電時(shí),必須用配置芯片對(duì)其進(jìn)行配置...

2009-03-28 標(biāo)簽:cpld 1408

xc9572應(yīng)用

xc9572應(yīng)用

xc9572應(yīng)用 介紹了HDB3編解碼的原理和方法,給出了用CPLD(Complex Programmable Logic Device)實(shí)現(xiàn)E1信號(hào)HDB3編解碼的方法,同時(shí)給出了它的實(shí)現(xiàn)原理圖,最后給出...

2009-03-28 標(biāo)簽:xc9572 6226

狀態(tài)機(jī)舉例

狀態(tài)機(jī)舉例 你可以指定狀態(tài)寄存器和狀態(tài)機(jī)的狀態(tài)。以下是一個(gè)有四種狀態(tài)的普通狀態(tài)機(jī)。 // These are the symbolic names for states// 定義狀態(tài)的符號(hào)名稱parameter  [1...

2009-03-28 標(biāo)簽:狀態(tài)機(jī) 1171

PicoBlaze處理器IP Core的原理與應(yīng)用

PicoBlaze處理器IP Core的原理與應(yīng)用

PicoBlaze處理器IP Core的原理與應(yīng)用 詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案;介紹PicoBlaze的指令集和調(diào)試工具pblazeIDE,討論P(yáng)icoBlaze的編程方案和應(yīng)用設(shè)計(jì)實(shí)...

2009-03-28 標(biāo)簽:處理器FPGAIP核 1025

Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計(jì)流程

Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計(jì)流程

Xilinx Foundation F3.1的結(jié)構(gòu)及設(shè)計(jì)流程 介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時(shí)介紹了該軟件工具中設(shè)計(jì)入口工具和設(shè)計(jì)實(shí)現(xiàn)工具的主要功能...

2009-03-28 標(biāo)簽:Xilinx 1936

用XC9572實(shí)現(xiàn)HDB3編解碼設(shè)計(jì)

用XC9572實(shí)現(xiàn)HDB3編解碼設(shè)計(jì)

用XC9572實(shí)現(xiàn)HDB3編解碼設(shè)計(jì) 介紹了HDB3編解碼的原理和方法,給出了用CPLD(Complex Programmable Logic Device)實(shí)現(xiàn)E1信號(hào)HDB3編解碼的方法,同時(shí)給出了它的實(shí)現(xiàn)原...

2009-03-28 標(biāo)簽:xc9572可編程邏輯器 1923

非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn)

非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn)

非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn) 提出了一種新穎的非多路復(fù)用總線與多路復(fù)用總線的轉(zhuǎn)換接口電路。以兩種總線的典型代表芯片TMS...

2009-03-28 標(biāo)簽:SJA1000TMS320F206 1187

基于流水線技術(shù)的并行高效FIR濾波器設(shè)計(jì)

基于流水線技術(shù)的并行高效FIR濾波器設(shè)計(jì)

基于流水線技術(shù)的并行高效FIR濾波器設(shè)計(jì) 基于流水線技術(shù),利用FPGA進(jìn)行并行可重復(fù)配置高精度的FIR濾波器設(shè)計(jì)。使用VHDL可以很方便地改變?yōu)V波器的系數(shù)和階數(shù)。在DSP中采用...

2009-03-28 標(biāo)簽:FPGA濾波器 978

在系統(tǒng)可編程模擬器件ispPAC10及其應(yīng)用

在系統(tǒng)可編程模擬器件ispPAC10及其應(yīng)用

在系統(tǒng)可編程模擬器件ispPAC10及其應(yīng)用 介紹lattice半導(dǎo)體公司推出的可編程模擬器件ispPAC10內(nèi)部結(jié)構(gòu)及設(shè)計(jì)應(yīng)用。該控制芯片可方便的完成對(duì)信號(hào)的放大,衰減及濾波的功能。...

2009-03-28 標(biāo)簽:ispPAC10 1797

面向未來(lái)的IC設(shè)計(jì)方法

面向未來(lái)的IC設(shè)計(jì)方法 ...

2009-03-28 標(biāo)簽:集成電路 736

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn)

換體DMA高速數(shù)據(jù)采集電路的CPLD實(shí)現(xiàn) 介紹了換體DMA高速數(shù)據(jù)采集電路原理及其CPLD實(shí)現(xiàn)。用CPLD設(shè)計(jì)雙端口RAM緩存、控制譯碼、時(shí)序邏輯電路,很好地解決了電路元件所占體積...

2009-03-28 標(biāo)簽:dma 995

基于CPLD的非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn)

基于CPLD的非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn)

基于CPLD的非多路復(fù)用與多路復(fù)用總線轉(zhuǎn)換橋的設(shè)計(jì)與實(shí)現(xiàn) 微處理器對(duì)外并行總線接口方式一般分為兩種,一種為多路復(fù)用方式,數(shù)據(jù)與地址采用共用引腳,分時(shí)傳輸;另一...

2009-03-28 標(biāo)簽:cpld微處理器 1033

基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)

基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn)

基于DSP與CPLD的I2C總線接口的設(shè)計(jì)與實(shí)現(xiàn) 帶有I2C總線接口的器件可以十分方便地將一個(gè)或多個(gè)單片機(jī)及外圍器件組成單片機(jī)系統(tǒng)。盡管這種總線結(jié)構(gòu)沒(méi)有并行總線那...

2009-03-28 標(biāo)簽:dspcpld 1476

VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo)

VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo)

VHDL語(yǔ)言應(yīng)用實(shí)例指導(dǎo) VHDL中的標(biāo)識(shí)符可以是常數(shù)、變量、信號(hào)、端口、子程序或參數(shù)的名字。使用標(biāo)識(shí)符要遵守如下法則...

2009-03-20 標(biāo)簽:VHDL語(yǔ)言 2338

VHDL語(yǔ)言的組合電路設(shè)計(jì)

實(shí)驗(yàn)八、VHDL語(yǔ)言的組合電路設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的組合電路設(shè)計(jì)方法。二? 實(shí)驗(yàn)設(shè)備與儀器...

2009-03-13 標(biāo)簽:VHDL語(yǔ)言vhdl 2920

VHDL并行語(yǔ)句(生成語(yǔ)句)使用練習(xí)

VHDL并行語(yǔ)句(生成語(yǔ)句)使用練習(xí)

實(shí)驗(yàn)七、VHDL并行語(yǔ)句(生成語(yǔ)句)使用練習(xí)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。2掌握VHDL語(yǔ)言的生成語(yǔ)句的使用方法。二? 實(shí)...

2009-03-13 標(biāo)簽:VHDL語(yǔ)言vhdl 2950

VHDL的基本描述語(yǔ)句設(shè)計(jì)

實(shí)驗(yàn)六、VHDL的基本描述語(yǔ)句設(shè)計(jì)一? 實(shí)驗(yàn)?zāi)康?掌握VHDL語(yǔ)言的基本結(jié)構(gòu)及設(shè)計(jì)的輸入方法。2掌握VHDL語(yǔ)言的基本描述語(yǔ)句的使用方法。二? 實(shí)驗(yàn)設(shè)備...

2009-03-13 標(biāo)簽:VHDL語(yǔ)言vhdl 2334

一種交織器和解交織器的FPGA電路實(shí)現(xiàn)

一種交織器和解交織器的FPGA電路實(shí)現(xiàn)

一種交織器和解交織器的FPGA電路實(shí)現(xiàn) 交織和解交織是組合信道糾錯(cuò)系統(tǒng)的一個(gè)重要環(huán)節(jié),交織器和解交織器的實(shí)現(xiàn)方法有多種。本文利用Altera公司開發(fā)的Quartus軟...

2009-02-08 標(biāo)簽:FPGA 1898

用FPGA實(shí)現(xiàn)FFT算法

用FPGA實(shí)現(xiàn)FFT算法

引言  DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重要變換工具,直接計(jì)算DFT的計(jì)算量與變換區(qū)間長(zhǎng)度N的平方成正...

2009-02-08 標(biāo)簽:FPGA 888

采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳

采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳

采用PCM編碼原理及FPGA編程技術(shù)實(shí)現(xiàn)PCM數(shù)字基群接口傳輸?shù)退贁?shù)據(jù)的接入 一、概述 ----高速傳輸系統(tǒng)中低速設(shè)備...

2009-02-08 標(biāo)簽:FPGA 1982

基于FPGA的載波調(diào)制系統(tǒng)

基于FPGA的載波調(diào)制系統(tǒng)

基于FPGA的載波調(diào)制系統(tǒng) 電力線載波(PLC)通信作為電力系統(tǒng)特有的通信方式,廣泛用于電力系統(tǒng)的調(diào)度通信、生產(chǎn)指揮、行政業(yè)務(wù)通信以及其他各種信息的傳輸。隨著數(shù)字通...

2009-02-08 標(biāo)簽:FPGA 1603

基于Xilinx器件的CPRI協(xié)議實(shí)現(xiàn)方法

基于Xilinx器件的CPRI協(xié)議實(shí)現(xiàn)方法

基于Xilinx器件的CPRI協(xié)議實(shí)現(xiàn)方法 引言目前,分布式基站主要采用兩種開放式接口標(biāo)準(zhǔn):無(wú)線設(shè)備和無(wú)線設(shè)備控制部分分離的CPRI接口(Common Public Radio Interface)標(biāo)準(zhǔn),還有...

2009-02-08 標(biāo)簽:Xilinx 4618

什么是Verilog HDL?

什么是Verilog HDL?

什么是Verilog HDL? Verilog HDL是一種硬件描述語(yǔ)言,用于從算法級(jí)、門級(jí)到開關(guān)級(jí)的多種抽象設(shè)計(jì)層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)...

2009-01-18 標(biāo)簽:Verilog 4502

讀寫24LCxx系列的EEPROM的實(shí)例程序

讀寫24LCxx系列的EEPROM的實(shí)例程序 ;********************************************************? ;*???????????&nbs...

2009-01-16 標(biāo)簽:EEPROM 2420

編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題