資料介紹
This book presents the perspective of the ADRIATIC project for the
design of reconfigurable systems-on-chip, as perceived in the course of the
research during 2001 - 2004. The project provided: (a) a high-level
hardware/software co-design and co-verification methodology and tools for
reconfigurable systems-on-chip, supplemented with back-end design tools
for the implementation of the reconfigurable logic blocks of the chip, (b) the
definition of the technological requirements for reconfigurable processors
for wireless terminals and (c) the implementation of MPEG-4, WCDMA and
WLAN design cases to validate the methodology and tools.
Reconfigurability is becoming an important part of System-on-Chip
(SoC) design to cope with the increasing demands for simultaneous
flexibility and computational power. Current hardware/software co-design
methodologies provide little support for dealing with the additional design
dimension introduced. Further support at the system-level is needed for the
identification and modelling of dynamically re-configurable function blocks,
for efficient design space exploration, partitioning and mapping, and for
performance evaluation. The overhead effects, e.g. context switching and
configuration data, should be included in the modelling already at the
system-level in order to produce credible information for decision-making.
This book focuses on hardware/software co-design applied for
reconfigurable SoCs. We discuss exploration of additional requirements
due to reconfigurability, repor t extensions t o two C+ + based
languages/methodologies, SystemC and OCAPI-XL, to support those
requirements, and present results of three case studies in the wireless and
multimedia communication domain that were used for the validation of the
approaches.
The book includes nine chapters, divided in three parts: Part A contains
Chapters 1 – 3 and provides an introduction to reconfigurable systems-onchip;
Part B contains Chapters 4 – 6 and describes in detail the proposed
system level design methodology and the associated tools; Part C, which
contains Chapters 7 – 9, provides the details of applying the proposed
methodology in practice.
- 可重構(gòu)計(jì)算:基于FPGA可重構(gòu)計(jì)算的理論與實(shí)踐 1.器件架構(gòu) 譯文(一)
- 基于單線激光雷達(dá)的數(shù)字重構(gòu)系統(tǒng)綜述 75次下載
- 復(fù)雜軟件系統(tǒng)重構(gòu)技術(shù)研究綜述 8次下載
- 可重構(gòu)和自適應(yīng)計(jì)算:理論與應(yīng)用 5次下載
- 如何在FPGA動(dòng)態(tài)局部可重構(gòu)中進(jìn)行TBUF總線宏設(shè)計(jì) 3次下載
- 基于ARM和DSP的可重構(gòu)數(shù)控系統(tǒng) 8次下載
- 復(fù)雜信號(hào)可重構(gòu)復(fù)用技術(shù)自動(dòng)測(cè)試系統(tǒng)的設(shè)計(jì)_王永 0次下載
- 可重構(gòu)密碼流處理器片外流訪存系統(tǒng)的設(shè)計(jì) 0次下載
- 基于SytemC動(dòng)態(tài)可重構(gòu)系統(tǒng)硬件任務(wù)管理模型 16次下載
- 單芯片可重構(gòu)數(shù)字接收機(jī)的研究
- 一種可重構(gòu)計(jì)算系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 可重構(gòu)硬件操作系統(tǒng)技術(shù)
- 基于ARM和CPLD的可重構(gòu)檢測(cè)系統(tǒng)設(shè)計(jì)
- XML在可重構(gòu)制造執(zhí)行系統(tǒng)組件管理中的應(yīng)用
- 基于DSP+CPLD可重構(gòu)數(shù)控系統(tǒng)的設(shè)計(jì)
- 鐵氧體在可重構(gòu)天線中的應(yīng)用 1374次閱讀
- STM32芯片的那些系統(tǒng)級(jí)復(fù)位功能 5327次閱讀
- 基于底層實(shí)現(xiàn)和上層邏輯對(duì)可重構(gòu)系統(tǒng)任務(wù)間通信進(jìn)行研究 3810次閱讀
- 基于可重構(gòu)Virtex FPGA的天基系統(tǒng) 912次閱讀
- 采用ARM和CPLD結(jié)構(gòu)的檢測(cè)系統(tǒng)可重構(gòu)設(shè)計(jì)方法 2259次閱讀
- 應(yīng)用于筆記本上的可重構(gòu)MIMO天線 6427次閱讀
- 基于微流控芯片的體外類生命系統(tǒng) 3800次閱讀
- 基于FPGA硬件平臺(tái)的可重構(gòu)系統(tǒng)調(diào)度算法詳解 2107次閱讀
- Virtex5 FPGA在ISE + Planahead上部分可重構(gòu)功能的流程和技術(shù)要點(diǎn) 3878次閱讀
- 方向圖可重構(gòu)天線及其相控陣研究詳細(xì)教程 6256次閱讀
- 可配置技術(shù)影響SoC(系統(tǒng)級(jí)芯片)的設(shè)計(jì) 1559次閱讀
- 可重構(gòu)技術(shù)分析及動(dòng)態(tài)可重構(gòu)系統(tǒng)設(shè)計(jì) 1.3w次閱讀
- 三角形貼片的方向圖可重構(gòu)天線 2766次閱讀
- 基于FPGA動(dòng)態(tài)可重構(gòu)技術(shù)的二模冗余MIPS處理器 1517次閱讀
- 動(dòng)態(tài)可重構(gòu)的智能光載無(wú)線接入技術(shù) 2941次閱讀
下載排行
本周
- 1電子電路原理第七版PDF電子教材免費(fèi)下載
- 0.00 MB | 1490次下載 | 免費(fèi)
- 2單片機(jī)典型實(shí)例介紹
- 18.19 MB | 92次下載 | 1 積分
- 3S7-200PLC編程實(shí)例詳細(xì)資料
- 1.17 MB | 27次下載 | 1 積分
- 4筆記本電腦主板的元件識(shí)別和講解說(shuō)明
- 4.28 MB | 18次下載 | 4 積分
- 5開關(guān)電源原理及各功能電路詳解
- 0.38 MB | 10次下載 | 免費(fèi)
- 6基于AT89C2051/4051單片機(jī)編程器的實(shí)驗(yàn)
- 0.11 MB | 4次下載 | 免費(fèi)
- 7藍(lán)牙設(shè)備在嵌入式領(lǐng)域的廣泛應(yīng)用
- 0.63 MB | 3次下載 | 免費(fèi)
- 89天練會(huì)電子電路識(shí)圖
- 5.91 MB | 3次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 2PADS 9.0 2009最新版 -下載
- 0.00 MB | 66304次下載 | 免費(fèi)
- 3protel99下載protel99軟件下載(中文版)
- 0.00 MB | 51209次下載 | 免費(fèi)
- 4LabView 8.0 專業(yè)版下載 (3CD完整版)
- 0.00 MB | 51043次下載 | 免費(fèi)
- 5555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33562次下載 | 免費(fèi)
- 6接口電路圖大全
- 未知 | 30320次下載 | 免費(fèi)
- 7Multisim 10下載Multisim 10 中文版
- 0.00 MB | 28588次下載 | 免費(fèi)
- 8開關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21539次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935053次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537791次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420026次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234313次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233045次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191183次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183277次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138039次下載 | 免費(fèi)
評(píng)論