資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說(shuō)明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線路驅(qū)動(dòng)器和接收器數(shù)據(jù)表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數(shù)據(jù)表
- 高速差分線路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數(shù)據(jù)表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數(shù)據(jù)表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標(biāo)準(zhǔn)M-LVDS接口學(xué)習(xí)筆記 9869次閱讀
- LVDS信號(hào)的信號(hào)傳輸 1469次閱讀
- LVDS、接口和時(shí)序講解 8941次閱讀
- FPGA與LVDS信號(hào)兼容性分析方法 3961次閱讀
- 基于FPGA的LVDS屏幕接口應(yīng)用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號(hào)相連時(shí)兼容性的問(wèn)題 1.1w次閱讀
- Altera的 LVDS 系統(tǒng)電路板設(shè)計(jì) 3350次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡(jiǎn)介 4019次閱讀
- 飛凌嵌入式RGB轉(zhuǎn)LVDS模塊簡(jiǎn)介 7701次閱讀
- 天嵌科技LVDS轉(zhuǎn)接板-TTL-LVDS轉(zhuǎn)接板規(guī)格 4089次閱讀
- 基于電流隔離模塊的LVDS接口電路設(shè)計(jì) 1361次閱讀
- LVDS與其他幾種邏輯電路的接口設(shè)計(jì) 5837次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2873次閱讀
- 基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計(jì) 7580次閱讀
下載排行
本周
- 148V到5KW無(wú)橋LLC雙向逆變器的電路原理圖免費(fèi)下載
- 0.26 MB | 154次下載 | 10 積分
- 2高功率密度碳化硅MOSFET軟開(kāi)關(guān)三相逆變器損耗分析
- 2.27 MB | 31次下載 | 5 積分
- 3S7-200 可編程序控制器系統(tǒng)手冊(cè)
- 12.81 MB | 4次下載 | 免費(fèi)
- 4ATX電源 FSP_ATX-300PAF電路圖資料
- 0.18 MB | 2次下載 | 2 積分
- 5TINA-TI 模擬電路設(shè)計(jì)、仿真和分析軟件中文教程
- 3.83 MB | 0次下載 | 5 積分
- 6STM32CubeIDE使用教程
- 24.69 MB | 次下載 | 免費(fèi)
- 7348常用實(shí)用電路圖資料
- 7.95 MB | 次下載 | 10 積分
- 8CT7601音頻USB橋英文資料
- 0.35 MB | 次下載 | 免費(fèi)
本月
- 148V到5KW無(wú)橋LLC雙向逆變器的電路原理圖免費(fèi)下載
- 0.26 MB | 154次下載 | 10 積分
- 22KW逆變側(cè)功率管的損耗如何進(jìn)行計(jì)算詳細(xì)公式免費(fèi)下載
- 0.40 MB | 32次下載 | 2 積分
- 3高功率密度碳化硅MOSFET軟開(kāi)關(guān)三相逆變器損耗分析
- 2.27 MB | 31次下載 | 5 積分
- 4STM32F10x參考手冊(cè)資料
- 13.64 MB | 12次下載 | 1 積分
- 5光伏并網(wǎng)逆變器原理
- 7.31 MB | 6次下載 | 2 積分
- 6NS1081/NS1081S/NS1081Q USB 3.0閃存數(shù)據(jù)手冊(cè)
- 0.40 MB | 4次下載 | 2 積分
- 7PID控制算法學(xué)習(xí)筆記資料
- 3.43 MB | 4次下載 | 2 積分
- 8T20電烙鐵原理圖資料
- 0.27 MB | 4次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935132次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191422次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183352次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81600次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73818次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65990次下載 | 10 積分
評(píng)論