資料介紹
特性
- Two Line Receivers and Eight ('109) or Sixteen ('117) Line Drivers Meet or Exceed the Requirements of ANSI EIA/TIA-644 Standard
- Typical Data Signaling Rates to 400 Mbps or Clock Frequencies to 400 MHz
- Outputs Arranged in Pairs From Each Bank
- Enabling Logic Allows Individual Control of Each Driver Output Pair, Plus All Outputs
- Low-Voltage Differential Signaling With Typical Output Voltage of 350 mV and a 100-說明
The SN65LVDS109 and SN65LVDS117 are configured as two identical banks, each bank having one differential line receiver connected to either four ('109) or eight ('117) differential line drivers. The outputs are arranged in pairs having one output from each of the two banks. Individual output enables are provided for each pair of outputs and an additional enable is provided for all outputs.
The line receivers and line drivers implement the electrical characteristics of low-voltage differential signaling (LVDS). LVDS, as specified in EIA/TIA-644, is a data signaling technique that offers low power, low noise emission, high noise immunity, and high switching speeds. (Note: The ultimate rate and distance of data transfer is dependent upon the attenuation characteristics of the media, the noise coupling to the environment, and other system characteristics.
- SN65LVDS179、SN65LVDS180、SN65LVDS050和SN65LVDS051差分線路驅動器和接收器數(shù)據(jù)表
- SN65LVDS109/SN65LVDS117雙4端口和雙8端口LVDS中繼器數(shù)據(jù)表
- 高速差分線路接收器SNx5LVDS32 SN65LVDS3486 SN65LVDS9637數(shù)據(jù)表
- SN65LVDS33.SN65LVDT33.SN65LVDS34.SN65LVDT34高速差分接收器數(shù)據(jù)表
- SN65LVDS100,SN65LVDT100,SN65LV
- SN65LVDS348,SN65LVDT348,SN65LV
- SN55LVDS32,SN65LVDS32,SN65LVDS
- SN55LVDS31,SN65LVDS31,SN65LVDS
- SN65LVDS1050,pdf(High-Speed Di
- SN65LVDS104,SN65LVDS105,pdf(4-
- SN65LVDS1,SN65LVDS2,SN65LVDT2,
- SN65LVDS179-Q1,SN65LVDS180-Q1,
- SN65LVDS179,SN65LVDS180,SN65LV
- SN65LVDS22,SN65LVDM22,pdf(Dual
- SN65LVDS122,SN65LVDT122,pdf(1.
- 電平標準M-LVDS接口學習筆記 9869次閱讀
- LVDS信號的信號傳輸 1469次閱讀
- LVDS、接口和時序講解 8941次閱讀
- FPGA與LVDS信號兼容性分析方法 3961次閱讀
- 基于FPGA的LVDS屏幕接口應用 1w次閱讀
- 如何解決FPGA引腳與LVDS信號相連時兼容性的問題 1.1w次閱讀
- Altera的 LVDS 系統(tǒng)電路板設計 3350次閱讀
- 微雪電子SN65VHD230 CAN接口通信模塊簡介 4019次閱讀
- 飛凌嵌入式RGB轉LVDS模塊簡介 7701次閱讀
- 天嵌科技LVDS轉接板-TTL-LVDS轉接板規(guī)格 4089次閱讀
- 基于電流隔離模塊的LVDS接口電路設計 1361次閱讀
- LVDS與其他幾種邏輯電路的接口設計 5837次閱讀
- LVDS器件工作原理淺析 1.1w次閱讀
- 德州儀器推出超小型封裝的LVDS串行/解串器 2873次閱讀
- 基于LVDS的超高速ADC數(shù)據(jù)接收設計 7580次閱讀
下載排行
本周
- 1PFC電路與BOOST電路設計實例分享
- 1.83 MB | 13次下載 | 4 積分
- 2電源測試報告-基于 國民技術 N32L406 和杰華特 JW3376+3330 的 BMS 方案
- 6.47 MB | 12次下載 | 免費
- 3世平基于靈動微 SPIN560C 的低壓無刷電機應用方案
- 10.93 MB | 11次下載 | 免費
- 4PWM控制器的控制方法
- 0.39 MB | 3次下載 | 4 積分
- 5CIU32D655x5數(shù)據(jù)手冊
- 2.14 MB | 1次下載 | 免費
- 6CIU32D685x6數(shù)據(jù)手冊
- 2.81 MB | 1次下載 | 免費
- 7美的tm-s1-09b主板圖紙資料
- 0.38 MB | 1次下載 | 免費
- 8SS1200 SMA肖特基二極管產(chǎn)品規(guī)格書
- 0.93 MB | 1次下載 | 免費
本月
- 1常用電子元器件使用手冊
- 2.40 MB | 53次下載 | 免費
- 2高功率密度碳化硅MOSFET軟開關三相逆變器損耗分析
- 2.27 MB | 33次下載 | 10 積分
- 3PFC電路與BOOST電路設計實例分享
- 1.83 MB | 13次下載 | 4 積分
- 4USB拓展塢PCB圖資料
- 0.57 MB | 13次下載 | 免費
- 5電源測試報告-基于 國民技術 N32L406 和杰華特 JW3376+3330 的 BMS 方案
- 6.47 MB | 12次下載 | 免費
- 6世平基于靈動微 SPIN560C 的低壓無刷電機應用方案
- 10.93 MB | 11次下載 | 免費
- 7TYPEC電路原理圖資料
- 0.14 MB | 9次下載 | 免費
- 8HAL9303線性霍爾效應傳感器技術手冊
- 0.70 MB | 9次下載 | 免費
總榜
- 1matlab軟件下載入口
- 未知 | 935134次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關降壓/升壓雙向直流/直流轉換器 PCB layout 設計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191424次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183352次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81600次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73818次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App






創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論