資料介紹
一種FPGA時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案:摘 要:本文闡述了用于FPGA 的可優(yōu)化時鐘分配網(wǎng)絡(luò)功耗與面積的時鐘布線結(jié)構(gòu)模型。并在時鐘分配網(wǎng)絡(luò)中引入數(shù)字延遲鎖相環(huán)減少時鐘偏差,探討了FPGA
時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案。
關(guān)鍵字:FPGA;時鐘分配網(wǎng)絡(luò);鎖相環(huán)
自產(chǎn)生到現(xiàn)在,現(xiàn)場可編程門陣列(FPGA)以其獨特的優(yōu)點被成功應(yīng)用在工業(yè)
控制、數(shù)據(jù)通信、計算機硬件等領(lǐng)域,也成功應(yīng)用在保密通信和多種先進的武器
系統(tǒng)中[1,2]。我國在FPGA 的開發(fā)方面起步較晚,開發(fā)具有自主知識產(chǎn)權(quán)的FPGA
具有重要意義。各種應(yīng)用條件要求FPGA 能夠快速進行大量數(shù)據(jù)傳輸與處理,同
時,不斷提高的工藝水平已將CMOS 電路速度提高到了一個新的層次,這要求
FPGA 的時鐘信號有更高的速度與精度。時鐘分配網(wǎng)絡(luò)決定了時鐘的速度與精
度,決定著數(shù)據(jù)的穩(wěn)定與可靠。本文結(jié)合FPGA 的特點,在優(yōu)化時鐘網(wǎng)絡(luò)功耗與
面積基礎(chǔ)上研究FPGA 內(nèi)嵌時鐘鎖相電路,從整體上給出了一種FPGA 時鐘分
配網(wǎng)絡(luò)設(shè)計方案。
2 FPGA 的時鐘布線結(jié)構(gòu)
高性能的FPGA 可用于實現(xiàn)一個完整的系統(tǒng),系統(tǒng)有不同組成部分,每一部分需
要不同的時鐘,這就需要多個時鐘組成時鐘網(wǎng)絡(luò)。許多FPGA 允許利用通用邏輯
布線資源進行時鐘布線,但其時鐘偏差較大,一般設(shè)計中需單獨設(shè)計時鐘網(wǎng)絡(luò)。
另外,時鐘網(wǎng)絡(luò)的功耗占了FPGA 的很大一部分,設(shè)計時要先考慮功耗、面積,
嚴(yán)格設(shè)計以給FPGA 中的每個模塊提供低功耗、高速、偏差小的時鐘信號。通常
FPGA 均將時鐘信號分為全局和局部兩種,把芯片分為四個象限區(qū)域,布線時將
時鐘信號分層次布到每個區(qū)域。局部時鐘只分布在FPGA 的一個區(qū)域,可連到區(qū)
域中的每一個觸發(fā)器。全局時鐘分布于整個芯片,但不一定要連到每一個邏輯單
元中的觸發(fā)器。Altera 公司的Stratix Ⅱ系列提供了16 個全局時鐘信號,可連到
FPGA 的每一個觸發(fā)器,同時在每個象限區(qū)域提供8 個時鐘信號。同樣,Xilinx
的Virtex Ⅱ Pro 也提供了16 個全局時鐘,給每個象限區(qū)域提供8 個局部時鐘,
但其全局時鐘不直接驅(qū)動觸發(fā)器,而只驅(qū)動到每個象限的局部時鐘網(wǎng)。
根據(jù)現(xiàn)有的FPGA 的時鐘網(wǎng)絡(luò),可提出一個有效的時鐘模型[3]。 模型將時鐘網(wǎng)
絡(luò)分為三級,第一級是從芯片外圍的時鐘源到時鐘區(qū)域中心的可編程連接,包含
全局和局部兩個平行的時鐘網(wǎng)絡(luò);第二級是從區(qū)域中心時鐘信號到此區(qū)域中邏輯
塊間的可編程連接,每個區(qū)域都有這樣的網(wǎng)絡(luò);第三級(圖3)是從邏輯塊時鐘
到其中邏輯單元的可編程連接。
時鐘網(wǎng)絡(luò)中鎖相環(huán)的實現(xiàn)方案。
關(guān)鍵字:FPGA;時鐘分配網(wǎng)絡(luò);鎖相環(huán)
自產(chǎn)生到現(xiàn)在,現(xiàn)場可編程門陣列(FPGA)以其獨特的優(yōu)點被成功應(yīng)用在工業(yè)
控制、數(shù)據(jù)通信、計算機硬件等領(lǐng)域,也成功應(yīng)用在保密通信和多種先進的武器
系統(tǒng)中[1,2]。我國在FPGA 的開發(fā)方面起步較晚,開發(fā)具有自主知識產(chǎn)權(quán)的FPGA
具有重要意義。各種應(yīng)用條件要求FPGA 能夠快速進行大量數(shù)據(jù)傳輸與處理,同
時,不斷提高的工藝水平已將CMOS 電路速度提高到了一個新的層次,這要求
FPGA 的時鐘信號有更高的速度與精度。時鐘分配網(wǎng)絡(luò)決定了時鐘的速度與精
度,決定著數(shù)據(jù)的穩(wěn)定與可靠。本文結(jié)合FPGA 的特點,在優(yōu)化時鐘網(wǎng)絡(luò)功耗與
面積基礎(chǔ)上研究FPGA 內(nèi)嵌時鐘鎖相電路,從整體上給出了一種FPGA 時鐘分
配網(wǎng)絡(luò)設(shè)計方案。
2 FPGA 的時鐘布線結(jié)構(gòu)
高性能的FPGA 可用于實現(xiàn)一個完整的系統(tǒng),系統(tǒng)有不同組成部分,每一部分需
要不同的時鐘,這就需要多個時鐘組成時鐘網(wǎng)絡(luò)。許多FPGA 允許利用通用邏輯
布線資源進行時鐘布線,但其時鐘偏差較大,一般設(shè)計中需單獨設(shè)計時鐘網(wǎng)絡(luò)。
另外,時鐘網(wǎng)絡(luò)的功耗占了FPGA 的很大一部分,設(shè)計時要先考慮功耗、面積,
嚴(yán)格設(shè)計以給FPGA 中的每個模塊提供低功耗、高速、偏差小的時鐘信號。通常
FPGA 均將時鐘信號分為全局和局部兩種,把芯片分為四個象限區(qū)域,布線時將
時鐘信號分層次布到每個區(qū)域。局部時鐘只分布在FPGA 的一個區(qū)域,可連到區(qū)
域中的每一個觸發(fā)器。全局時鐘分布于整個芯片,但不一定要連到每一個邏輯單
元中的觸發(fā)器。Altera 公司的Stratix Ⅱ系列提供了16 個全局時鐘信號,可連到
FPGA 的每一個觸發(fā)器,同時在每個象限區(qū)域提供8 個時鐘信號。同樣,Xilinx
的Virtex Ⅱ Pro 也提供了16 個全局時鐘,給每個象限區(qū)域提供8 個局部時鐘,
但其全局時鐘不直接驅(qū)動觸發(fā)器,而只驅(qū)動到每個象限的局部時鐘網(wǎng)。
根據(jù)現(xiàn)有的FPGA 的時鐘網(wǎng)絡(luò),可提出一個有效的時鐘模型[3]。 模型將時鐘網(wǎng)
絡(luò)分為三級,第一級是從芯片外圍的時鐘源到時鐘區(qū)域中心的可編程連接,包含
全局和局部兩個平行的時鐘網(wǎng)絡(luò);第二級是從區(qū)域中心時鐘信號到此區(qū)域中邏輯
塊間的可編程連接,每個區(qū)域都有這樣的網(wǎng)絡(luò);第三級(圖3)是從邏輯塊時鐘
到其中邏輯單元的可編程連接。
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 一種用MATLAB仿真鎖相環(huán)的方法簡介 31次下載
- 基于FPGA的高性能全數(shù)字鎖相環(huán) 45次下載
- 基于FPGA的寬頻帶數(shù)字鎖相環(huán)的設(shè)計與實現(xiàn)簡介 26次下載
- 如何使用FPGA實現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計 65次下載
- 如何使用FPGA實現(xiàn)高性能全數(shù)字鎖相環(huán)的設(shè)計 20次下載
- 使用FPGA實現(xiàn)數(shù)字鎖相環(huán)的設(shè)計資料說明 26次下載
- 詳解FPGA數(shù)字鎖相環(huán)平臺 18次下載
- 一種超高頻RFID閱讀器中的雙環(huán)鎖相環(huán)_粟恒智 3次下載
- 用FPGA實現(xiàn)數(shù)字鎖相環(huán) 38次下載
- 基于FPGA的數(shù)字鎖相環(huán)設(shè)計與實現(xiàn) 9次下載
- 一種載波同步鎖相環(huán)設(shè)計方案
- 基于FPGA的自適應(yīng)鎖相環(huán)設(shè)計
- FPGA時鐘分配網(wǎng)絡(luò)設(shè)計技術(shù)
- 一種基于FPGA實現(xiàn)的全數(shù)字鎖相環(huán)
- 基于FPGA的全數(shù)字鎖相環(huán)設(shè)計
- 可編程晶振的鎖相環(huán)原理 139次閱讀
- 簡述鎖相環(huán)的基本結(jié)構(gòu) 707次閱讀
- 鎖相環(huán)的基本原理和主要作用 3881次閱讀
- 硬件電路設(shè)計之鎖相環(huán)電路設(shè)計 2606次閱讀
- 鎖相環(huán)的構(gòu)成和工作原理講解 3364次閱讀
- 鎖相環(huán)電路設(shè)計的解決方案 鎖相環(huán)的基本構(gòu)成和主要應(yīng)用 1370次閱讀
- 鎖相環(huán)原理與公式講解 8917次閱讀
- 鎖相環(huán)PLL的基礎(chǔ)知識 5326次閱讀
- 一文了解鎖相環(huán)原理及工作方式 1980次閱讀
- 如何實現(xiàn)高性能的鎖相環(huán)(PLL)設(shè)計 3920次閱讀
- 關(guān)于2.4 GHz的低噪聲亞采樣鎖相環(huán)設(shè)計 1w次閱讀
- 鎖相環(huán)PLL的電路原理以及基本構(gòu)成 4.8w次閱讀
- 鎖相環(huán)在調(diào)制和解調(diào)中的應(yīng)用及概念解析 1.4w次閱讀
- 鎖相環(huán)的作用是什么_鎖相環(huán)的主要作用_什么是鎖相環(huán) 3.6w次閱讀
- 一種新型帶寬自適應(yīng)全數(shù)字鎖相環(huán)的設(shè)計方案 3016次閱讀
下載排行
本周
- 1DC電源插座圖紙
- 0.67 MB | 3次下載 | 免費
- 2AN-1267: 使用ADSP-CM408F ADC控制器的電機控制反饋采樣時序
- 1.41MB | 3次下載 | 免費
- 3AN158 GD32VW553 Wi-Fi開發(fā)指南
- 1.51MB | 2次下載 | 免費
- 4AN148 GD32VW553射頻硬件開發(fā)指南
- 2.07MB | 1次下載 | 免費
- 5AN111-LTC3219用戶指南
- 84.32KB | 次下載 | 免費
- 6AN153-用于電源系統(tǒng)管理的Linduino
- 1.38MB | 次下載 | 免費
- 7AN-283: Σ-Δ型ADC和DAC[中文版]
- 677.86KB | 次下載 | 免費
- 8SM2018E 支持可控硅調(diào)光線性恒流控制芯片
- 402.24 KB | 次下載 | 免費
本月
- 1ADI高性能電源管理解決方案
- 2.43 MB | 450次下載 | 免費
- 2免費開源CC3D飛控資料(電路圖&PCB源文件、BOM、
- 5.67 MB | 138次下載 | 1 積分
- 3基于STM32單片機智能手環(huán)心率計步器體溫顯示設(shè)計
- 0.10 MB | 130次下載 | 免費
- 4使用單片機實現(xiàn)七人表決器的程序和仿真資料免費下載
- 2.96 MB | 44次下載 | 免費
- 5美的電磁爐維修手冊大全
- 1.56 MB | 24次下載 | 5 積分
- 6如何正確測試電源的紋波
- 0.36 MB | 18次下載 | 免費
- 7感應(yīng)筆電路圖
- 0.06 MB | 10次下載 | 免費
- 8萬用表UT58A原理圖
- 0.09 MB | 9次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935121次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420062次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233088次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191367次下載 | 10 積分
- 5十天學(xué)會AVR單片機與C語言視頻教程 下載
- 158M | 183335次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81581次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73810次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65988次下載 | 10 積分
評論