資料介紹
建立時間(setup time)是指在觸發(fā)器的時鐘信號上升沿到來以前,數(shù)據(jù)穩(wěn)定不變的時間,如果建立時間不夠,數(shù)據(jù)將不能在這個時鐘上升沿被打入觸發(fā)器;保持時間(hold time)是指在觸發(fā)器的時鐘信號上升沿到來以后,數(shù)據(jù)穩(wěn)定不變的時間, 如果保持時間不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。 如圖1 。 數(shù)據(jù)穩(wěn)定傳輸必須滿足建立和保持時間的要求,當然在一些情況下,建立時間和保持時間的值可以為零。 PLD/FPGA開發(fā)軟件可以自動計算兩個相關(guān)輸入的建立和保持時間(如圖2)
競爭和冒險
幾乎所有關(guān)于數(shù)字電路的教材,都會提到數(shù)字電路中的競爭和冒險問題,但是這個問題往往被我們忽略。我們可以先來回顧一下關(guān)于競爭和冒險的一些基本概念。
PLD內(nèi)部毛刺產(chǎn)生的原因
我們在使用分立元件設(shè)計數(shù)字系統(tǒng)時,由于PCB走線時,存在分布電感和電容,所以幾納秒的毛刺將被自然濾除,而在PLD內(nèi)部決無分布電感和電容,所以在PLD/FPGA設(shè)計中,競爭和冒險問題將變的較為突出。
FPGA中的冒險現(xiàn)象
信號在FPGA器件內(nèi)部通過連線和邏輯單元時,都有一定的延時。延時的大小與連線的長短和邏輯單元的數(shù)目有關(guān),同時還受器件的制造工藝、工作電壓、溫度等條件的影響。信號的高低電平轉(zhuǎn)換也需要一定的過渡時間。由于存在這兩方面因素,多路信號的電平值發(fā)生變化時,在信號變化的瞬間,組合邏輯的輸出有先后順序,并不是同時變化,往往會出現(xiàn)一些不正確的尖峰信號,這些尖峰信號稱為“毛刺”。如果一個組合邏輯電路中有“毛刺”出現(xiàn),就說明該電路存在“冒險”。(與分立元件不同,由于PLD內(nèi)部不存在寄生電容電感,這些毛刺將被完整的保留并向下一級傳遞,因此毛刺現(xiàn)象在PLD、FPGA設(shè)計中尤為突出)
圖6.21給出了一個邏輯冒險的例子,從圖6.22的仿真波形可以看出,“A、B、C、D”四個輸入信號經(jīng)過布線延時以后,高低電平變換不是同時發(fā)生的,這導致輸出信號“OUT”出現(xiàn)了毛刺。(我們無法保證所有連線的長度一致,所以即使四個輸入信號在輸入端同時變化,但經(jīng)過PLD內(nèi)部的走線,到達或門的時間也是不一樣的,毛刺必然產(chǎn)生)??梢愿爬ǖ闹v,只要輸入信號同時變化,(經(jīng)過內(nèi)部走線)組合邏輯必將產(chǎn)生毛刺。 將它們的輸出直接連接到時鐘輸入端、清零或置位端口的設(shè)計方法是錯誤的,這可能會導致嚴重的后果。 所以我們必須檢查設(shè)計中所有時鐘、清零和置位等對毛刺敏感的輸入端口,確保輸入不會含有任何毛刺
- 電磁兼容性的基本概念詳細說明 37次下載
- FPGA設(shè)計的全部流程詳細說明 13次下載
- 時序分析的優(yōu)化策略詳細說明 17次下載
- 時序分析的優(yōu)化策略詳細說明 19次下載
- 使用FPGA時序使時鐘保持純凈或使雜質(zhì)易于消化的詳細說明 9次下載
- Xilinx FPGA IO的GTLP和HSTL電平標準的詳細說明 25次下載
- 如何提高PLC控制系統(tǒng)的可靠性設(shè)計資料詳細說明 17次下載
- PLC的硬件組態(tài)和存儲器概念詳細說明 10次下載
- 數(shù)字信號處理的基本概念詳細說明 25次下載
- 數(shù)字信號處理的基本概念詳細說明 1次下載
- 使用FPGA設(shè)計的2個實例詳細說明 13次下載
- 電子產(chǎn)品的可靠性試驗類型和目的資料詳細說明 31次下載
- GIS數(shù)字圖像處理之遙感圖像的基本概念和存儲結(jié)構(gòu)詳細說明 4次下載
- 關(guān)于maoci的討論和可靠性有關(guān)的幾個概念 13次下載
- 可靠性基本概念
- 詳細的理解可靠性分配 2094次閱讀
- 功能安全的可靠性方程 975次閱讀
- 無故障監(jiān)控器如何幫助高可靠性應(yīng)用 593次閱讀
- 醫(yī)療設(shè)備研制中的可靠性設(shè)計方法與分析 4445次閱讀
- FPGA的入門基礎(chǔ)知識詳細說明 9600次閱讀
- 可靠性的歷史!可靠性的相關(guān)定義和概念 8937次閱讀
- 可靠性的歷史及相關(guān)定義和概念 5353次閱讀
- 壽命試驗的可靠性測試詳解 1.7w次閱讀
- 一文讀懂數(shù)據(jù)的可靠性和持久性 1.7w次閱讀
- 可靠性系統(tǒng)工程與大數(shù)據(jù)詳解 1.3w次閱讀
- 基于軟件的空間輻照下FPGA可靠性設(shè)計方法 2556次閱讀
- 基于FPGA的毛刺問題及解決方法 9749次閱讀
- 組合邏輯設(shè)計中的毛刺現(xiàn)象 2014次閱讀
- FPGA復(fù)位的可靠性設(shè)計方法 8840次閱讀
- 單片機應(yīng)用系統(tǒng)的可靠性設(shè)計 3673次閱讀
下載排行
本周
- 1常用電子元器件集錦
- 1.72 MB | 24489次下載 | 免費
- 2ssd1306單片 CMOS OLED/PLED 驅(qū)動芯片中文手冊
- 1.66 MB | 5次下載 | 1 積分
- 3高壓MOS管MDD12N65F/MDD12N65P數(shù)據(jù)手冊
- 2.36 MB | 4次下載 | 免費
- 4PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 4次下載 | 免費
- 5Brocade-300光纖交換機配置手冊
- 0.27 MB | 2次下載 | 1 積分
- 6FP6195 60V、800mA、480KHz異步降壓轉(zhuǎn)換器規(guī)格書
- 0.88 MB | 2次下載 | 免費
- 7松下 rq-sx3隨身聽電路圖資料
- 2.93 MB | 2次下載 | 5 積分
- 8中低壓MOS管2N7002數(shù)據(jù)手冊
- 3.77 MB | 1次下載 | 免費
本月
- 1常用電子元器件集錦
- 1.72 MB | 24489次下載 | 免費
- 2三相逆變主電路的原理圖和PCB資料合集免費下載
- 27.35 MB | 111次下載 | 1 積分
- 3運算放大器基本電路中文資料
- 1.30 MB | 16次下載 | 免費
- 4蘋果iphone 11電路原理圖
- 4.98 MB | 12次下載 | 5 積分
- 5常用電子元器件介紹
- 3.21 MB | 10次下載 | 免費
- 6EMC電路設(shè)計工程師必備的EMC基礎(chǔ)
- 0.42 MB | 6次下載 | 2 積分
- 7ssd1306單片 CMOS OLED/PLED 驅(qū)動芯片中文手冊
- 1.66 MB | 5次下載 | 1 積分
- 8索尼-EJ1000 CD隨身聽電路原圖資料
- 6.28 MB | 4次下載 | 5 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935130次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費下載
- 340992 | 191390次下載 | 10 積分
- 5十天學會AVR單片機與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81591次下載 | 10 積分
- 7Keil工具MDK-Arm免費下載
- 0.02 MB | 73816次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65989次下載 | 10 積分
評論