資料介紹
STA分析是基于同步電路設(shè)計(jì)模型的,在數(shù)據(jù)輸入端,假設(shè)外部也是同時(shí)鐘的寄存器的輸出并且經(jīng)過(guò)若干組合邏輯進(jìn)入本級(jí),而輸出也被認(rèn)為是驅(qū)動(dòng)后一級(jí)的同時(shí)鐘的寄存器。在不設(shè)置約束的情況下,純組合邏輯的輸入-》輸出不得超過(guò)一個(gè)T,否則也會(huì)被認(rèn)為是Timing violation.
1. Timing path
Timing path就是時(shí)間線。Timing就是從起始位置的時(shí)間點(diǎn)到終點(diǎn)位置的時(shí)間點(diǎn)之間的時(shí)間長(zhǎng)度。Path是指跟位置相關(guān),即時(shí)間起始或終點(diǎn)的位置。Timing path就是某位置的某一時(shí)間點(diǎn)到另一位置的某個(gè)時(shí)間點(diǎn)。對(duì)于DFF來(lái)說(shuō),上升沿類似于一瞬間的脈沖,只有在這短短的一瞬間,數(shù)據(jù)才允許通過(guò)。對(duì)于DFF來(lái)說(shuō),有兩個(gè)輸入點(diǎn):數(shù)據(jù)D和時(shí)鐘CK,有一個(gè)輸出點(diǎn):數(shù)據(jù)Q。由于是時(shí)間比較,所以對(duì)于D和CK一定要有一個(gè)共同的起始時(shí)間點(diǎn),如下圖中的A點(diǎn)出現(xiàn)clk上升沿的時(shí)刻。如下圖,假設(shè)我們分析DFF2的數(shù)據(jù)和時(shí)鐘到達(dá)的時(shí)間。二者共同的出發(fā)點(diǎn)是A的上升沿,因?yàn)锳位于時(shí)鐘通路上,F(xiàn)F1的時(shí)鐘經(jīng)過(guò)A點(diǎn)到達(dá)FF1-C點(diǎn),在FF1-C上升沿打開(kāi)FF1,然后數(shù)據(jù)才能從FF1-Q輸出,進(jìn)而傳遞到FF2-D。在A點(diǎn), FF2的時(shí)鐘沿經(jīng)過(guò)clock tree,達(dá)到FF2-C點(diǎn)。所以數(shù)據(jù)走過(guò)的路程是:
Data path: A-》clk_tree_buf1-》FF1-C -》 FF1-Q -》 Comb_logic -》 B
而對(duì)于FF2來(lái)說(shuō)只要滿足下個(gè)周期的上升沿能夠采樣即可,所以時(shí)鐘到達(dá)FF2-C的路徑是:
Clk path: A -》 clk_tree_buf2-》 C.
- AN79-30納秒精密寬帶放大器建立時(shí)間測(cè)量
- AN-359:運(yùn)算放大器的建立時(shí)間
- AN10-運(yùn)算放大器建立時(shí)間的測(cè)量方法
- AN74組件和測(cè)量改進(jìn)確保16位DAC建立時(shí)間
- AN-256:準(zhǔn)確測(cè)試運(yùn)算放大器建立時(shí)間
- MT-046:運(yùn)算放大器建立時(shí)間
- AN-1024: 如何計(jì)算多路復(fù)用器的建立時(shí)間和采樣速率
- FPGA中毛刺的討論和可靠性有關(guān)的幾個(gè)概念詳細(xì)說(shuō)明 19次下載
- FPGA的經(jīng)典面試題和解答 11次下載
- 如何計(jì)算多路復(fù)用器的建立時(shí)間和采樣速率 0次下載
- 數(shù)字電路FPGA筆試大全 92次下載
- 最全的硬件工程師筆試試題集 5331次下載
- 如何處理建立保持(Setuphold)時(shí)間
- 快速建立時(shí)間的自適應(yīng)鎖相環(huán)
- 計(jì)算開(kāi)關(guān)電容ADC的建立時(shí)間
- 深度解析FPGA中的時(shí)序約束 757次閱讀
- 關(guān)于建立時(shí)間和保持時(shí)間的測(cè)量方法 1978次閱讀
- 淺析D觸發(fā)器的建立時(shí)間和保持時(shí)間物理含義 1948次閱讀
- 建立時(shí)間和保持時(shí)間對(duì)數(shù)字電路的影響 1114次閱讀
- SOC設(shè)計(jì)中的建立時(shí)間和保持時(shí)間 1033次閱讀
- 為什么setup檢查下一個(gè)沿而hold檢查當(dāng)前沿 4560次閱讀
- 放大器的建立時(shí)間介紹 6446次閱讀
- FPGA的時(shí)鐘設(shè)計(jì):如何建立時(shí)間與保持時(shí)間 5548次閱讀
- 一文詳解時(shí)序的基本概念 3.7w次閱讀
- FPGA建立時(shí)間和保持時(shí)間詳解 6188次閱讀
- 靜態(tài)時(shí)序分析基礎(chǔ) 3880次閱讀
- 怎樣利用FPGA設(shè)計(jì)一個(gè)跨時(shí)鐘域的同步策略? 1954次閱讀
- 動(dòng)態(tài)參數(shù):壓擺率跟建立時(shí)間到底什么? 5969次閱讀
- FPGA關(guān)鍵設(shè)計(jì):時(shí)序設(shè)計(jì) 4476次閱讀
- 使用采樣保持技術(shù)實(shí)現(xiàn)運(yùn)算放大器建立時(shí)間測(cè)定 1350次閱讀
下載排行
本周
- 1TC358743XBG評(píng)估板參考手冊(cè)
- 1.36 MB | 330次下載 | 免費(fèi)
- 2開(kāi)關(guān)電源基礎(chǔ)知識(shí)
- 5.73 MB | 11次下載 | 免費(fèi)
- 3嵌入式linux-聊天程序設(shè)計(jì)
- 0.60 MB | 3次下載 | 免費(fèi)
- 4DIY動(dòng)手組裝LED電子顯示屏
- 0.98 MB | 3次下載 | 免費(fèi)
- 5基于FPGA的C8051F單片機(jī)開(kāi)發(fā)板設(shè)計(jì)
- 0.70 MB | 2次下載 | 免費(fèi)
- 651單片機(jī)窗簾控制器仿真程序
- 1.93 MB | 2次下載 | 免費(fèi)
- 751單片機(jī)PM2.5檢測(cè)系統(tǒng)程序
- 0.83 MB | 2次下載 | 免費(fèi)
- 8基于51單片機(jī)的RGB調(diào)色燈程序仿真
- 0.86 MB | 2次下載 | 免費(fèi)
本月
- 1OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 2555集成電路應(yīng)用800例(新編版)
- 0.00 MB | 33566次下載 | 免費(fèi)
- 3接口電路圖大全
- 未知 | 30323次下載 | 免費(fèi)
- 4開(kāi)關(guān)電源設(shè)計(jì)實(shí)例指南
- 未知 | 21549次下載 | 免費(fèi)
- 5電氣工程師手冊(cè)免費(fèi)下載(新編第二版pdf電子書(shū))
- 0.00 MB | 15349次下載 | 免費(fèi)
- 6數(shù)字電路基礎(chǔ)pdf(下載)
- 未知 | 13750次下載 | 免費(fèi)
- 7電子制作實(shí)例集錦 下載
- 未知 | 8113次下載 | 免費(fèi)
- 8《LED驅(qū)動(dòng)電路設(shè)計(jì)》 溫德?tīng)栔?/a>
- 0.00 MB | 6656次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935054次下載 | 免費(fèi)
- 2protel99se軟件下載(可英文版轉(zhuǎn)中文版)
- 78.1 MB | 537798次下載 | 免費(fèi)
- 3MATLAB 7.1 下載 (含軟件介紹)
- 未知 | 420027次下載 | 免費(fèi)
- 4OrCAD10.5下載OrCAD10.5中文版軟件
- 0.00 MB | 234315次下載 | 免費(fèi)
- 5Altium DXP2002下載入口
- 未知 | 233046次下載 | 免費(fèi)
- 6電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191186次下載 | 免費(fèi)
- 7十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183279次下載 | 免費(fèi)
- 8proe5.0野火版下載(中文版免費(fèi)下載)
- 未知 | 138040次下載 | 免費(fèi)
評(píng)論