完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 可編程邏輯
邏輯器件可分為兩大類 – 固定邏輯器件和可編程邏輯器件。正如其命名一樣,固定邏輯器件中的電路是永久性的,它們完成一種或一組功能 —— 一旦制造完成,就無(wú)法改變。
文章:474個(gè) 瀏覽:44653次 帖子:71個(gè)
Vivado提出了UFDM(UltraFast Design Methodology)設(shè)計(jì)方法學(xué),其核心思想是盡可能在設(shè)計(jì)初期發(fā)現(xiàn)潛在問(wèn)題并解決。畢竟,...
可編程邏輯器件APEX20K的特點(diǎn)、功能及應(yīng)用案例
APEX20K是Altera公司生產(chǎn)的首款帶有多核架構(gòu)的可編程邏輯器件,密度在30 000到1 500 000門(mén),時(shí)鐘速度高達(dá)822MHz。這種多核結(jié)構(gòu)...
本文以汽車電子的可編程邏輯基礎(chǔ)知識(shí)、FPGA 架構(gòu)、FPGA 實(shí)現(xiàn)技術(shù)、處理器內(nèi)核、SoPC 優(yōu)勢(shì)和處理器靈活性為例進(jìn)行了簡(jiǎn)要討論。
PYNQ案例(二):ZYNQ與PYNQ的區(qū)別與聯(lián)系
Zynq可擴(kuò)展處理平臺(tái)是賽靈思新一代 FPGA的可編程技術(shù)的產(chǎn)品系列。與采用嵌入式處理器的FPGA不同,Zynq產(chǎn)品系列的處理系統(tǒng)不僅能在開(kāi)機(jī)時(shí)啟動(dòng),而...
以Xilinx的ZYNQ的7000系列為例,介紹CLB功能與結(jié)構(gòu)
CLB是指可編程邏輯功能塊(Configurable Logic Blocks),顧名思義就是可編程的數(shù)字邏輯電路。CLB是FPGA內(nèi)的三個(gè)基本邏輯單元...
作者:Olivier Tremois(AI 引擎工具市場(chǎng)營(yíng)銷部門(mén))和 Florent Werbrouck(賽靈思技術(shù)支持產(chǎn)品應(yīng)用工程師) Versal ...
基于FS2在系統(tǒng)分析儀實(shí)現(xiàn)復(fù)雜SoPC系統(tǒng)的方案設(shè)計(jì)
將可編程邏輯與CPU子系統(tǒng)集成于同一芯片令系統(tǒng)設(shè)計(jì)者可以在一定范圍內(nèi)決定某些功能的實(shí)現(xiàn)方式,AES先進(jìn)加密標(biāo)準(zhǔn)算法的硬件實(shí)現(xiàn)即為這樣的特殊應(yīng)用實(shí)例。AE...
基于C9500系列復(fù)雜可編程邏輯器件實(shí)現(xiàn)脫機(jī)編程寫(xiě)入器的設(shè)計(jì)
近年來(lái),可編程邏輯器件在高密度、高速度、低功耗等方面發(fā)展很快。在CPLD方面,Xilinx公司推出了高性能、低成本的XC9500[tm]系列,以及在單個(gè)...
用于下一代汽車專用集成電路(ASIC)的嵌入式現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(eFPGA)
用于下一代汽車專用集成電路(ASIC)的嵌入式現(xiàn)場(chǎng)可編程邏輯門(mén)陣列(eFPGA)
基于可編程邏輯芯片和CPU實(shí)現(xiàn)數(shù)字鎖相環(huán)頻率合成器的設(shè)計(jì)
數(shù)字鎖相環(huán)頻率合成系統(tǒng)的工作原理是:鎖相環(huán)對(duì)高穩(wěn)定度的基準(zhǔn)頻率(通常由晶體振蕩器直接或經(jīng)分頻后提供)進(jìn)行精確鎖定,環(huán)內(nèi)串接可編程的分頻器,通過(guò)編程改變分...
五進(jìn)制加法計(jì)數(shù)器的EDA技術(shù)應(yīng)用
綜合的關(guān)鍵是將VerilogHDL的軟件轉(zhuǎn)化為硬件電路,使兩者進(jìn)行掛鉤,完成綜合必須借助EDA軟件的綜合器。
2020-09-11 標(biāo)簽:eda計(jì)數(shù)器可編程邏輯 6759 0
基于CPLD器件和tcd1201d芯片實(shí)現(xiàn)CCD自動(dòng)增益系統(tǒng)的設(shè)計(jì)
ccd(charge couple device)是一種電荷藕合式光電轉(zhuǎn)換器件。在物體位移測(cè)量系統(tǒng)中,常常以ccd作為位移傳感器。當(dāng)一束曝光器發(fā)出的激光...
采用FPGA/CPLD可編程邏輯器件實(shí)現(xiàn)內(nèi)河航標(biāo)監(jiān)控系統(tǒng)的設(shè)計(jì)
內(nèi)河水運(yùn)是國(guó)家綜合運(yùn)輸體系和水資源綜合利用的重要組成部分,是實(shí)現(xiàn)經(jīng)濟(jì)社會(huì)可持續(xù)發(fā)展的重要戰(zhàn)略資源。航標(biāo)是內(nèi)河航道的基礎(chǔ)助航設(shè)施,傳統(tǒng)的航標(biāo)管理模式落后,...
采用EP2C5T144C8 FPGA實(shí)現(xiàn)PS/2接口的設(shè)計(jì)方法
當(dāng)前嵌入式系統(tǒng)技術(shù)已得到了廣泛應(yīng)用,但傳統(tǒng)嵌入式系統(tǒng)的人機(jī)接口多采用小鍵盤(pán)操作的文本菜單方式,用戶操作較為不便。本設(shè)計(jì)利用FPGA實(shí)現(xiàn)對(duì)PS/2接口鼠標(biāo)...
基于T8503芯片實(shí)現(xiàn)電話機(jī)與ISDN的接口電路設(shè)計(jì)
要實(shí)現(xiàn)普通電話機(jī)與ISDN進(jìn)行連接,需要專門(mén)的接口(POTS)電路,這個(gè)接口電路應(yīng)該具有饋電、過(guò)壓保護(hù)、振鈴、監(jiān)視、編解碼、信號(hào)音產(chǎn)生器等功能。其中,信...
PIC9054 PCI總線主控I/O加速器的性能及接口設(shè)計(jì)解決方案
PCI9054有M、C、J三種工作模式,可通過(guò)模式選擇控制引腳MODE[1:0]進(jìn)行控制。當(dāng)MODE[1:0]=“11”時(shí),PCI9054工作在M模式;...
Allegro MicroSystems, LLC宣布推出全新雙芯片高度可編程線性霍爾傳感器IC A1346,這是一款適用于注重安全應(yīng)用的理想解決方案。
2020-03-11 標(biāo)簽:PCB設(shè)計(jì)allegro可編程邏輯 1364 0
基于FPGA技術(shù)的LVDS傳輸模式如何實(shí)現(xiàn)PCIE接口卡設(shè)計(jì)
隨著電子技術(shù)的飛速發(fā)展,微處理器、存儲(chǔ)器技術(shù)的不斷革新,傳統(tǒng)的并行總線PCI逐漸成為系統(tǒng)整體性能的瓶頸。新一代的PCIE總線是最新的總線接口標(biāo)準(zhǔn),它變革...
關(guān)于國(guó)產(chǎn)FPGA發(fā)展現(xiàn)狀分析和預(yù)測(cè)
AGM方面告訴半導(dǎo)體行業(yè)觀察(ID:icbank)記者,他們的FPGA產(chǎn)品是國(guó)產(chǎn)中達(dá)到的最大容量和最高性能,且已被消費(fèi)市場(chǎng)驗(yàn)證并量產(chǎn),且他們是,國(guó)內(nèi)唯一...
關(guān)于如何快速學(xué)習(xí)PLC編程的一些思路
結(jié)構(gòu)化編程、線性編程、模塊化編程。對(duì)于西門(mén)子plc,以結(jié)構(gòu)化編程為主,但可以使用線性編程和模塊化編程,對(duì)于結(jié)構(gòu)化編程,需要有一定的結(jié)構(gòu)化編程思想。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |