完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > asic
ASIC是Application Specific Integrated Circuit的英文縮寫,在集成電路界被認(rèn)為是一種為專門目的而設(shè)計(jì)的集成電路。ASIC也是Australian Securities and Investment Commission的英文縮寫,即澳大利亞證券和投資委員會(huì),它是澳大利亞金融服務(wù)和市場(chǎng)的法定監(jiān)管機(jī)構(gòu)。
文章:994個(gè) 瀏覽:121833次 帖子:393個(gè)
高效DC/DC轉(zhuǎn)換器從15.3V背板提供兩個(gè)3A輸出
3.3V 直流母線在寬帶網(wǎng)絡(luò)系統(tǒng)中廣受歡迎,用于各種較低電壓,為 DSP、ASIC 和 FPGA 供電。這些較低的電壓范圍為1V至2.5V,通常需要高負(fù)...
2023-06-14 標(biāo)簽:轉(zhuǎn)換器MOSFETasic 753 0
高密度數(shù)字CMOS工藝提供的低晶圓成本使其成為混合信號(hào)ASIC的首選,特別是對(duì)于片上系統(tǒng)設(shè)計(jì)。能夠在對(duì)芯片面積影響最小的情況下添加大量亞微米邏輯門,這意...
2023-11-10 標(biāo)簽:asic混合信號(hào)開關(guān)噪聲 742 0
突破性、可擴(kuò)展、直觀的電源排序系統(tǒng)可加快設(shè)計(jì)和調(diào)試
眾所周知,電子系統(tǒng)在所有行業(yè)中都變得越來越復(fù)雜。這種復(fù)雜性如何滲透到電源設(shè)計(jì)中并不那么明顯。例如,功能復(fù)雜性通常通過使用 ASIC、FPGA 和微處理器...
采用專用ASIC芯片實(shí)現(xiàn)數(shù)據(jù)線速轉(zhuǎn)發(fā)??删幊藺SIC將多項(xiàng)功能集中到一個(gè)芯片上,具有設(shè)計(jì)簡(jiǎn)單、可靠性高、電源消耗少等優(yōu)點(diǎn),能使設(shè)備得到更高的性能和更低的成本。
工業(yè)以太網(wǎng)協(xié)議的歷史及其優(yōu)勢(shì)
用戶不能使用標(biāo)準(zhǔn)以太網(wǎng)介質(zhì)訪問控制(MAC)來實(shí)現(xiàn)大多數(shù)工業(yè)以太網(wǎng)標(biāo)準(zhǔn);相反,需要專用的應(yīng)用特定型集成電路(ASIC)或現(xiàn)場(chǎng)可編程門陣列(FPGA),因...
如何使用Hi-Z緩沖器簡(jiǎn)化AFE設(shè)計(jì)
由于部署滿足系統(tǒng)要求的基于復(fù)合環(huán)路的電路非常復(fù)雜,工程師通常需要設(shè)計(jì)定制的應(yīng)用特定集成電路(ASIC)或使用多個(gè)分立式元件,如圖1所示。這兩種方案都存在...
專用集成電路(Application Specific Integrated Circuit,ASIC)是根據(jù)特定應(yīng)用領(lǐng)域的需求而設(shè)計(jì)和定制的集成電路。...
HDR 內(nèi)容和顯示實(shí)際上包括三個(gè)考慮因素:動(dòng)態(tài)范圍、光電/電光傳遞函數(shù)(OETF/EOTF) 和寬色域。 HDR 提供了從黑色到白色的更大范圍,或通...
監(jiān)控器監(jiān)控關(guān)鍵電子負(fù)載
在電子系統(tǒng)中,監(jiān)控IC也扮演著類似的角色,密切關(guān)注微控制器、FPGA、ASIC和其他控制組件中的電壓電平。只有在電源軌穩(wěn)定在規(guī)定值內(nèi)后,這些IC才能啟用...
為什么CPU很早就集成了緩存和主內(nèi)存控制器(DDR或HBM)、PCI-Express外圍設(shè)備和以太網(wǎng)網(wǎng)絡(luò)接口的層次結(jié)構(gòu),并逐漸從服務(wù)器主板轉(zhuǎn)移到裸片上。
使FPGA進(jìn)軍ASIC級(jí)設(shè)計(jì)領(lǐng)域的方法步驟
不久前發(fā)生在ASIC上的問題現(xiàn)又在FPGA上重演。到底是什么問題?那就是布線延遲對(duì)于設(shè)計(jì)性能的主導(dǎo)作用。多年以來,登納德縮放比例定律(Dennard s...
從一種架構(gòu)轉(zhuǎn)移到FPGA——這幾乎是這個(gè)領(lǐng)域的一個(gè)強(qiáng)制性步驟——然后轉(zhuǎn)移到生產(chǎn)ASIC是一個(gè)不平凡的旅程。但是如果你提前計(jì)劃,這不一定是一次冒險(xiǎn)。
無線通信的需求 給5G NR帶來了關(guān)鍵的挑戰(zhàn)
隨著我們技術(shù)的演技將變得越來越難,解決多行業(yè)多種問題的解決方案將變得更加必要。5G的競(jìng)爭(zhēng)已經(jīng)向無線研究人員、硬件制造商和運(yùn)營(yíng)商提出了挑戰(zhàn),這就要求他們?cè)u(píng)...
基于Speedcore eFPGA IP構(gòu)建Chiplet
尋求最高集成度的設(shè)計(jì)人員可以選擇去開發(fā)一款包含Speedcore eFPGA IP的單芯片ASIC。然而,在某些應(yīng)用中,單芯片集成無法實(shí)現(xiàn)某些產(chǎn)品靈活性...
采用可編程邏輯器件實(shí)現(xiàn)高速數(shù)據(jù)中繼器的設(shè)計(jì)
高速以太網(wǎng)可以滿足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問題,擴(kuò)大了應(yīng)用范圍,并與以前的所有以太網(wǎng)兼容。全雙工的以太網(wǎng)協(xié)議并無傳輸距離的限制,...
突破創(chuàng)新中采用FPGA的優(yōu)勢(shì)和挑戰(zhàn)
技術(shù)改良一直走在行業(yè)進(jìn)步的前沿,但世紀(jì)之交以來,隨著科技進(jìn)步明顯迅猛發(fā)展,消費(fèi)者經(jīng)常會(huì)對(duì)工程師面臨的挑戰(zhàn)想當(dāng)然,因?yàn)樗麄冇X得工程師本身就是推動(dòng)世界進(jìn)步的...
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)概念,內(nèi)部包括可配置邏輯模塊CLB、輸出輸入模塊IOB和內(nèi)部連線三個(gè)部分?,F(xiàn)...
FPGA:Field(現(xiàn)場(chǎng)) Programmable(可編程) Gate(邏輯門) Array(陣列),F(xiàn)PGA是一種可以重構(gòu)電路的芯片,是一種硬件可...
展望未來,把在ASIC世界更嚴(yán)格的工藝整合到FPGA
FPGA器件系列現(xiàn)在包括了從基本的可編程邏輯到復(fù)雜的SoC器件。在各種應(yīng)用領(lǐng)域,汽車和其他應(yīng)用領(lǐng)域的人工智能、企業(yè)網(wǎng)絡(luò)、航空航天、國(guó)防和工業(yè)自動(dòng)化等等,...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |