完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12586個 瀏覽:618066次 帖子:7903個
數(shù)字特征信息的提取基于打印體,如上圖1,圖2,圖3所示,以圖3數(shù)字5舉例,紅框是數(shù)字5的水平和豎直的上下左右邊界。X1在豎直方向的2/5處的水平線,x2...
2018-04-27 標(biāo)簽:FPGA神經(jīng)網(wǎng)絡(luò)數(shù)字識別 1.3萬 0
FPGA實(shí)現(xiàn)基于Vivado的BRAM IP核的使用
? Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP核,比如數(shù)學(xué)類的IP核,數(shù)字信號處理使用的IP核,以及存儲類的IP核,本篇文章主...
可編程邏輯器件(PLD)給數(shù)字系統(tǒng)的設(shè)計帶來了革命性的變化。他的影響絲毫不亞于20世紀(jì)70年代單片機(jī)的發(fā)明和使用,可以毫不夸張的講,PLD能完成任何數(shù)字...
2015-02-04 標(biāo)簽:FPGACPLD數(shù)字通信系統(tǒng) 1.3萬 0
基于matlab FPGA verilog的FIR濾波器設(shè)計
本例程實(shí)現(xiàn)8階濾波器,9個系數(shù),由于系數(shù)的對稱性,h(0)=h(8),h1(1)=h(7),h(2)=h(6),h(3)=h(5),h(4)為中間單獨(dú)一...
以計數(shù)器為32位為例:FPGA中計數(shù)器設(shè)計探索
值得注意的是,以上測試是在資源足夠頻率不高的條件下測試的。根據(jù)經(jīng)驗(yàn),當(dāng)資源使用較多,時鐘頻頻較高時,建議使用方式二。
三種主流的FPGA虛擬化技術(shù)的實(shí)現(xiàn)方法詳解
這種開發(fā)模式的另外一個主要缺點(diǎn)是,F(xiàn)PGA只能由單一用戶開發(fā)和使用,而與應(yīng)用場景、FPGA的產(chǎn)品種類等無關(guān)。比如對于一個對資源需求不大、而且不需要連續(xù)運(yùn)...
2019-01-27 標(biāo)簽:FPGA虛擬化技術(shù) 1.3萬 0
通過FPGA實(shí)現(xiàn)深度神經(jīng)網(wǎng)絡(luò)的解決方案
本文介紹了將 KWS 添加到可穿戴設(shè)備和其他低功耗物聯(lián)網(wǎng)設(shè)備的優(yōu)勢,以及所面臨的各項挑戰(zhàn)。在描述 BNN 架構(gòu)及其為何適用于資源受限型 KWS 應(yīng)用之后...
2019-03-19 標(biāo)簽:fpga神經(jīng)網(wǎng)絡(luò)機(jī)器學(xué)習(xí) 1.3萬 0
FPGA學(xué)習(xí)系列:8. 流水燈的設(shè)計
設(shè)計原理 : 在以后的設(shè)計中,用的開發(fā)板都將是我們至芯科技自主設(shè)計的開發(fā)板,我們的芯片用的是 Cyclone4系列的EP4CE10F17C8,在以后的設(shè)...
多采樣率數(shù)字濾波器的抽取和內(nèi)插過程 多速率濾波器的Matlab實(shí)現(xiàn)
很明顯從字面意思上可以理解,多采樣率嘛,就是有多個采樣率唄。前面所說的FIR,IIR濾波器都是只有一個采樣頻率,是固定不變的采樣率,然而有些情況下需要不...
2022-05-12 標(biāo)簽:fpgamatlab數(shù)字濾波器 1.3萬 0
與其他技術(shù)一樣,有關(guān)ASIC技術(shù)過時的報道是不成熟的。新的ASIC產(chǎn)品的數(shù)目可能有大幅度下降,但其銷售額仍然相當(dāng)高,尤其是在亞太區(qū)。此外,采用混合式方法...
基于FPGA和VHDL的數(shù)字密碼鎖的設(shè)計與實(shí)現(xiàn)
本設(shè)計選用FPGA芯片、4×4矩陣鍵盤、七段數(shù)碼管為主要硬件,設(shè)計了一種低功耗、體積小的密碼鎖,并在硬件上驗(yàn)證了其可靠性。由于FPGA的靈活性,密碼長度...
2012-11-23 標(biāo)簽:FPGA物聯(lián)網(wǎng)密碼鎖 1.2萬 2
PCI Express 是用來互聯(lián)計算機(jī)和外圍設(shè)備的高速接口總線,是一種能夠應(yīng)用于移動設(shè)備,臺式電腦,工作站,服務(wù)器,嵌入式計算機(jī)和通信平臺等。
2023-02-23 標(biāo)簽:fpgaPCI嵌入式計算機(jī) 1.2萬 0
FSMC簡介:FSMC即靈活的靜態(tài)存儲控制器,F(xiàn)SMC管理1GB空間,擁有4個Bank連接外部存儲器,每個Bank有獨(dú)立的片選信號和獨(dú)立的時序配置;支持...
數(shù)字設(shè)計FPGA應(yīng)用:7系列FPGA xc7a35t
Xilinx Artix?-7 FPGA系列是一款高性價比FPGA, 提供高性能/功耗比, 高收發(fā)器線路速率, DSP處理, 集成AMS.
FPGA核心知識詳解(3):那些讓FPGA初學(xué)者糾結(jié)的仿真
電子發(fā)燒友網(wǎng)核心提示:對于FPGA初學(xué)者而言,如何正確了解并理解FPGA的仿真是關(guān)鍵。應(yīng)廣大FPGA初學(xué)者和愛好者要求,電子發(fā)燒友網(wǎng)編輯根據(jù)多名在FPG...
賽靈思 All Programmable SoC 和 7 系列 FPGA 不僅可為當(dāng)今的工業(yè)物聯(lián)網(wǎng)(IIoT)平臺提供最廣泛的功能,而且還能為未來發(fā)展提...
2017-11-08 標(biāo)簽:fpga工業(yè)物聯(lián)網(wǎng)智能工業(yè) 1.2萬 0
基于Xilinx Zynq UltraScale+ RFSoC ZCU216評估套件詳細(xì)內(nèi)容介紹
Zynq UltraScale+ RFSoC 是業(yè)界首款單芯片自適應(yīng)無線電平臺,在一款芯片內(nèi)集成射頻直采數(shù)據(jù)轉(zhuǎn)換器、單芯片軟決策前向糾錯核(SD-FEC...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |