完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12747個 瀏覽:626936次 帖子:7950個
從行業(yè)第一顆安全控制FPGA芯片MachXO3D和具備“高端加密功能”的安全控制FPGA Mach-NX,到“增強(qiáng)型安全控制FPGA”MachXO5-N...
超高數(shù)據(jù)流通量FPGA新品類中的Block RAM級聯(lián)架構(gòu)
本文主要講述了Speedster7t FPGA的片上SRAM,也就是Block RAM針對傳統(tǒng)的結(jié)構(gòu)所做出的一些優(yōu)化。
2023-07-13 標(biāo)簽:fpga嵌入式數(shù)據(jù) 860 0
為應(yīng)用選擇最佳可編程SoC時應(yīng)進(jìn)行的六個設(shè)計考慮
選擇新處理器體系結(jié)構(gòu)是關(guān)鍵的決定。供應(yīng)商的產(chǎn)品路線圖能否滿足未來應(yīng)用需求,突出系統(tǒng)優(yōu)勢,長期看系統(tǒng)是否具有競爭優(yōu)勢,對此進(jìn)行評估非常重要??紤]到較大的軟...
基于Adaboost算法結(jié)合Virtex5平臺如何提升FPGA器件的性能
本文系統(tǒng)的實現(xiàn)主要用到了兩類邏輯資源來優(yōu)化系統(tǒng)性能:DSP48E Slice:25x18位二進(jìn)制補碼乘法器能產(chǎn)生48位全精度結(jié)果。此功能單元還能夠?qū)崿F(xiàn)諸...
基于VIRTEX-ⅡPRO系列FPGA實現(xiàn)多業(yè)務(wù)雙向通信系統(tǒng)的設(shè)計
隨著現(xiàn)代通信向著多業(yè)務(wù)方向發(fā)展,為了節(jié)省信道資源、降低調(diào)制解調(diào)設(shè)備的復(fù)雜度,數(shù)據(jù)復(fù)接設(shè)備得到了更充分的利用。它能將多路不同類型的數(shù)據(jù)流復(fù)接成一路高速數(shù)據(jù)...
2020-08-26 標(biāo)簽:fpga通信系統(tǒng)dds 860 0
基于FPGA的模數(shù)轉(zhuǎn)換器(ADC)或數(shù)模轉(zhuǎn)換器
如果時鐘頻率為75MHz(1/4采樣頻率)并且有兩條可通過DDR對器件進(jìn)行采樣的數(shù)據(jù)總線,則可非常輕松地執(zhí)行恢復(fù)操作。這類ADC對輸入時序要求較為寬松。
基于可邏輯編輯器件實現(xiàn)串口通訊系統(tǒng)的設(shè)計
隨著多微機(jī)系統(tǒng)的應(yīng)用和微機(jī)網(wǎng)絡(luò)的發(fā)展,通信功能越來越顯得重要。串行通信是在一根傳輸線上一位一位地傳送信息。這根線既作數(shù)據(jù)線又作聯(lián)絡(luò)線。串行通信作為一種主...
基于Zynq 7000系列單板的FPGA農(nóng)業(yè)生產(chǎn)識別系統(tǒng)
隨著農(nóng)業(yè)生產(chǎn)模式和視覺技術(shù)的發(fā)展,農(nóng)業(yè)采摘機(jī)器人的應(yīng)用已逐漸成為了智慧農(nóng)業(yè)的新趨勢
FPGA(Field-ProgrammableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。
一種基于FPGA的快速靜態(tài)光譜復(fù)原系統(tǒng)設(shè)計流程概述
在各類光譜測試中,對光譜數(shù)據(jù)采集的速度都有不同的要求,故提高光譜數(shù)據(jù)采集速度的技術(shù)主要有以下兩大方向:一是通過光學(xué)方法實現(xiàn),將傳統(tǒng)時間掃描改成空間成像,...
2020-01-22 標(biāo)簽:FPGA 856 0
為什么FPGA難學(xué)?FPGA的內(nèi)部結(jié)構(gòu)解析
“時鐘是時序電路的控制者”這句話太經(jīng)典了,可以說是FPGA設(shè)計的圣言。FPGA的設(shè)計主要是以時序電路為主,因為組合邏輯電路再怎么復(fù)雜也變不出太多花樣,理...
賽靈思:面向動態(tài)應(yīng)用的靈活操作系統(tǒng)
利用賽靈思 FPGA 的動態(tài)重配置功能,同構(gòu)多線程執(zhí)行模型可同時兼得軟件靈活性和硬件性能。
2011-09-01 標(biāo)簽:FPGA賽靈思操作系統(tǒng) 854 0
自動化構(gòu)建環(huán)境在FPGA設(shè)計中的應(yīng)用
為了加快實現(xiàn) FPGA 構(gòu)建環(huán)境的自動化(如用于持續(xù)集成 (CI)),并確保在開發(fā)與生命周期后期階段完整重現(xiàn)設(shè)計結(jié)果,Missing Link Elec...
產(chǎn)生所有電源供應(yīng)相關(guān)狀態(tài)和控制邏輯訊號——例如重置訊號產(chǎn)生、電源錯誤指示(監(jiān)測)和電壓管理。圖1展示了一個采用CPU或微處理器電路板的典型電源管理功能。
深入探討Granite Rapids和Sierra Forest處理器架構(gòu)技術(shù)
英特爾處理器歷代皆有重要意義,而引入高效E核后,Granite Rapids 和 Sierra Forest 成為英特爾至強(qiáng)可擴(kuò)展硬件生態(tài)系統(tǒng)中至關(guān)重要...
一種基于ARM+FPGA的便攜式食用花生油質(zhì)量快速檢測儀設(shè)計
食用油種類有很多種,各類食用油的檢測方法不盡相同。以花生油質(zhì)量檢測為例,由花生油的特殊物理性質(zhì)可知,花生油在0~5℃時開始結(jié)晶[1,2],其他種類的食用...
基于可編程邏輯器件實現(xiàn)多路數(shù)據(jù)采集系統(tǒng)的設(shè)計
對于國內(nèi)而言,正如DSP在20年前出現(xiàn)的情形一樣,如今,F(xiàn)PGA正處于數(shù)字信號處理技術(shù)的前沿。而DSP都是基于一種精簡指令集的計算機(jī)體系架構(gòu),其固定的硬...
2020-08-05 標(biāo)簽:fpga數(shù)據(jù)采集監(jiān)控系統(tǒng) 844 0
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |