完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12748個(gè) 瀏覽:627028次 帖子:7950個(gè)
超薄三路輸出μModule穩(wěn)壓器適合PCB 的 0.5cm2面積和背面
QDR-IV 提供 QDR(四通道數(shù)據(jù)速率)SRAM 的最高 RTR(隨機(jī)事務(wù)速率),為高帶寬網(wǎng)絡(luò)、高性能計(jì)算和密集型數(shù)據(jù)處理應(yīng)用提供高達(dá) 400Gbp...
之前已經(jīng)介紹過《FPGA在汽車電子中應(yīng)用-ADAS》,但是很多人留言說是沒有相關(guān)例程,應(yīng)用不夠直觀,所以,今天他來了-使用FPGA制作一個(gè)便攜式 ADA...
要想充分發(fā)揮集成的無線系統(tǒng)優(yōu)勢,要求在更長距離內(nèi)有足夠的可靠性,以便讀取的任何數(shù)據(jù)都能直接發(fā)送到護(hù)理站的中心控制系統(tǒng)中,這涉及到信號穿過幾個(gè)中間病房墻體...
都是FPGA/CPLD邏輯設(shè)計(jì)的內(nèi)在規(guī)律的體現(xiàn),合理地采用這些設(shè)計(jì)思想能在FPGA/CPLD設(shè)計(jì)工作種取得事半功倍的效果。
驗(yàn)證設(shè)計(jì)和創(chuàng)建可實(shí)現(xiàn)的設(shè)計(jì)
驗(yàn)證RTL模塊或FPGA是否滿足要求可能頗具挑戰(zhàn)。但有些方法可用來優(yōu)化驗(yàn)證流程,以確保驗(yàn)證成功。驗(yàn)證FPGA或RTL模塊可能是一個(gè)非常耗時(shí)的過程,因?yàn)楣?..
2017-11-18 標(biāo)簽:fpga 918 0
直接噴涂外殼可在機(jī)載平臺(tái)上靈活部署電子設(shè)備
直接噴涂外殼使任何電子設(shè)備都可以在多個(gè)刷新周期內(nèi)進(jìn)行升級,演示板上每個(gè)插槽的功率密度為500 W,行業(yè)預(yù)測為每張6U卡的每個(gè)插槽850-1,000 W。...
采用FPGA可編程器件和USB技術(shù)實(shí)現(xiàn)地震模擬數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)
隨著石油天然氣勘探開發(fā)工作的不斷發(fā)展,我們所面臨的勘探對象和開發(fā)環(huán)境也越來越復(fù)雜、越來越困難。地震方法面臨著復(fù)雜構(gòu)造油氣藏、巖性油氣藏和裂縫油氣藏勘探及...
2020-08-07 標(biāo)簽:fpgausb數(shù)據(jù)采集 917 0
FPGA工程師是如何實(shí)現(xiàn)復(fù)雜系統(tǒng)設(shè)計(jì)的
為了在越來越復(fù)雜的系統(tǒng)設(shè)計(jì)中,F(xiàn)PGA工程師之間保持高效溝通和工作推進(jìn),這就需要找到一個(gè)適合的設(shè)計(jì)方法論。目標(biāo)是通過在設(shè)計(jì)團(tuán)隊(duì)之間建立一個(gè)通用的方法來提...
智能城市利用信息和通信網(wǎng)絡(luò)以及互聯(lián)網(wǎng)技術(shù)來解決城市難題,旨在大幅改善宜居性和資源可持續(xù)性。預(yù)測顯示[1],全球智能城市產(chǎn)業(yè)到 2020年市值將超過 40...
本文總結(jié)了FPGA選型的核心原則和流程,旨在為設(shè)計(jì)人員提供決策依據(jù),確保項(xiàng)目成功。
基于DE1-SOC開發(fā)板的oneAPI實(shí)驗(yàn)教程(2)
上一期我們從oneAPI CLI Samples Browser復(fù)制保存的Simple DMA是基于Quartus Pro的Nios V示例,無法直接用...
如何高效、可擴(kuò)放地對FPGA+CPU的異構(gòu)系統(tǒng)進(jìn)行編程?
FPGA 復(fù)用主機(jī)網(wǎng)絡(luò)的初心是加速網(wǎng)絡(luò)和存儲(chǔ),更深遠(yuǎn)的影響則是把 FPGA 之間的網(wǎng)絡(luò)連接擴(kuò)展到了整個(gè)數(shù)據(jù)中心的規(guī)模,做成真正 cloud-scale ...
Deloitte稱:FPGA、ASIC有望在機(jī)器學(xué)習(xí)領(lǐng)域中實(shí)現(xiàn)崛起
在2016年初,機(jī)器學(xué)習(xí)仍被視為科學(xué)實(shí)驗(yàn),但目前則已開始被廣泛應(yīng)用于數(shù)據(jù)探勘、計(jì)算機(jī)視覺、自然語言處理、生物特征識別、搜索引擎、醫(yī)學(xué)診斷、檢測信用卡欺詐...
2018-01-22 標(biāo)簽:fpgaasic機(jī)器學(xué)習(xí) 911 0
在本文中,我們將采用Lavrenko和Croft提出的相關(guān)性模型 [6]。這一理念適用于信息過濾任務(wù),可通過生成概率語言模型確定傳入文檔是否與主題配置文...
基于FPGA的MicroBlade串口設(shè)計(jì)
MicroBlade 處理器軟核 IP是實(shí)現(xiàn)基于 RISC-V(Reduced Instruction Set Computer,精簡指令集計(jì)算機(jī))指令...
2023-08-18 標(biāo)簽:處理器fpga計(jì)算機(jī) 910 0
基于可重編程平臺(tái)設(shè)計(jì)的FPGA數(shù)字顯示方案實(shí)現(xiàn)降低系統(tǒng)成本
如今數(shù)字顯示設(shè)備中引起成本變化的主要因素是顯示屏。在設(shè)計(jì)階段,不斷推進(jìn)基于平臺(tái)的顯示設(shè)計(jì)的決策可以大大減少采購成本。如果能支持多種顯示屏尺寸,原始設(shè)備制...
采用LabVIEW FPGA改善視網(wǎng)膜疾病的治療
"采用LabVIEW FPGA進(jìn)行編程使得我們能夠調(diào)整每一個(gè)脈沖的定時(shí)和功率,滿足我們對于高速度和高精度的雙重要求。"—— Michael Wiltbe...
FCO5L02700033HDY00:27MHz差分晶體振蕩器在高速工業(yè)相機(jī)圖像傳輸中的應(yīng)用方案
FCO5L02700033HDY00是一款專為高速圖像處理系統(tǒng)打造的27MHz差分晶體振蕩器,具備極低相位抖動(dòng)、工業(yè)級可靠性與優(yōu)異溫度穩(wěn)定性,特別適用于...
基于FPGA的數(shù)字信號處理——浮點(diǎn)數(shù)
科學(xué)計(jì)數(shù)法 你可能不了解「浮點(diǎn)數(shù)」,但你一定了解「科學(xué)記數(shù)法」。 10進(jìn)制科學(xué)記數(shù)法把一個(gè)數(shù)表示成a與10的n次冪相乘的形式(1≤|a| 1997000...
2024-11-11 標(biāo)簽:FPGA浮點(diǎn)數(shù)float 907 0
適用于Kintex超大規(guī)模FPGA標(biāo)準(zhǔn)
該參考設(shè)計(jì)使用MAX10 InTune?負(fù)載點(diǎn)(PoL)控制器提供輸入電壓為8.13V至2.1V、輸出電壓為80.2V、輸出電流為15303A的電源電路...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |