完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:13024個(gè) 瀏覽:639288次 帖子:8008個(gè)
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展...
2019-03-06 標(biāo)簽:fpgaFPGA開發(fā) 1.9萬(wàn) 0
USB TypeC接口和USB PD快充協(xié)議,有何區(qū)別?
首先從USB標(biāo)準(zhǔn)演化來(lái)看這個(gè)問題: ?通常提到USB幾點(diǎn)幾,一般說(shuō)地是通信速度變快了。 那USB TypeC又是什么呢?它主要是指接口,它出現(xiàn)之前,US...
2023-02-12 標(biāo)簽:fpga 1.9萬(wàn) 0
最近我們看到一篇文章,說(shuō)FPGA可能會(huì)取代CPU和GPU成為將來(lái)機(jī)器人研發(fā)領(lǐng)域的主要芯片。文章列舉了很多表格和實(shí)驗(yàn)數(shù)據(jù),證明了在很多領(lǐng)域FPGA的性能會(huì)...
對(duì)于CPLD、FPGA、SoC FPGA以及HardCopy ASIC設(shè)計(jì),Quartus II軟件12.0是業(yè)界性能和效能首屈一指的軟件,現(xiàn)在可以下載...
國(guó)產(chǎn)宇航級(jí)FPGA芯片發(fā)布 震撼嗎?
據(jù)報(bào)道,北京微電子技術(shù)研究所日前成功研制出國(guó)內(nèi)首個(gè)自主可控的宇航用千萬(wàn)門級(jí)高性能高可靠FPGA芯片。本次發(fā)布的兩款FPGA分別為950萬(wàn)門的BQR5VS...
2019-01-18 標(biāo)簽:FPGA 1.8萬(wàn) 0
利用Xilinx FPGA 集成的萬(wàn)兆MAC IP 核以及XAUI IP 核實(shí)現(xiàn)FPGA 片間可靠通信設(shè)計(jì)
隨著云計(jì)算技術(shù)的發(fā)展,采用FPGA 作為協(xié)同加速成為其發(fā)展的一個(gè)趨勢(shì),如何設(shè)計(jì)與實(shí)現(xiàn)FPGA 片間的高速通信是該研究方向的一個(gè)熱點(diǎn)。研究了FPGA 萬(wàn)兆...
基于FPGA和PLL的倍分頻時(shí)鐘的實(shí)現(xiàn)
現(xiàn)今的FPGA設(shè)計(jì)大多采用時(shí)序邏輯,需要時(shí)鐘網(wǎng)絡(luò)才能工作,通常情況下,時(shí)鐘通過外部晶體振蕩器產(chǎn)生。雖然大多數(shù)情況下使用外部晶振是最好的選擇。然而,石英晶...
在談到多扇出問題之前,先了解幾個(gè)相關(guān)的信息,也可以當(dāng)成是名詞解釋。 扇入、扇出系數(shù) 扇入系數(shù)是指門電路允許的輸入端數(shù)目。一般門電路的扇入系數(shù)為1—5,最...
2017-11-18 標(biāo)簽:fpga 1.8萬(wàn) 0
FPGA的基本組成有:可編程I\O單元、基本可編程邏輯單元、內(nèi)嵌RAM塊、豐富的布線資源、底層嵌入功能單元和內(nèi)嵌專用硬核等。
簡(jiǎn)談FPGA/Verilog中inout端口使用方法
2018-08-13 標(biāo)簽:FPGA 1.8萬(wàn) 1
DSP將走上窮途末路,F(xiàn)PGA是未來(lái)的替代者?
在很多人看來(lái),這十年來(lái),ARM和Intel的發(fā)展幅度已經(jīng)遠(yuǎn)遠(yuǎn)超過了DSP。尤其是在ARM,其A9雙核、A15四核在嵌入式市場(chǎng)已經(jīng)以摧枯拉朽之勢(shì)占領(lǐng)了主導(dǎo)...
FPGA編程時(shí)的一些實(shí)際問題闡述及解決方案詳解
問題: 隨著NI的FPGA產(chǎn)品的廣泛使用,很多同事和客戶都碰到了一些FPGA編程時(shí)遇到的問題。由于FPGA不能實(shí)時(shí)調(diào)試,每次修改一點(diǎn)代碼之后都要編譯很長(zhǎng)...
國(guó)產(chǎn)AGM FPGA設(shè)計(jì)流程的詳細(xì)介紹
? ? ? ?AGM Mi cro是領(lǐng)先的可編程SoC、通用32位 MCU 、和異構(gòu)(MCU)邊緣計(jì)算芯片和方案提供商,致力于為消費(fèi)電子、工業(yè)和 AI ...
電子發(fā)燒友網(wǎng)核心提示: 賽靈思稱為可編程顛覆之作Vivado設(shè)計(jì)套件于4月25日震撼登場(chǎng)。Vivado是賽靈思最新推出的、面向未來(lái)十年、替換ISE的設(shè)計(jì)...
我把FPGA層次劃分為,雞蛋級(jí)別,菜鳥級(jí)別,老鳥級(jí)別,高手級(jí)別四類。題主是雞蛋級(jí)別的吧!啥也不會(huì)。那些得贊高的不少都是菜鳥級(jí)別的選手。當(dāng)然,我現(xiàn)在告訴你...
UltraRAM是存儲(chǔ)技術(shù)方面的一項(xiàng)突破
傳統(tǒng)的 FPGA 和 SoC 包含的片上存儲(chǔ)器以 block RAM 和分布式 RAM 的形式存在。由于器件能以更高數(shù)據(jù)速率處理更多數(shù)據(jù),因此越發(fā)需要將...
Nios II嵌入式軟處理器提升系統(tǒng)性能方式詳解
電子發(fā)燒友網(wǎng)核心提示: Altera的嵌入式軟處理器系列使您能夠充分利用FPGA內(nèi)在的并行優(yōu)勢(shì),實(shí)現(xiàn)高級(jí)系統(tǒng)性能。多個(gè)處理器可以同時(shí)執(zhí)行代碼,而硬件加速...
FPGA與CPU有什么關(guān)系_FPGA與CPU的聯(lián)系
CPU+FPGA的并行處理是目前的發(fā)展趨勢(shì)這種處理方式將大行其道。
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |