完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124790次 帖子:5355個(gè)
Xilinx快速傅立葉變換接口及仿真測(cè)試實(shí)驗(yàn)設(shè)計(jì)
1 xilinx FFT IP介紹 Xilinx快速傅立葉變換(FFT IP)內(nèi)核實(shí)現(xiàn)了Cooley-Tukey FFT算法,這是一種計(jì)算有效的方法,用...
如何創(chuàng)建AXI CDMA Linux用戶空間示例應(yīng)用
本篇博文將為您演示如何創(chuàng)建 AXI CDMA Linux 用戶空間示例應(yīng)用。 示例設(shè)計(jì)將在 Zynq UltraScale+ RFSoC ZCU111 ...
PL設(shè)計(jì)中MPSoC EMIO GPIO的應(yīng)用
MPSoC 為PL提供了96個(gè)GPIO,通過(guò)EMIO管腳鏈接到PL。 普通PL設(shè)計(jì),一般只會(huì)用到幾個(gè)GPIO管腳??梢允褂肰ivado IPI中的Sli...
如何在 Vivado中完成平臺(tái)準(zhǔn)備工作——?jiǎng)?chuàng)建硬件設(shè)計(jì)
本文系《創(chuàng)建 Vitis 加速平臺(tái)的簡(jiǎn)單指南》的第1部分。(您可通過(guò)下列鏈接查看其它各部分:第 2 部分: 在 PetaLinux 中為加速平臺(tái)創(chuàng)建軟件...
FPGA IO的基本結(jié)構(gòu)及默認(rèn)狀態(tài)
在進(jìn)行FPGA硬件設(shè)計(jì)時(shí),引腳分配是非常重要的一個(gè)環(huán)節(jié),特別是在硬件電路上需要與其他芯片通行的引腳。Xilinx FPGA從上電之后到正常工作整個(gè)過(guò)程中...
ARM、MCU、DSP、FPGA、SOC的比較及相關(guān)介紹
20世紀(jì)80年代后期,ARM很快開發(fā)成Acorn的臺(tái)式機(jī)產(chǎn)品,形成英國(guó)的計(jì)算機(jī)教育基礎(chǔ)。
對(duì)Xilinx Cyclone系列EP2C8Q208C8芯片進(jìn)行在線測(cè)試研究
在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號(hào)線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進(jìn)行測(cè)量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線...
基于Xilinx Virtex-II FPGA的硬件哈希算法的研究分析
在計(jì)算關(guān)鍵詞在文檔里出現(xiàn)次數(shù)的過(guò)程中,需要一種存儲(chǔ)結(jié)構(gòu)來(lái)存儲(chǔ)相關(guān)信息,這種存儲(chǔ)結(jié)構(gòu)必須易于執(zhí)行查找、插入及刪除操作。哈希是一種以常數(shù)平均時(shí)間執(zhí)行查找、插...
截止目前,全球疫情蔓延,對(duì)各地的醫(yī)療系統(tǒng)、醫(yī)療設(shè)施的應(yīng)對(duì)能力帶來(lái)了重大考驗(yàn),體溫監(jiān)測(cè)儀、呼吸機(jī)、監(jiān)護(hù)儀等防控疫情的醫(yī)療電子產(chǎn)品市場(chǎng)需求快速增長(zhǎng),以5G、...
FPGA調(diào)試設(shè)計(jì)的指導(dǎo)原則
對(duì)于FPGA調(diào)試,主要以Intel FPGA為例,在win10 Quartus ii 17.0環(huán)境下進(jìn)行仿真和調(diào)試,開發(fā)板類型EP4CE15F17。
Xilinx-7Series-FPGA高速收發(fā)器使用學(xué)習(xí)
FPGA內(nèi)部并行數(shù)據(jù)通過(guò)FPGATX Interface進(jìn)入TX發(fā)送端,然后經(jīng)過(guò)PCS和PMA子層的各個(gè)功能電路處理之后,最終從TX驅(qū)動(dòng)器中以高速串行數(shù)據(jù)輸出。
在FPGA芯片生產(chǎn)的時(shí)候就已經(jīng)寫死在芯片的eFuse寄存器中,具有不可修改的屬性,因?yàn)槭褂玫氖侨蹟嗉夹g(shù)。
TI DSP為啥連接不上?JTAG接口無(wú)法連接的問(wèn)題
前兩周發(fā)現(xiàn)DSP一直連接不上,后來(lái)測(cè)了一下開關(guān)S1兩端,發(fā)現(xiàn)開關(guān)按下之后兩端并不連通,后來(lái)就換了一個(gè)開關(guān),DSP就能連上了。
大容量FPGA構(gòu)成的多節(jié)點(diǎn)系統(tǒng)遠(yuǎn)程升級(jí)系統(tǒng)設(shè)計(jì)詳解
多節(jié)點(diǎn)系統(tǒng),在目前的很多電子系統(tǒng)應(yīng)用場(chǎng)合都可以看到。這種多節(jié)點(diǎn)系統(tǒng)由于具有結(jié)構(gòu)可擴(kuò)展性、功能配置的靈活性以及便于查找故障節(jié)點(diǎn)等良好的可維護(hù)性得到了越來(lái)越...
現(xiàn)場(chǎng)可編程門陣列(FPGA)技術(shù)不斷呈現(xiàn)增長(zhǎng)勢(shì)頭。 1984年Xilinx剛剛創(chuàng)造出FPGA時(shí),它還是簡(jiǎn)單的膠合邏輯芯片,而如今在信號(hào)處理和控制應(yīng)用中,...
Xilinx FPGA JTAG接口轉(zhuǎn)換成USB接口的方法
隨著USB接口的越來(lái)越普及,現(xiàn)在幾乎所有的接口都可以轉(zhuǎn)換成USB接口,本文主要介紹一下Xilinx FPGA的JTAG接口轉(zhuǎn)換成USB接口的方案。
以大容量FPGA為基礎(chǔ)的多節(jié)點(diǎn)系統(tǒng)遠(yuǎn)程升級(jí)實(shí)現(xiàn)方法介紹
多節(jié)點(diǎn)系統(tǒng),在目前的很多電子系統(tǒng)應(yīng)用場(chǎng)合都可以看到。這種多節(jié)點(diǎn)系統(tǒng)由于具有結(jié)構(gòu)可擴(kuò)展性、功能配置的靈活性以及便于查找故障節(jié)點(diǎn)等良好的可維護(hù)性得到了越來(lái)越...
基于SoPC的嵌入式系統(tǒng)設(shè)計(jì)方法闡述
可編程片上系統(tǒng)( SoPC)是在可編程邏輯器件的基礎(chǔ)上發(fā)展起來(lái)的一種靈活、高效的嵌入式系統(tǒng)設(shè)計(jì)解決方案,系統(tǒng)設(shè)計(jì)者可以從傳統(tǒng)的板級(jí)系統(tǒng)設(shè)計(jì)轉(zhuǎn)換到芯片級(jí)系...
2020-01-25 標(biāo)簽:sopc嵌入式系統(tǒng)Xilinx 1875 0
FPGA選型時(shí)的速度等級(jí)參數(shù)介紹
大家在進(jìn)行FPGA選型時(shí)都會(huì)看見(jiàn)一個(gè)參數(shù):Speed Grade,這就是芯片的速度等級(jí)。
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |