完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124819次 帖子:5355個(gè)
FPGA如何進(jìn)行對(duì)應(yīng)的硬件引腳分配
為PCIe IP選擇GT Quads時(shí),Xilinx建議您在最靠近PCIe硬塊的地方使用GT Quad。雖然這不是必要時(shí),它將改善設(shè)計(jì)的位置,路線和時(shí)間。
Xilinx基于ARM的Zynq-7000和Zynq UltraScale+ MPSoC及RFSoC器件是否存在安全漏洞
本文試圖搞清楚在 Xilinx 基于 ARM 的 Zynq-7000、Zynq UltraScale+ MPSoC 和 Zynq UltraScale+...
AXI總線實(shí)時(shí)配置sysGen子系統(tǒng)仿真實(shí)驗(yàn)
利用ZYNQ驗(yàn)證算法的一大優(yōu)勢(shì)在于,可以在上位機(jī)發(fā)送指令借助CPU的控制能力和C語(yǔ)言易開(kāi)發(fā)特點(diǎn),實(shí)時(shí)配置算法模塊的工作模式、參數(shù)等對(duì)來(lái)對(duì)其算法模塊性能進(jìn)...
基于Xilinx FPGA的抗輻射可靠性設(shè)計(jì)技術(shù)研究
空間輻射環(huán)境中的帶電粒子會(huì)導(dǎo)致航天器電子系統(tǒng)的半導(dǎo)體器件發(fā)生單粒子效應(yīng),嚴(yán)重影響航天器的可靠性和壽命,其中高能質(zhì)子和重離子是導(dǎo)致單粒子效應(yīng)的主要因素。...
Docker里玩轉(zhuǎn)PetaLinux的上手教程
作者:Alex He,Xilinx 嵌入式技術(shù)專(zhuān)家 Xilinx 嵌入式技術(shù)專(zhuān)家 Alex He 與大家分享在Docker里玩轉(zhuǎn)PetaLinux的上手...
2020-12-25 標(biāo)簽:LinuxXilinx嵌入式開(kāi)發(fā)板 2764 0
基于FPGA器件的VGA顯示設(shè)計(jì)與實(shí)現(xiàn)
中國(guó)大學(xué)MOOC 本課程以目前流行的Xilinx 7系列FPGA的開(kāi)發(fā)為主線,全面講解FPGA的原理及電路設(shè)計(jì)、Verilog HDL語(yǔ)言及VIVAD...
Xilinx的社區(qū)教育生態(tài)系統(tǒng)
Xilinx的社區(qū)參與企業(yè)戰(zhàn)略圍繞著教育,與非營(yíng)利組織合作,為Xilinx員工關(guān)聯(lián)和活躍的學(xué)校提供??支持。
如何創(chuàng)建AXI CDMA Linux用戶(hù)空間示例應(yīng)用
本篇博文將為您演示如何創(chuàng)建 AXI CDMA Linux 用戶(hù)空間示例應(yīng)用。 示例設(shè)計(jì)將在 Zynq UltraScale+ RFSoC ZCU111 ...
閑談Vitis AI|DPU在UltraScale平臺(tái)下的軟硬件流程(1)
本篇中,我想跳過(guò)一些細(xì)枝末節(jié), 先簡(jiǎn)單介紹 AMD Xilinx Vitis AI 在 Zynq 這個(gè)硬件加速平臺(tái)下軟硬件開(kāi)發(fā)的基本思路和流程,把各個(gè)開(kāi)...
Xilinx FPGA IP之Block Memory Generator AXI接口說(shuō)明
之前的文章對(duì)Block Memory Generator的原生接口做了說(shuō)明和仿真,本文對(duì)AXI接口進(jìn)行說(shuō)明。
fpga內(nèi)部主要結(jié)構(gòu)及其功能分析(Kintex-7FPGA內(nèi)部結(jié)構(gòu))
Kintex-7 FPGA的內(nèi)部結(jié)構(gòu)相比傳統(tǒng)FPGA的內(nèi)部結(jié)構(gòu)嵌入了DSP48E1,PCIE,GTX,XADC,高速I(mǎi)O口等單元,大大提升了FPGA的性能。
Xilinx FPGA帶你走進(jìn)8K視覺(jué)時(shí)代
視頻圖像系統(tǒng)正在朝更多像素、更高分辨率和更豐富色彩的方向飛速演變,4K視頻系統(tǒng)尚未大規(guī)模普及,8K視覺(jué)就已悄然而至。此前,Image Matter、i...
XRT 自2021.1更新后,原有的 XRT Tool指令發(fā)生了一些變化。包括xbmgmt,xclbinutil,xbutil,xbflash2(sta...
2023-01-11 標(biāo)簽:amdXilinx操作系統(tǒng) 2719 0
如何借助Xilinx FPGA和MATLAB技術(shù)加速機(jī)器學(xué)習(xí)應(yīng)用
本演講將結(jié)合FPGA在機(jī)器學(xué)習(xí)的發(fā)展趨勢(shì)、應(yīng)用和需求,特別介紹在基于MATLAB?完成深度學(xué)習(xí)算法設(shè)計(jì)后,F(xiàn)PGA在機(jī)器學(xué)習(xí)方面的技術(shù)優(yōu)勢(shì)和特點(diǎn),并將介...
2019-12-25 標(biāo)簽:fpgaxilinx機(jī)器學(xué)習(xí) 2718 0
Distributed Memory Generator IP核簡(jiǎn)介
Distributed Memory Generator IP 核采用 LUT RAM 資源創(chuàng)建各種不同的存儲(chǔ)器結(jié)構(gòu)。IP可用來(lái)創(chuàng)建只讀存儲(chǔ)器 (ROM...
選擇VCS,再指定庫(kù)文件存放的路徑;如果VCS的環(huán)境變量設(shè)置好了,那么會(huì)自動(dòng)跳出Simulator executable path的路徑的。
基于Xilinx Zynq SoC器件的D類(lèi)音頻功率放大器系統(tǒng)設(shè)計(jì)
音頻放大器的目的是以要求的音量和功率水平在發(fā)聲輸出元件上重新產(chǎn)生真實(shí)、高效和低失真的輸入音頻信號(hào),音頻頻率范圍約為20Hz~20KHz,因此放大器必須在...
基于Xilinx FPGA SOPC的TFT-LCD 控制器設(shè)計(jì)與實(shí)現(xiàn)
根據(jù)TFT-LCD的工作原理,采用Xilinx公司的Microblaze微處理器軟核,提出了一種基于嵌入式FPGA SOPC平臺(tái)的TFT-LCD控制器方...
簡(jiǎn)談Xilinx FPGA原理及結(jié)構(gòu)
FPGA是在PAL、PLA和CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展起來(lái)的一種更復(fù)雜的可編程邏輯器件。它是ASIC領(lǐng)域中的一種半定制電路,既解決了定制電路...
XILINX FPGA IP之FIFO Generator例化仿真
上文XILINX FPGA IP之FIFO對(duì)XILINX FIFO Generator IP的特性和內(nèi)部處理流程進(jìn)行了簡(jiǎn)要的說(shuō)明,本文通過(guò)實(shí)際例子對(duì)該I...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |