完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > xilinx
Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應(yīng)商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級(jí)集成電路、軟件設(shè)計(jì)工具以及作為預(yù)定義系統(tǒng)級(jí)功能的IP(Intellectual Property)核。
文章:1672個(gè) 瀏覽:124807次 帖子:5355個(gè)
FPGA實(shí)現(xiàn)的“俄羅斯方塊”游戲系統(tǒng)設(shè)計(jì)
本項(xiàng)目主要在FPGA上實(shí)現(xiàn)了一個(gè)經(jīng)典小游戲“俄羅斯方塊”。本項(xiàng)目基本解決方案是,使用Xilinx Zynq系列開(kāi)發(fā)板 ZedBoard 作為平臺(tái),實(shí)現(xiàn)主...
Vivado中對(duì)RTL源文件如何進(jìn)行加密
直接把密鑰嵌入到RTL源文件中 允許客戶直接把密鑰的內(nèi)容直接貼到RTL源文件中protect begin和protect end之間的內(nèi)容就是用戶原始R...
基于MYC-C7Z020 CPU 模塊的MYD-C7Z010 開(kāi)發(fā)板應(yīng)用
MYD-C7Z020 開(kāi)發(fā)板的構(gòu)建基于 MYC-C7Z020 CPU 模塊,該模塊是一款基于 ZYNQ 的、Linux 就緒型的小巧 SOM,全面結(jié)合 ...
2020-12-08 標(biāo)簽:控制器Xilinx開(kāi)發(fā)板 2369 0
FPGA協(xié)處理的優(yōu)勢(shì)有哪些?如何去使用FPGA協(xié)處理?
傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開(kāi)發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供...
如何在KV260上快速體驗(yàn)Vitsi AI圖像分類(lèi)示例程序
本文首先將會(huì)對(duì)Vitis統(tǒng)一軟件平臺(tái)和Vitsi AI進(jìn)行簡(jiǎn)單介紹,然后介紹如何在KV260上部署DPU鏡像,最后在KV260 DPU鏡像上運(yùn)行Viti...
賽靈思為數(shù)據(jù)中心等設(shè)備推出互通性10GBASE-KR解決方案
Xilinx 10GBASE-KR解決方案通過(guò)背板應(yīng)用全面電子及協(xié)議測(cè)試,為高性能網(wǎng)絡(luò)和數(shù)據(jù)中心設(shè)備推出互通性10G背板
Vivado是一個(gè)非常強(qiáng)大的工具,但是在一些方面可能不能完全滿足我們的需求,比如代碼編輯器的功能。幸運(yùn)的是,Vivado允許我們關(guān)聯(lián)第三方編輯器來(lái)擴(kuò)展其...
Versal CPM AXI Bridge模式的地址轉(zhuǎn)換
Versal 系列的 DMA axi bridge 模式可以在 PL 的 QDMA IP 或者在 CPM(The integrated block fo...
FPGA設(shè)計(jì)的“三個(gè)代表”:Ultrafastdesign methodology
UFDM建議正確的HDL coding風(fēng)格來(lái)滿足目標(biāo)器件,討論時(shí)序約束和時(shí)序收斂。正確的IO約束,IO管腳分配和布局,物理約束,并提供了滿足時(shí)序收斂的技...
對(duì)Xilinx Cyclone系列EP2C8Q208C8芯片進(jìn)行在線測(cè)試研究
在驗(yàn)證和調(diào)試系統(tǒng)時(shí),傳統(tǒng)上是把信號(hào)線引到I/O引腳,然后采用示波器、邏輯分析儀或總線分析儀進(jìn)行測(cè)量和分析。由于這些設(shè)備相當(dāng)昂貴,而且調(diào)試時(shí)又需要許多連線...
Xilinx-7Series-FPGA高速收發(fā)器使用學(xué)習(xí)
FPGA內(nèi)部并行數(shù)據(jù)通過(guò)FPGATX Interface進(jìn)入TX發(fā)送端,然后經(jīng)過(guò)PCS和PMA子層的各個(gè)功能電路處理之后,最終從TX驅(qū)動(dòng)器中以高速串行數(shù)據(jù)輸出。
推薦一款極具性價(jià)比的RFSoC開(kāi)發(fā)平臺(tái)
在當(dāng)今飛速發(fā)展的通信技術(shù)領(lǐng)域,Xilinx RFSoC(Radio Frequency System on Chip)系列以其卓越的集成能力和強(qiáng)大的靈活...
fpga開(kāi)發(fā)板能做什么?fpga開(kāi)發(fā)板哪個(gè)好?
FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)和PLC(可編程邏輯控制器)在多個(gè)方面存在顯著的區(qū)別。
2024-03-14 標(biāo)簽:FPGAXilinx開(kāi)發(fā)板 2269 0
FPGA無(wú)芯片怎么進(jìn)行HDMI信號(hào)輸入
FPGA 在無(wú)外部PHY芯片情況下輸出HDMI,目前是比較成熟的方案(外部電路需要轉(zhuǎn)換成TMDS電平)。在無(wú)PHY芯片情況下怎么進(jìn)行HDMI信號(hào)輸入呢?
嵌入式Linux設(shè)備如何添加開(kāi)機(jī)啟動(dòng)文件
嵌入式 Linux 設(shè)備通常會(huì)使用 sysvinit 或 systemd 兩種方式中的一種作為開(kāi)機(jī)啟動(dòng)的方式。xilinx petalinux 2021...
Linux下如何通過(guò)UIO監(jiān)控PL給到PS的中斷
xilinx mpsoc 平臺(tái)中,PS 和 PL 進(jìn)行交互時(shí),PS 需要獲取 PL 發(fā)出的中斷信號(hào)。從 mpsoc 技術(shù)參考手冊(cè) ug1085 TRM ...
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專(zhuān)題
電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
DuerOS | Brillo | Windows11 | HarmonyOS |