圖所示電路是靜態(tài)的0到9顯示,使用能夠顯示7到0數(shù)字的9段。它在日常生活中有很多應(yīng)用,并使用兩個(gè)簡(jiǎn)單的IC的7490和7446實(shí)現(xiàn)。該電路基于異步十進(jìn)制計(jì)數(shù)器7490(IC2)、7段顯示器(D1
2023-07-05 15:51:15
435 
8位同步二進(jìn)制遞減計(jì)數(shù)器-74HC40103
2023-03-03 19:49:59
0 可預(yù)置同步BCD十進(jìn)制計(jì)數(shù)器;異步復(fù)位-74HC160
2023-02-20 20:05:50
4 帶 10 個(gè)解碼輸出的 Johnson 十進(jìn)制計(jì)數(shù)器-74HC_HCT4017_Q100
2023-02-17 19:59:07
0 雙4位同步二進(jìn)制計(jì)數(shù)器-74HC_HCT4520
2023-02-17 19:22:25
1 帶 10 個(gè)解碼輸出的 Johnson 十進(jìn)制計(jì)數(shù)器-74HC_HCT4017
2023-02-16 20:29:32
0 雙十進(jìn)制紋波計(jì)數(shù)器-74HC_HCT390
2023-02-15 19:06:31
0 本方案是一個(gè)基于 FPGA ?的十進(jìn)制計(jì)數(shù)器。共陽(yáng)極 7 段顯示器上的 0 到 9 十進(jìn)制計(jì)數(shù)器,硬件在 Xilinx Spartan 6 FPGA 板上實(shí)現(xiàn)。
2022-12-20 14:52:25
2 ; S92 Q2 Q1 GNDT4290(T1290、74LS290、T210),是一個(gè)二-五-十進(jìn)制計(jì)數(shù)器,能夠進(jìn)行二進(jìn)制、五進(jìn)制計(jì)數(shù)、通過(guò)簡(jiǎn)單聯(lián)線組成十進(jìn)制計(jì)數(shù)
2008-07-05 13:41:26
二進(jìn)制編碼的十進(jìn)制是一個(gè)串行數(shù)字計(jì)數(shù)器,可計(jì)數(shù)十位數(shù)字,它會(huì)為每個(gè)新的時(shí)鐘輸入重置。由于它可以通過(guò)10種獨(dú)特的輸出組合,因此也被稱為“十進(jìn)制(BCD)計(jì)數(shù)器”。十進(jìn)制計(jì)數(shù)器可以計(jì)數(shù)0000、0001、0010、1000、1001、1010、1011、1110、1111、0000和0001等。
2022-10-31 16:25:37
11019 
CD4017 十進(jìn)制計(jì)數(shù)器的應(yīng)用實(shí)驗(yàn)
2022-05-11 16:58:25
47 計(jì)數(shù)器(Counter)由基本的計(jì)數(shù)單元和控制門(mén)所組成,是在數(shù)字系統(tǒng)中對(duì)脈沖的個(gè)數(shù)進(jìn)行計(jì)數(shù),以實(shí)現(xiàn)測(cè)量、計(jì)數(shù)和控制功能,且兼有分頻功能的儀器。計(jì)數(shù)器按進(jìn)位制不同,分為二進(jìn)制計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器;按
2021-11-25 18:06:07
32 其中CPa和Qa構(gòu)成1位二進(jìn)制計(jì)數(shù)器,CPb和Qd、Qc、Qb 組成五進(jìn)制計(jì)數(shù)器,將兩個(gè)計(jì)數(shù)器有關(guān)端子適當(dāng)組合,可以組成其他類(lèi)型的計(jì)數(shù)器。R0(1)、R0(2)為兩個(gè)清0端,R9(1)、 R9(2)為兩 個(gè)置9端。
2021-06-21 09:39:44
34099 
芯片74ls160是十進(jìn)制計(jì)數(shù)器,這種同步可預(yù)置十進(jìn)計(jì)數(shù)器是由四個(gè)D型觸發(fā)器和若干個(gè)門(mén)電路構(gòu)成。
2021-06-05 14:35:38
12686 本文檔的主要內(nèi)容詳細(xì)介紹的是74LS90六十進(jìn)制計(jì)數(shù)器的3D實(shí)驗(yàn)原理圖免費(fèi)下載。
2021-03-25 16:06:03
74 本文檔的主要內(nèi)容詳細(xì)介紹的是十進(jìn)制計(jì)數(shù)器的Multisim仿真實(shí)例電路圖免費(fèi)下載。
2020-09-04 16:55:00
81 本文檔的主要內(nèi)容詳細(xì)介紹的是同步7進(jìn)制計(jì)數(shù)器的設(shè)計(jì)資料免費(fèi)下載。
2020-05-20 08:00:00
11 十進(jìn)制計(jì)數(shù)器是人們最常用的計(jì)數(shù)器,但在某些特殊的計(jì)數(shù)場(chǎng)合下,也需要其他進(jìn)制的計(jì)數(shù)器。
2020-01-14 09:46:48
6705 
40110 為十進(jìn)制可逆計(jì)數(shù)器/鎖存器/譯碼器/驅(qū)動(dòng)器,具有加減計(jì)數(shù),計(jì)數(shù)器狀態(tài)鎖存,七段顯示譯碼輸出等功能。
2019-04-30 08:00:00
6 關(guān)鍵詞:TTL , 分頻器 , 計(jì)數(shù)器 , 十進(jìn)制 如圖所示為由TTL十進(jìn)制計(jì)數(shù)器構(gòu)成的分頻電路。在許多情況下。需要對(duì)脈沖序列進(jìn)行N(N為整數(shù))分頻。例如,數(shù)字鐘需要進(jìn)行60分頻,得到重復(fù)頻率為
2018-10-03 18:46:02
2650 CD4040組成加法計(jì)數(shù)器,手動(dòng)加1計(jì)數(shù)。
2.二進(jìn)制與十進(jìn)制數(shù)字對(duì)照顯示實(shí)驗(yàn) 本電路可以形象地顯示0~9的二進(jìn)制數(shù)。按動(dòng)加1按鈕AN2,計(jì)數(shù)器的輸入端CP得到一個(gè)負(fù)脈沖信號(hào),計(jì)數(shù)器進(jìn)行加1
2018-09-20 18:26:41
2050 本文主要介紹了兩個(gè)74LS192級(jí)聯(lián)構(gòu)成兩位十進(jìn)制計(jì)數(shù)器。以兩個(gè)74LS192級(jí)聯(lián)構(gòu)成兩位十進(jìn)制計(jì)數(shù)器控制實(shí)現(xiàn)0.0~9.9V的切換為例。低位計(jì)數(shù)器輸出Qo、Qi、Q2、Q3分別提供0.1V
2018-05-09 09:52:23
53651 
本文首先介紹了計(jì)數(shù)器種類(lèi)與應(yīng)用,其次介紹了74LS160并行置零法設(shè)計(jì)24進(jìn)制計(jì)數(shù)器電路圖,最后介紹了74ls162設(shè)計(jì)24進(jìn)制計(jì)數(shù)器原理電路圖。
2018-05-08 11:46:43
54648 本文主要介紹了74ls163實(shí)現(xiàn)十進(jìn)制計(jì)數(shù)器電路。改變74LS163二進(jìn)制計(jì)數(shù)器為十進(jìn)制計(jì)數(shù)器,即用一FDS4435BZ個(gè)與非門(mén),其兩個(gè)輸人取自QA和QD,輸出接清零端α‘R。當(dāng)?shù)?個(gè)脈沖結(jié)束時(shí),鈑
2018-05-08 11:31:20
44957 
74ls290是一個(gè)二,五,十進(jìn)制計(jì)數(shù)器,本文為大家介紹由74ls290構(gòu)成的各種進(jìn)制計(jì)數(shù)器的電路。
2018-01-26 09:26:11
106188 
計(jì)數(shù)器在數(shù)字系統(tǒng)中應(yīng)用廣泛,如在電子計(jì)算機(jī)的控制器中對(duì)指令地址進(jìn)行計(jì)數(shù),以便順序取出下一條指令,在運(yùn)算器中作乘法、除法運(yùn)算時(shí)記下加法、減法次數(shù),又如在數(shù)字儀器中對(duì)脈沖的計(jì)數(shù)等等。本文為大家介紹74LS290組成的十進(jìn)制計(jì)數(shù)器。
2018-01-25 14:52:47
25181 
74LS290為異步二-五-十進(jìn)制加法計(jì)數(shù)器。本文為大家介紹74ls290構(gòu)成31進(jìn)制計(jì)數(shù)器電路。
2018-01-25 14:36:39
16924 
本文主要介紹了74ls160構(gòu)成24進(jìn)制計(jì)數(shù)器電路設(shè)計(jì)。本設(shè)計(jì)采用異步清零。由兩片十進(jìn)制同步加法計(jì)數(shù)器74LS160和一片與非門(mén)74LS00以及相應(yīng)的電阻開(kāi)關(guān)組成。由外加送來(lái)的計(jì)數(shù)脈沖送入兩個(gè)計(jì)數(shù)器
2018-01-18 15:43:05
145644 
本文主要介紹了74ls160十進(jìn)制計(jì)數(shù)器電路的設(shè)計(jì)與實(shí)現(xiàn)。74LS160是二~十進(jìn)制同步可預(yù)置計(jì)數(shù)器,1腳Cr為清零端,低電平有效.2腳CP為時(shí)鐘脈沖輸人端,上升沿觸發(fā).3~6V腳D1一D4為數(shù)據(jù)
2018-01-18 15:14:45
182091 
使用兩片74LS161芯片級(jí)聯(lián)的形式來(lái)構(gòu)成六十進(jìn)制計(jì)數(shù)器,一片控制個(gè)位,為十進(jìn)制;另一片控制十位,為六進(jìn)制。
2018-01-17 13:58:47
52599 
74ls161為二進(jìn)制同步計(jì)數(shù)器,具有同步預(yù)置數(shù)、異步清零以及保持等功能。兩片74ls161可設(shè)計(jì)一個(gè)24進(jìn)制計(jì)數(shù)器。
2018-01-16 15:30:46
110315 
本文介紹了74ls161的引腳圖及功能和應(yīng)用74ls161的60進(jìn)制同步加法計(jì)數(shù)器和十進(jìn)制計(jì)數(shù)器。
2018-01-02 15:13:02
534630 
60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的十進(jìn)制計(jì)數(shù)器,從設(shè)計(jì)簡(jiǎn)便考慮,芯片選擇同步十進(jìn)制計(jì)數(shù)器
2017-12-22 13:55:48
148134 
計(jì)數(shù)器是一個(gè)用以實(shí)現(xiàn)計(jì)數(shù)功能的時(shí)序部件,本設(shè)計(jì)主要設(shè)備是兩個(gè)74LS160同步十進(jìn)制計(jì)數(shù)器,并且由200HZ,5V電源供給。作高位芯片與作低芯片位之間級(jí)聯(lián)。
2017-12-21 17:23:51
224996 
針對(duì)任意進(jìn)制(N進(jìn)制)計(jì)數(shù)器的設(shè)計(jì)目的,采用反饋復(fù)零法對(duì)基于同步十進(jìn)制計(jì)數(shù)器7415160進(jìn)行設(shè)計(jì),分別采用異步清零法實(shí)現(xiàn)了6進(jìn)制計(jì)數(shù)器和同步置數(shù)法實(shí)現(xiàn)7進(jìn)制計(jì)數(shù)器的設(shè)計(jì),通過(guò)應(yīng)用EWB軟件對(duì)所設(shè)
2017-12-21 17:08:37
60783 
計(jì)數(shù)器是一個(gè)用以實(shí)現(xiàn)計(jì)數(shù)功能的時(shí)序部件,它主要用于時(shí)鐘脈沖計(jì)數(shù)、數(shù)字系統(tǒng)的定時(shí)、分頻和執(zhí)行數(shù)字運(yùn)算以及其他特定的邏輯功能,在科研、工業(yè)、農(nóng)業(yè)等各個(gè)領(lǐng)域中具有重要的作用。本文以74LS192十進(jìn)制可逆
2017-12-21 11:34:45
7718 
集成計(jì)數(shù)器常見(jiàn)的是多位二進(jìn)制計(jì)數(shù)器及十進(jìn)制計(jì)數(shù)器,當(dāng)需要實(shí)現(xiàn)其它進(jìn)制計(jì)數(shù)器時(shí),通常利用現(xiàn)有的集成計(jì)數(shù)器進(jìn)行適當(dāng)?shù)倪B接而構(gòu)成。對(duì)于當(dāng)設(shè)計(jì)要求沒(méi)有限定計(jì)數(shù)器的狀態(tài)編碼時(shí)電路設(shè)計(jì)的靈活性問(wèn)題已有文獻(xiàn)進(jìn)行
2017-11-09 16:36:16
81 約翰遜MC14017B是五級(jí)十進(jìn)制計(jì)數(shù)器內(nèi)置代碼轉(zhuǎn)換器。 高速運(yùn)行和約翰遜spike-free輸出是通過(guò)使用十進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。 十個(gè)解碼輸出通常是低,只在適當(dāng)?shù)?b style="color: red">十進(jìn)制時(shí)間走高。 輸出的正向變化的時(shí)鐘脈沖。 這部分可用于分頻應(yīng)用程序以及十進(jìn)制計(jì)數(shù)器或十進(jìn)制譯碼顯示應(yīng)用程序。
2017-04-06 09:03:48
28 提出一種基于Proteus 軟件的任意進(jìn)制計(jì)數(shù)器的設(shè)計(jì)。以74LS163 集成計(jì)數(shù)器為基礎(chǔ),用置數(shù)法設(shè)計(jì)了兩種48 進(jìn)制計(jì)數(shù)器,采用Proteus 軟件對(duì)計(jì)數(shù)器進(jìn)行仿真。結(jié)果表明,Proteus 軟件具有實(shí)現(xiàn)48 進(jìn)制計(jì)數(shù)器的功能。仿真圖像清晰,能快速準(zhǔn)確地驗(yàn)證設(shè)計(jì)結(jié)果。
2016-07-29 18:53:03
24 集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)集成計(jì)數(shù)器實(shí)現(xiàn)N進(jìn)制計(jì)數(shù)
2016-06-08 14:28:43
15 數(shù)字電子技術(shù)--中規(guī)模集成計(jì)數(shù)器及其應(yīng)用--同步、異步二五十進(jìn)制計(jì)數(shù)器-PPT
2016-03-22 14:33:06
1 十進(jìn)制可逆計(jì)數(shù)器74LS192引腳圖管腳及功能表
2011-05-19 11:22:27
118057 圖中是將兩片ICM7217級(jí)聯(lián)后構(gòu)成的8位十進(jìn)抽可逆計(jì)數(shù)器電路,計(jì)數(shù)范圍擴(kuò)展為0~99999999.IC1是低位計(jì)數(shù)器,配LED1~LED
2010-12-10 14:12:44
2438 
使用一片ICM7217A配4只共陰極LED數(shù)碼管,可構(gòu)成4位十進(jìn)制可逆計(jì)數(shù)器,其
2010-12-10 13:55:24
6871 
C181是雙時(shí)鐘2-10進(jìn)制可預(yù)置可逆計(jì)數(shù)器.所謂雙時(shí)鐘是指計(jì)數(shù)器的加法計(jì)數(shù)時(shí)鐘和減法計(jì)數(shù)時(shí)鐘各有它自身的輸入
2010-10-19 15:16:06
814 
C180(CMOS)2-10進(jìn)制同步加法計(jì)數(shù)器由同步的四級(jí)D型觸發(fā)器組成.它的管腳外引線排列和功用如圖所示,C180 2-10進(jìn)制
2010-10-19 14:56:14
1889 
T217是2-10進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器,能同時(shí)作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100MA,計(jì)數(shù)
2010-10-19 14:41:30
811 
T216是2-10進(jìn)制同步可預(yù)置計(jì)數(shù)器,它的電源電流ICC小于94MA,計(jì)數(shù)工作頻率約為10MHZ,CP到輸出的平均延遲時(shí)間小于45NS,
2010-10-19 14:33:22
775 
T215是2-16進(jìn)制同步可預(yù)置可逆計(jì)數(shù)器.它能同時(shí)作加法計(jì)數(shù)和減法計(jì)數(shù).它的主要電參數(shù)為:電源電流ICC小于100M
2010-10-19 14:09:21
1197 
T214 2-16進(jìn)制同步可預(yù)置計(jì)數(shù)器,它主主要電參數(shù)是:電源電流ICC小于94MA,計(jì)數(shù)工作頻率FM>10MHZ,CP到輸出的平均延遲
2010-10-19 13:51:41
1388 
十進(jìn)制計(jì)數(shù)器,十進(jìn)制計(jì)數(shù)器原理是什么?
二進(jìn)制計(jì)數(shù)器具有電路結(jié)構(gòu)簡(jiǎn)單、運(yùn)算方便等特點(diǎn),但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特
2010-03-08 13:19:54
23684 什么是二進(jìn)制計(jì)數(shù)器,二進(jìn)制計(jì)數(shù)器原理是什么?
計(jì)數(shù)器是數(shù)字系統(tǒng)中用得較多的基本邏輯器件。它不僅能記錄輸入時(shí)鐘脈沖的個(gè)數(shù),還可以實(shí)現(xiàn)
2010-03-08 13:16:34
29984 十進(jìn)制計(jì)數(shù)管 十進(jìn)制計(jì)數(shù)管是由中央的圓板狀陽(yáng)極和圍繞著它放置的三十根線狀的電極組成。這些線狀電極三根一組,共十組,每
2009-10-13 15:05:12
1357 
同步二進(jìn)制計(jì)數(shù)器
1. 同步與異步二進(jìn)制加法計(jì)數(shù)器比較態(tài)序表和工作波形一樣電路結(jié)構(gòu)不同: 異步二進(jìn)制加法
2009-09-30 18:37:29
10744 
異步十進(jìn)制遞增計(jì)數(shù)器
2009-09-24 11:12:05
1095 
8421碼同步十進(jìn)制遞增計(jì)數(shù)器
2009-09-24 11:09:34
5844 
64進(jìn)制計(jì)數(shù)器
64進(jìn)制計(jì)數(shù)器由兩個(gè)
2009-09-16 15:54:01
3909 
4026 CMOS 7段顯示十進(jìn)制計(jì)數(shù) 分頻器:
2009-08-08 09:08:02
29 TTL 二進(jìn)制同步可逆計(jì)數(shù)器
2009-08-03 09:05:53
26
圖 可逆計(jì)數(shù)器原理圖
計(jì)數(shù)器部分全部采用CMOS電路,一是功耗低,
2009-07-21 14:53:07
5616 
步進(jìn)開(kāi)關(guān)作為十進(jìn)制計(jì)數(shù)器電路圖
2009-06-30 13:08:13
867 
100進(jìn)制計(jì)數(shù)器一、 實(shí)驗(yàn)?zāi)康模?、 熟悉MAX+PLUS環(huán)境的基本操作。2、 掌握VHDL和原理圖的設(shè)計(jì)輸入方式。3、 設(shè)計(jì)100進(jìn)制計(jì)數(shù)器。二、&
2009-06-28 00:07:21
7414
消除了開(kāi)關(guān)反跳干擾的十進(jìn)制一二~十進(jìn)制變換器
2009-04-10 10:11:55
586 
驅(qū)動(dòng)CMOS器件的十進(jìn)制一二~十進(jìn)制變換器
2009-04-10 10:10:37
406 
七段一十進(jìn)制或二~十進(jìn)制碼變換器
2009-04-10 10:10:10
346 
采用減法計(jì)數(shù)簡(jiǎn)化二~十進(jìn)制一二進(jìn)制碼變換
2009-04-10 10:06:11
562 
十進(jìn)制
好,那就讓我們來(lái)看看十進(jìn)制 所謂十進(jìn)制就是以10為基數(shù)的計(jì)數(shù)體制,其計(jì)數(shù)規(guī)律是逢十進(jìn)一?! D1.3.1展示了十進(jìn)制的位號(hào)和位權(quán)之間關(guān)系的圖解
2009-04-06 23:46:24
1940 
第二十五講 同步計(jì)數(shù)器
7.3.2 同步計(jì)數(shù)器一、同步二進(jìn)制計(jì)數(shù)器1.同步二進(jìn)制加法計(jì)數(shù)器JK觸發(fā)器組成的4位同步二進(jìn)制加法
2009-03-30 16:28:45
7879 
兩片4位二進(jìn)制數(shù)加法計(jì)數(shù)器74LS161級(jí)聯(lián)成五十進(jìn)制計(jì)數(shù)器。
2009-03-28 10:10:23
33045 
可逆計(jì)數(shù)器電路
2009-02-25 21:53:53
898 
可逆計(jì)數(shù)器的應(yīng)用
2008-12-17 14:26:33
465 
100進(jìn)制計(jì)數(shù)器
異步級(jí)聯(lián)法組成的100進(jìn)制計(jì)數(shù)器
定義集成計(jì)數(shù)器的高低位,1#芯片為低位(相當(dāng)
2008-07-05 14:25:17
5412 
45進(jìn)制計(jì)數(shù)器,芯片有:
2008-06-30 00:14:21
4068 
60進(jìn)制計(jì)數(shù)器,由于24進(jìn)制、60進(jìn)制計(jì)數(shù)器均由集成計(jì)數(shù)器級(jí)聯(lián)構(gòu)成,且都包含有基本的
2008-06-30 00:00:41
15300 
十進(jìn)制同步加/減計(jì)數(shù)器 CD4510簡(jiǎn)要說(shuō)明CD4510 為可預(yù)置BCD 可逆計(jì)數(shù)器,該器件主要由四位具有同步時(shí)鐘的D 型觸發(fā)器(具有選通結(jié)構(gòu),提供T 型觸發(fā)器功能)構(gòu)成。具有可
2008-06-11 09:27:56
542 CC4518中文資料: CC4518為雙BCD加計(jì)數(shù)器,該器件由兩個(gè)相同的同步4級(jí)計(jì)數(shù)器組成。計(jì)數(shù)器級(jí)為D型觸發(fā)器。
2008-04-07 22:35:10
106 十進(jìn)制計(jì)數(shù)器工作原理
同二進(jìn)制計(jì)數(shù)器相比,十進(jìn)制計(jì)數(shù)器較為復(fù)雜。分析步驟一般是:
2008-01-21 13:15:22
27668 
2位十進(jìn)制可加減計(jì)數(shù)器電路-74LS190應(yīng)用電路
2007-12-07 00:12:12
9254 
計(jì)數(shù)器的級(jí)連使用
一個(gè)十進(jìn)制計(jì)數(shù)器只能顯示0~9十個(gè)數(shù),為了擴(kuò)大計(jì)數(shù)器范圍,常用多個(gè)十進(jìn)制計(jì)數(shù)器級(jí)連使用。
2007-11-22 12:53:25
3143 
十進(jìn)制計(jì)數(shù)器
二進(jìn)制計(jì)數(shù)器具有電路結(jié)構(gòu)簡(jiǎn)單、運(yùn)算方便等特點(diǎn),但是日常生活中我們所接觸的大部分都是十進(jìn)制數(shù),特別是當(dāng)二進(jìn)制數(shù)的位數(shù)較多時(shí),閱讀非常困難,還
2007-06-20 13:46:05
3559 CD4017 十進(jìn)制計(jì)數(shù)/分配器 *CD4020 14位二進(jìn)制串行計(jì)數(shù)器/分頻器 *CD4022 八進(jìn)制
2006-04-17 21:18:42
3605
評(píng)論