chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高頻高速PCB設(shè)計(jì)可能遇到什么問(wèn)題

PCB線路板打樣 ? 來(lái)源:pcb論壇 ? 作者:pcb論壇 ? 2020-03-21 22:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

當(dāng)前,高頻、高速PCB設(shè)計(jì)已經(jīng)成為了主流,每個(gè)PCB Layout工程師都應(yīng)該熟練掌握。接下來(lái),板兒妹和大家分享硬件大牛們?cè)诟哳l高速PCB電路中的一些設(shè)計(jì)經(jīng)驗(yàn),希望對(duì)大家有所幫助。

1、如何避免高頻干擾?

避免高頻干擾的基本思路是盡量降低高頻信號(hào)電磁場(chǎng)的干擾,也就是所謂的串?dāng)_(Crosstalk)。可用拉大高速信號(hào)和模擬信號(hào)之間的距離,或加ground guard/shunt traces 在模擬信號(hào)旁邊。還要注意數(shù)字地對(duì)模擬地的噪聲干擾。

2、在高速PCB設(shè)計(jì)原理圖設(shè)計(jì)時(shí),如何考慮阻抗匹配問(wèn)題?

在設(shè)計(jì)高速PCB 電路時(shí),阻抗匹配是設(shè)計(jì)的要素之一。而阻抗值跟走線方式有絕對(duì)的關(guān)系,例如是走在表面層(microstrip)或內(nèi)層(stripline/double stripline),與參考層(電源層或地層)的距離,走線寬度,PCB材質(zhì)等均會(huì)影響走線的特性阻抗值。也就是說(shuō)要在布線后才能確定阻抗值。一般仿真軟件會(huì)因線路模型或所使用的數(shù)學(xué)算法的限制而無(wú)法考慮到一些阻抗不連續(xù)的布線情況,這時(shí)候在原理圖上只能預(yù)留一些terminators(端接),如串聯(lián)電阻等,來(lái)緩和走線阻抗不連續(xù)的效應(yīng)。真正根本解決問(wèn)題的方法還是布線時(shí)盡量注意避免阻抗不連續(xù)的發(fā)生。

3、在高速PCB設(shè)計(jì)時(shí),設(shè)計(jì)者應(yīng)該從那些方面去考慮EMC、EMI 的規(guī)則呢?

一般EMI/EMC 設(shè)計(jì)時(shí)需要同時(shí)考慮輻射(radiated)與傳導(dǎo)(conducted)兩個(gè)方面。前者歸屬于頻率較高的部分(》30MHz)后者則是較低頻的部分(《30MHz)。所以不能只注意高頻而忽略低頻的部分。一個(gè)好的EMI/EMC 設(shè)計(jì)必須一開(kāi)始布局時(shí)就要考慮到器件的位置,PCB 疊層的安排,重要聯(lián)機(jī)的走法,器件的選擇等,如果這些沒(méi)有事前有較佳的安排,事后解決則會(huì)事倍功半,增加成本。 例如時(shí)鐘產(chǎn)生器的位置盡量不要靠近對(duì)外的連接器,高速信號(hào)盡量走內(nèi)層并注意特性阻抗匹配與參考層的連續(xù)以減少反射,器件所推的信號(hào)之斜率(slew rate)盡量小以減低高頻成分,選擇去耦合(decoupling/bypass)電容時(shí)注意其頻率響應(yīng)是否符合需求以降低電源層噪聲。另外,注意高頻信號(hào)電流之回流路徑使其回路面積盡量?。ㄒ簿褪腔芈纷杩筶oop impedance 盡量?。┮詼p少輻射。還可以用分割地層的方式以控制高頻噪聲的范圍。最后,適當(dāng)?shù)倪x擇PCB 與外殼的接地點(diǎn)(chassis ground)。

4、如何選擇PCB板材?

選擇PCB 板材必須在滿足設(shè)計(jì)需求和可量產(chǎn)性及成本中間取得平衡點(diǎn)。設(shè)計(jì)需求包含電氣和機(jī)構(gòu)這兩部分。通常在設(shè)計(jì)非常高速的PCB 板子(大于GHz 的頻率)時(shí)這材質(zhì)問(wèn)題會(huì)比較重要。例如,現(xiàn)在常用的FR-4 材質(zhì),在幾個(gè)GHz 的頻率時(shí)的介質(zhì)損耗(dielectric loss)會(huì)對(duì)信號(hào)衰減有很大的影響,可能就不合用。就電氣而言,要注意介電常數(shù)(dielectric constant)和介質(zhì)損在所設(shè)計(jì)的頻率是否合用。

5、如何盡可能的達(dá)到EMC 要求,又不致造成太大的成本壓力?

PCB 板上會(huì)因EMC 而增加的成本通常是因增加地層數(shù)目以增強(qiáng)屏蔽效應(yīng)及增加了ferrite bead、choke等抑制高頻諧波器件的緣故。除此之外,通常還是需搭配其它機(jī)構(gòu)上的屏蔽結(jié)構(gòu)才能使整個(gè)系統(tǒng)通過(guò)EMC的要求。以下僅就PCB 板的設(shè)計(jì)技巧提供幾個(gè)降低電路產(chǎn)生的電磁輻射效應(yīng)。

盡可能選用信號(hào)斜率(slew rate)較慢的器件,以降低信號(hào)所產(chǎn)生的高頻成分。

注意高頻器件擺放的位置,不要太靠近對(duì)外的連接器。

注意高速信號(hào)的阻抗匹配,走線層及其回流電流路徑(return current path),以減少高頻的反射與輻射。

在各器件的電源管腳放置足夠與適當(dāng)?shù)娜ヱ詈想娙菀跃徍碗娫磳雍偷貙由系脑肼?。特別注意電容的頻率響應(yīng)與溫度的特性是否符合設(shè)計(jì)所需。

對(duì)外的連接器附近的地可與地層做適當(dāng)分割,并將連接器的地就近接到chassis ground。

可適當(dāng)運(yùn)用ground guard/shunt traces 在一些特別高速的信號(hào)旁。但要注意guard/shunt traces 對(duì)走線特性阻抗的影響。

電源層比地層內(nèi)縮20H,H 為電源層與地層之間的距離。

6、2G 以上高頻PCB 設(shè)計(jì),走線,排版,應(yīng)重點(diǎn)注意哪些方面?

2G 以上高頻PCB 屬于射頻電路設(shè)計(jì),不在高速數(shù)字電路設(shè)計(jì)討論范圍內(nèi)。而 射頻電路的布局(layout)和布線(routing)應(yīng)該和原理圖一起考慮的,因?yàn)椴季植季€都會(huì)造成分布效應(yīng)。而且,射頻電路設(shè)計(jì)一些無(wú)源器件是通過(guò)參數(shù)化定義,特殊形狀銅箔實(shí)現(xiàn),因此要求EDA 工具能夠提供參數(shù)化器件,能夠編輯特殊形狀銅箔。Mentor 公司的boardstation 中有專門的RF 設(shè)計(jì)模塊,能夠滿足這些要求。而且,一般射頻設(shè)計(jì)要求有專門射頻電路分析工具,業(yè)界最著名的是agilent 的 eesoft,和Mentor 的工具有很好的接口。

7、添加測(cè)試點(diǎn)會(huì)不會(huì)影響高速信號(hào)的質(zhì)量?

會(huì)不會(huì)影響信號(hào)質(zhì)量要看加測(cè)試點(diǎn)的方式和信號(hào)到底多快而定。基本上外加的測(cè)試點(diǎn)(不用在線既有的穿孔(via or DIP pin)當(dāng)測(cè)試點(diǎn))可能加在在線或是從在線拉一小段線出來(lái)。前者相當(dāng)于是加上一個(gè)很小的電容在在線,后者則是多了一段分支。這兩個(gè)情況都會(huì)對(duì)高速信號(hào)多多少少會(huì)有點(diǎn)影響,影響的程度就跟信號(hào)的頻率速度和信號(hào)緣變化率(edge rate)有關(guān)。影響大小可透過(guò)仿真得知。原則上測(cè)試點(diǎn)越小越好(當(dāng)然還要滿足測(cè)試機(jī)具的要求)分支越短越好。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4365

    文章

    23481

    瀏覽量

    409277
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    43888
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高速PCB設(shè)計(jì)挑戰(zhàn) Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    在進(jìn)行高速PCB設(shè)計(jì)的過(guò)程中,常常會(huì)遇到一個(gè)挑戰(zhàn),那就是高速信號(hào)的時(shí)序匹配問(wèn)題。為了確保信號(hào)的同步到達(dá),設(shè)計(jì)者需要對(duì)特定的高速信號(hào)組進(jìn)行等長(zhǎng)
    的頭像 發(fā)表于 06-16 11:54 ?1259次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>挑戰(zhàn)  Allegro Skill布線功能 自動(dòng)創(chuàng)建match_group

    高頻高速PCB測(cè)試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個(gè)系統(tǒng)的信號(hào)完整性和運(yùn)行效率。高速
    的頭像 發(fā)表于 05-20 09:13 ?758次閱讀
    <b class='flag-5'>高頻</b><b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測(cè)試解決方案

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    PCB設(shè)計(jì)電源去耦電容改善高速信號(hào)質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?174次閱讀
    <b class='flag-5'>PCB設(shè)計(jì)</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號(hào)質(zhì)量

    趨勢(shì)觀察 高頻通信時(shí)代,Dk值為何成了PCB設(shè)計(jì)“生命線”?

    高速、高頻電路日益普及的今天,介電常數(shù)(Dk)正在成為PCB設(shè)計(jì)中繞不開(kāi)的重要參數(shù)之一。尤其是在5G通信、雷達(dá)、衛(wèi)星導(dǎo)航等領(lǐng)域,高頻信號(hào)對(duì)板材性能的要求遠(yuǎn)高于傳統(tǒng)
    的頭像 發(fā)表于 05-16 18:06 ?399次閱讀

    原理圖和PCB設(shè)計(jì)中的常見(jiàn)錯(cuò)誤

    在電子設(shè)計(jì)領(lǐng)域,原理圖和PCB設(shè)計(jì)是產(chǎn)品開(kāi)發(fā)的基石,但設(shè)計(jì)過(guò)程中難免遇到各種問(wèn)題,若不及時(shí)排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計(jì)中的常見(jiàn)錯(cuò)誤,整理成一份實(shí)用的速
    的頭像 發(fā)表于 05-15 14:34 ?366次閱讀

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對(duì)策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來(lái),主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過(guò)分析高頻PCB的各種干擾問(wèn)題,結(jié)合工作中實(shí)踐,提出了有效的解決方案。 純分享貼,有需要可以直接
    發(fā)表于 04-29 17:39

    DDR模塊的PCB設(shè)計(jì)要點(diǎn)

    高速PCB設(shè)計(jì)中,DDR模塊是絕對(duì)繞不過(guò)去的一關(guān)。無(wú)論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號(hào)反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?1115次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    PCB設(shè)計(jì)中容易遇到的問(wèn)題

    印制電路板(PCB)設(shè)計(jì)是電子產(chǎn)品開(kāi)發(fā)中的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個(gè)PCB設(shè)計(jì)中容易遇到的問(wèn)題,提供其解決方案,希望對(duì)小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?406次閱讀

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)中什么是高速信號(hào)?PCB設(shè)計(jì)中為什么高頻會(huì)出現(xiàn)信號(hào)失真。在電子設(shè)備制造中,高速信號(hào)的處理成為
    的頭像 發(fā)表于 12-30 09:41 ?648次閱讀

    高速PCB設(shè)計(jì)EMI防控手冊(cè):九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計(jì)EMI有什么規(guī)則?高速PCB設(shè)計(jì)EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號(hào)上升沿時(shí)間的縮短和信號(hào)頻率的提高,電磁干擾(EMI)問(wèn)題越來(lái)越受到
    的頭像 發(fā)表于 12-24 10:08 ?539次閱讀

    HDMI模塊的PCB設(shè)計(jì)

    在前面各類設(shè)計(jì)的理論講解、設(shè)計(jì)實(shí)操講解、以及軟件操作的講解的過(guò)后,粉絲后臺(tái)反饋想結(jié)合前面三種類型進(jìn)行整體學(xué)習(xí)—模塊設(shè)計(jì),本期推出第一章HDMI模塊的PCB設(shè)計(jì),后續(xù)會(huì)繼續(xù)更新各類模塊的PCB設(shè)計(jì)教學(xué),以及PCB設(shè)計(jì)理論、設(shè)計(jì)技巧
    的頭像 發(fā)表于 10-22 14:16 ?1354次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問(wèn)題的風(fēng)險(xiǎn),這種問(wèn)題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問(wèn)題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1725次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計(jì)</b>指南

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,PCB畫板公司,PCB設(shè)計(jì)公司,迅安通科技公司介紹

    專業(yè)PCB設(shè)計(jì),高速PCB設(shè)計(jì),PCB設(shè)計(jì)外包, PCB Layout,PCB Design,
    發(fā)表于 10-13 15:48

    PCB線路板高頻板與高速板的區(qū)別

    PCB線路板是電子產(chǎn)品中不可或缺的重要組成部分,不同的應(yīng)用場(chǎng)景需要不同類型的PCB線路板。高頻板和高速板是兩種特殊的PCB線路板,它們各自具
    的頭像 發(fā)表于 10-09 17:23 ?6796次閱讀
    <b class='flag-5'>PCB</b>線路板<b class='flag-5'>高頻</b>板與<b class='flag-5'>高速</b>板的區(qū)別

    PCB設(shè)計(jì)PCB制板的緊密關(guān)系

    一站式PCBA智造廠家今天為大家講講PCB設(shè)計(jì)PCB制板有什么關(guān)系?PCB設(shè)計(jì)PCB制板的關(guān)系。PCB設(shè)計(jì)和制板是
    的頭像 發(fā)表于 08-12 10:04 ?1089次閱讀