chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路pcb怎樣的參考平面才是理想的

PCB線路板打樣 ? 來(lái)源:ct ? 2019-09-24 14:27 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

理想的參考平面應(yīng)該為其鄰近信號(hào)層上的信號(hào)路徑提供完美的返回路徑,理想的參考平面應(yīng)該是一個(gè)完整的實(shí)體平面。但在實(shí)際系統(tǒng)中,并不總存在這樣一個(gè)實(shí)體平面。比如,—個(gè)參考平面可能被分配給多個(gè)電源網(wǎng)絡(luò),那么,實(shí)心板就被撕裂成幾個(gè)小的部分。在類似這種參考平面受到破壞的情況下,如果鄰近信號(hào)層上的信號(hào)路徑跨越分割實(shí)體的縫隙,則返回路徑就會(huì)繞過(guò)參考平面上的縫隙,將帶來(lái)很多問(wèn)題。

如圖1所示,信號(hào)走線跨越了參考平面上的縫隙,其返回電流將會(huì)繞過(guò)縫隙,形成一個(gè)大的電流環(huán)路,電路的抗干擾性降低,也容易產(chǎn)生RF輻射。此外,此縫隙會(huì)造成信號(hào)走線的阻抗突變,引起反射。解決這個(gè)問(wèn)題的一個(gè)方法就是采用差分對(duì)布線,后面將會(huì)詳細(xì)介紹。

ˉˉˉˉ理想返回路徑 ˉˉˉˉ實(shí)際返回路徑

圖1返回路徑上存在縫隙

電路中不可避免會(huì)用到一些直插式的元件,如BGA封裝,必然會(huì)在PCB上形成許多貫穿整個(gè)電路板的通孔。過(guò)多、過(guò)密的通孔會(huì)在參考平面上形成砂孔區(qū),使參考平面的敷銅區(qū)減少,甚至形成大面積的不連續(xù)的槽,形成如上面縫隙一樣的效果,如圖2所示。

高速電路pcb怎樣的參考平面才是理想的

圖2 信號(hào)走線經(jīng)過(guò)砂孔區(qū)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6057

    瀏覽量

    176732
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4381

    文章

    23637

    瀏覽量

    417463
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44257
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB反焊盤的樣子越詭異,高速過(guò)孔的性能越好?

    高速先生成員--黃剛 隨著傳輸速率越來(lái)越高,在PCB設(shè)計(jì)上難做的地方早就不是走線的設(shè)計(jì)了,而是變成了過(guò)孔的設(shè)計(jì)。為什么怎么說(shuō)呢,Chris給大家舉個(gè)栗子大家就知道了:你知道PCB板廠能夠給大家保證走
    發(fā)表于 08-04 16:00

    PCB疊層設(shè)計(jì)避坑指南

    突然惡化 ?當(dāng)產(chǎn)品工作溫度升高時(shí),PCB是否出現(xiàn) 意外故障 ?這些痛點(diǎn)很可能源自不合理的疊層設(shè)計(jì)。 當(dāng)我們面對(duì)越來(lái)越高速電路設(shè)計(jì),合理的疊層結(jié)構(gòu)已成為項(xiàng)目成敗的 關(guān)鍵因素之一 。 為什么PC
    發(fā)表于 06-24 20:09

    PCB 裸板烘干除潮要求及形變(平面度)如何控制?

    ,烘干除潮過(guò)程中 PCB裸板的多層不同材質(zhì)結(jié)構(gòu)應(yīng)力在溫度作用下形變及殘存應(yīng)力等均會(huì)使 PCB 裸板的平面度無(wú)法保證,甚至出現(xiàn)膨脹、分層、爆板現(xiàn)象。電子行業(yè)標(biāo)準(zhǔn)要求 PCB 裸板保證
    發(fā)表于 06-19 14:44

    高頻高速PCB測(cè)試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個(gè)系統(tǒng)的信號(hào)完整性和運(yùn)行效率。高速PCB產(chǎn)業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?1278次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測(cè)試解決方案

    PCB設(shè)計(jì)如何用電源去耦電容改善高速信號(hào)質(zhì)量

    高速先生成員--姜杰 大家都知道,信號(hào)的最佳回流路徑是GND:對(duì)于走線而言,我們希望能參考GND平面;對(duì)于信號(hào)管腳,我們希望GND管腳伴隨;對(duì)于BGA區(qū)域的高速信號(hào)扇出過(guò)孔,我們希望能被相鄰的GND
    發(fā)表于 05-19 14:28

    高速PCB板的電源布線設(shè)計(jì)

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來(lái)越低,速度越來(lái)越快。進(jìn)入新的時(shí)代后,這對(duì)于PCB板的設(shè)計(jì)提出了更高的要求。本文正是基于這種背景下,對(duì)高速
    發(fā)表于 04-29 17:31

    PCB設(shè)計(jì)仿真,“縫合電容”我怎么可能不知道

    ,沒(méi)法直接參考地平面,如下所示:紅色信號(hào)線參考的是下面層的橙色電源平面,電源平面再下一層才是本來(lái)需要參考的地平面。 當(dāng)然,
    發(fā)表于 04-28 15:44

    技術(shù)資料—PCB設(shè)計(jì)規(guī)范

    和數(shù)字電路的電源在電源入口單點(diǎn)匯接,如電源電壓不一致,在兩電源較近處并 一 1~2nf 的電容,給兩電源間的信號(hào)返回電流提供通路。 8 PCB 布線與布局 當(dāng)高速、中速和低速數(shù)字電路
    發(fā)表于 04-25 17:24

    高速PCB設(shè)計(jì)基礎(chǔ)篇

    基本概念 v 高速電路定義 v 電磁干擾(EMI)和 電磁兼容(EMC) v 信號(hào)完整性(signal integrity) v 反射(reflection) v 串?dāng)_(crosstalk
    發(fā)表于 04-21 15:50

    PCB】四層電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹PCB電路
    發(fā)表于 03-12 13:31

    怎么設(shè)計(jì)ADS828E的高速PCB板,要注意哪些問(wèn)題?

    這幾天自己再畫一塊基于ADS828E的AD采集模塊,和FPGA相接的。但由于自己以前沒(méi)有畫過(guò)高速PCB板,也沒(méi)有用過(guò)高速的AD模塊,所以想請(qǐng)教大家怎么設(shè)計(jì)ADS828E的高速
    發(fā)表于 02-06 07:59

    PCB平面奧秘及耦合的探究

    “ ?本文探討了不同地平面情況下的電容耦合及電感耦合,并給出了 PCB 布線時(shí)的注意事項(xiàng)。 ? ” 普遍認(rèn)同的觀點(diǎn)是,地平面為電流提供了一個(gè)低電感和低電阻的返回路徑,并且能夠防止不同導(dǎo)線之間的串?dāng)_
    的頭像 發(fā)表于 01-09 11:21 ?1158次閱讀

    深度解析:PCB高速信號(hào)傳輸中的阻抗匹配與信號(hào)完整性

    GHz的信號(hào),例如時(shí)鐘信號(hào)。在實(shí)際應(yīng)用中,時(shí)鐘信號(hào)并非理想的方波,而是具有上升和下降時(shí)間的梯形波。這些高頻信號(hào)在傳輸過(guò)程中容易出現(xiàn)失真,影響系統(tǒng)的整體性能。因此,保證信號(hào)完整性在高速PCB設(shè)計(jì)中至關(guān)重要。 什么是
    的頭像 發(fā)表于 12-30 09:41 ?948次閱讀

    高速、RF射頻信號(hào)的參考平面分析

    對(duì)于一個(gè)電子愛(ài)好者來(lái)說(shuō),在PCB設(shè)計(jì)中,參考平面的問(wèn)題經(jīng)常讓很多人感到困惑。眾所周知,電源平面可以作為參考平面,常見(jiàn)的6層板一般都采用電源層作為DDR信號(hào)的參考
    的頭像 發(fā)表于 12-25 11:37 ?919次閱讀
    <b class='flag-5'>高速</b>、RF射頻信號(hào)的參考<b class='flag-5'>平面</b>分析

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號(hào)完整性問(wèn)題的風(fēng)險(xiǎn),這種問(wèn)題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號(hào)完整性、電源完整性和EMI/EMC問(wèn)題影響的
    的頭像 發(fā)表于 10-18 14:06 ?2237次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南