chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA時序約束基本理論之時序路徑和時序模型

汽車玩家 ? 來源:科學計算technomania ? 作者:貓叔 ? 2020-01-27 10:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時序路徑

典型的時序路徑有4類,如下圖所示,這4類路徑可分為片間路徑(標記①和標記③)和片內(nèi)路徑(標記②和標記④)。

FPGA時序約束基本理論之時序路徑和時序模型

對于所有的時序路徑,我們都要明確其起點和終點,這4類時序路徑的起點和終點分別如下表。

FPGA時序約束基本理論之時序路徑和時序模型

這4類路徑中,我們最為關(guān)心是②的同步時序路徑,也就是FPGA內(nèi)部的時序邏輯。

時序模型

典型的時序模型如下圖所示,一個完整的時序路徑包括源時鐘路徑、數(shù)據(jù)路徑和目的時鐘路徑,也可以表示為觸發(fā)器+組合邏輯+觸發(fā)器的模型。

FPGA時序約束基本理論之時序路徑和時序模型

該時序模型的要求為(公式1)

Tclk ≥ Tco + Tlogic + Trouting + Tsetup - Tskew

其中,Tco為發(fā)端寄存器時鐘到輸出時間;Tlogic為組合邏輯延遲;Trouting為兩級寄存器之間的布線延遲;Tsetup為收端寄存器建立時間;Tskew為兩級寄存器的時鐘歪斜,其值等于時鐘同邊沿到達兩個寄存器時鐘端口的時間差;Tclk為系統(tǒng)所能達到的最小時鐘周期。

這里我們多說一下這個Tskew,skew分為兩種,positive skew和negative skew,其中positive skew見下圖,這相當于增加了后一級寄存器的觸發(fā)時間。

FPGA時序約束基本理論之時序路徑和時序模型

但對于negative skew,則相當于減少了后一級寄存器的觸發(fā)時間,如下圖所示。

FPGA時序約束基本理論之時序路徑和時序模型

當系統(tǒng)穩(wěn)定后,都會是positive skew的狀態(tài),但即便是positive skew,綜合工具在計算時序時,也不會把多出來的Tskew算進去。

用下面這個圖來表示時序關(guān)系就更加容易理解了。為什么要減去Tskew,下面這個圖也更加直觀。

FPGA時序約束基本理論之時序路徑和時序模型

發(fā)送端寄存器產(chǎn)生的數(shù)據(jù),數(shù)據(jù)經(jīng)過Tco、Tlogic、Trouting后到達接收端,同時還要給接收端留出Tsetup的時間。而時鐘延遲了Tskew的時間,因此有:(公式2)

Tdata\_path + Tsetup < = Tskew + Tclk

對于同步設(shè)計Tskew可忽略(認為其值為0),因為FPGA中的時鐘樹會盡量保證到每個寄存器的延遲相同。

公式中提到了建立時間,那保持時間在什么地方體現(xiàn)呢?

保持時間比較難理解,它的意思是reg1的輸出不能太快到達reg2,這是為了防止采到的新數(shù)據(jù)太快而沖掉了原來的數(shù)據(jù)。保持時間約束的是同一個時鐘邊沿,而不是對下一個時鐘邊沿的約束。

FPGA時序約束基本理論之時序路徑和時序模型

reg2在邊沿2時刻剛剛捕獲reg1在邊沿1時刻發(fā)出的數(shù)據(jù),若reg1在邊沿2時刻發(fā)出的數(shù)據(jù)過快到達reg2,則會沖掉前面的數(shù)據(jù)。因此保持時間約束的是同一個邊沿。

FPGA時序約束基本理論之時序路徑和時序模型

在時鐘沿到達之后,數(shù)據(jù)要保持Thold的時間,因此,要滿足:(公式3)

Tdata\_path = Tco + Tlogic + Trouting ≥ Tskew + Thold

這兩個公式是FPGA的面試和筆試中經(jīng)常問到的問題,因為這種問題能反映出應(yīng)聘者對時序的理解。

在公式1中,Tco跟Tsu一樣,也取決于芯片工藝,因此,一旦芯片型號選定就只能通過Tlogic和Trouting來改善Tclk。其中,Tlogic和代碼風格有很大關(guān)系,Trouting和布局布線的策略有很大關(guān)系。

關(guān)于時序約束的基本理論就講這么多,下篇講具體的約束。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22286

    瀏覽量

    630297
  • 時序
    +關(guān)注

    關(guān)注

    5

    文章

    402

    瀏覽量

    38627
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA案例之時序路徑時序模型解析

    表。 這4類路徑中,我們最為關(guān)心是②的同步時序路徑,也就是FPGA內(nèi)部的時序邏輯。 時序
    的頭像 發(fā)表于 11-17 16:41 ?3636次閱讀
    <b class='flag-5'>FPGA</b>案例<b class='flag-5'>之時序</b><b class='flag-5'>路徑</b>與<b class='flag-5'>時序</b><b class='flag-5'>模型</b>解析

    FPGA的IO口時序約束分析

      在高速系統(tǒng)中FPGA時序約束不止包括內(nèi)部時鐘約束,還應(yīng)包括完整的IO時序約束
    發(fā)表于 09-27 09:56 ?2326次閱讀

    FPGA時序約束之偽路徑和多周期路徑

    前面幾篇FPGA時序約束進階篇,介紹了常用主時鐘約束、衍生時鐘約束、時鐘分組約束的設(shè)置,接下來介
    發(fā)表于 06-12 17:33 ?2997次閱讀

    詳解時序路徑的相關(guān)概念

    reg2reg路徑約束的對象是源寄存器(時序路徑的起點)和目的寄存器(時序路徑的終點)都在
    的頭像 發(fā)表于 06-26 14:28 ?1879次閱讀
    詳解<b class='flag-5'>時序</b><b class='flag-5'>路徑</b>的相關(guān)概念

    FPGA時序約束之時序路徑時序模型

    時序路徑作為時序約束時序分析的物理連接關(guān)系,可分為片間路徑和片內(nèi)
    發(fā)表于 08-14 17:50 ?1449次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b><b class='flag-5'>約束</b><b class='flag-5'>之時序</b><b class='flag-5'>路徑</b>和<b class='flag-5'>時序</b><b class='flag-5'>模型</b>

    FPGA I/O口時序約束講解

    前面講解了時序約束理論知識FPGA時序約束理論篇,
    發(fā)表于 08-14 18:22 ?2916次閱讀
    <b class='flag-5'>FPGA</b> I/O口<b class='flag-5'>時序</b><b class='flag-5'>約束</b>講解

    FPGA時序約束--基礎(chǔ)理論

    和時鐘偏差組成的。 二、時序路徑 時序路徑是指從FPGA輸入到輸出的所有邏輯路徑組成的
    發(fā)表于 11-15 17:41

    時序約束時序分析 ppt教程

    時序約束時序分析 ppt教程 本章概要:時序約束時序分析基礎(chǔ)常用
    發(fā)表于 05-17 16:08 ?0次下載

    FPGA時序約束方法

    FPGA時序約束方法很好地資料,兩大主流的時序約束都講了!
    發(fā)表于 12-14 14:21 ?19次下載

    FPGA中的時序約束設(shè)計

    一個好的FPGA設(shè)計一定是包含兩個層面:良好的代碼風格和合理的約束時序約束作為FPGA設(shè)計中不可或缺的一部分,已發(fā)揮著越來越重要的作用。毋
    發(fā)表于 11-17 07:54 ?2933次閱讀
    <b class='flag-5'>FPGA</b>中的<b class='flag-5'>時序</b><b class='flag-5'>約束</b>設(shè)計

    正點原子FPGA靜態(tài)時序分析與時序約束教程

    時序分析結(jié)果,并根據(jù)設(shè)計者的修復(fù)使設(shè)計完全滿足時序約束的要求。本章包括以下幾個部分: 1.1 靜態(tài)時序分析簡介 1.2 FPGA 設(shè)計流程
    發(fā)表于 11-11 08:00 ?67次下載
    正點原子<b class='flag-5'>FPGA</b>靜態(tài)<b class='flag-5'>時序</b>分析與<b class='flag-5'>時序</b><b class='flag-5'>約束</b>教程

    FPGA設(shè)計之時序約束四大步驟

    本文章探討一下FPGA時序約束步驟,本文章內(nèi)容,來源于配置的明德?lián)P時序約束專題課視頻。
    發(fā)表于 03-16 09:17 ?3959次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計<b class='flag-5'>之時序</b><b class='flag-5'>約束</b>四大步驟

    FPGA設(shè)計之時序約束

    上一篇《FPGA時序約束分享01_約束四大步驟》一文中,介紹了時序約束的四大步驟。
    發(fā)表于 03-18 10:29 ?2113次閱讀
    <b class='flag-5'>FPGA</b>設(shè)計<b class='flag-5'>之時序</b><b class='flag-5'>約束</b>

    FPGA時序約束理論之時序路徑時序模型

    典型的時序路徑有4類,如下圖所示,這4類路徑可分為片間路徑(標記①和標記③)和片內(nèi)路徑(標記②和標記④)。
    發(fā)表于 06-26 10:30 ?1113次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b><b class='flag-5'>約束</b><b class='flag-5'>理論</b>篇<b class='flag-5'>之時序</b><b class='flag-5'>路徑</b>與<b class='flag-5'>時序</b><b class='flag-5'>模型</b>

    FPGA時序約束之設(shè)置時鐘組

    Vivado中時序分析工具默認會分析設(shè)計中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false
    的頭像 發(fā)表于 04-23 09:50 ?968次閱讀
    <b class='flag-5'>FPGA</b><b class='flag-5'>時序</b><b class='flag-5'>約束</b>之設(shè)置時鐘組