chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺(tái)積電5nm工藝性能提升了15%,升級(jí)版N5P工藝性能提升7%

牽手一起夢(mèng) ? 來(lái)源:快科技 ? 作者:憲瑞 ? 2020-03-25 15:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺(tái)積電今年上半年就要量產(chǎn)5nm工藝了,今年內(nèi)的產(chǎn)能幾乎會(huì)被蘋(píng)果A14及華為的麒麟1020處理器包場(chǎng),其他廠商要排隊(duì)到明年,AMD的Zen4反正是奔著2022年的。

根據(jù)WikiChips的分析,臺(tái)積電5nm的柵極間距為48nm,金屬間距則是30nm,鰭片間距25-26nm,單元高度約為180nm,照此計(jì)算,臺(tái)積電5nm的晶體管密度將是每平方毫米1.713億個(gè)。

相比于初代7nm的每平方毫米9120萬(wàn)個(gè),這一數(shù)字增加了足足88%,而臺(tái)積電官方宣傳的數(shù)字是84%。

除了晶體管密度大漲,臺(tái)積電5nm工藝的性能也會(huì)提升,這是下一個(gè)重要節(jié)點(diǎn)。

臺(tái)積電表示,與7nm工藝相比,同樣的性能下5nm工藝功耗降低30%,同樣的功耗下性能提升了15%。

此外,臺(tái)積電還有升級(jí)版的N5P工藝,較N5 工藝性能提升7%、功耗降低15%。

臺(tái)積電的5nm工藝性能大提升,對(duì)AMD來(lái)說(shuō)也是好事,因?yàn)楸驹鲁魽MD宣布的Zen4架構(gòu)也會(huì)使用5nm,有可能跟現(xiàn)在一樣是Zen4上5nm,再下一代的Zen5用上5nm+工藝。

不出意外的話,5nm Zen4架構(gòu)的桌面版處理器是銳龍5000系列,雖然還不知道Zen4的IPC性能提升多少,但是AMD從Zen架構(gòu)之后升級(jí)換代是保持10-15%的IPC提升,那就意味著5nm Zen4的IPC相比目前的7nm Zen2提升在20-32%之間。

總之,如果進(jìn)展順利的話,2022年的銳龍5000系列處理器性能會(huì)再上一個(gè)臺(tái)階,再加上頻率的穩(wěn)步提升,下下代CPU性能真的要起飛了。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20081

    瀏覽量

    243619
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5780

    瀏覽量

    173819
  • 蘋(píng)果
    +關(guān)注

    關(guān)注

    61

    文章

    24581

    瀏覽量

    206410
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    蘋(píng)果A20芯片的深度解讀

    以下是基于最新行業(yè)爆料對(duì)蘋(píng)果A20芯片的深度解讀,綜合技術(shù)革新、性能提升及行業(yè)影響三大維度分析: 一、核心技術(shù)創(chuàng)新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用
    的頭像 發(fā)表于 06-06 09:32 ?2085次閱讀

    臺(tái)2nm良率超 90%!蘋(píng)果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進(jìn)展時(shí),臺(tái)已經(jīng)悄悄把2nm技術(shù)推到了關(guān)鍵門檻!據(jù)《經(jīng)濟(jì)日?qǐng)?bào)》報(bào)道
    的頭像 發(fā)表于 06-04 15:20 ?741次閱讀

    西門子與臺(tái)合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對(duì)臺(tái)
    發(fā)表于 05-07 11:37 ?848次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽
    的頭像 發(fā)表于 04-16 10:17 ?578次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    英特爾18A與臺(tái)N2工藝各有千秋

    TechInsights與SemiWiki近日聯(lián)合發(fā)布了對(duì)英特爾Intel 18A(1.8nm級(jí)別)和臺(tái)N2(2
    的頭像 發(fā)表于 02-17 13:52 ?849次閱讀

    蘋(píng)果M5芯片量產(chǎn),采用臺(tái)N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P性能上實(shí)現(xiàn)了約5%的
    的頭像 發(fā)表于 02-06 14:17 ?1099次閱讀

    聯(lián)發(fā)科調(diào)整天璣9500芯片制造工藝

    性能和能效上取得顯著提升。然而,面對(duì)臺(tái)2nm工藝高昂的制造成本,以及蘋(píng)果即將在M
    的頭像 發(fā)表于 01-06 13:48 ?903次閱讀

    消息稱臺(tái)3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對(duì)3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、5nm
    的頭像 發(fā)表于 01-03 10:35 ?889次閱讀

    臺(tái)2025年起調(diào)整工藝定價(jià)策略

    近日,據(jù)臺(tái)灣媒體報(bào)道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,臺(tái)計(jì)劃從2025年1月起,針對(duì)其3nm、5nm以及先進(jìn)的CoWoS
    的頭像 發(fā)表于 12-31 14:40 ?1163次閱讀

    臺(tái)2nm工藝將量產(chǎn),蘋(píng)果iPhone成首批受益者

    。然而,最新的供應(yīng)鏈消息卻透露了一個(gè)不同的方向。據(jù)悉,A19系列芯片將采用臺(tái)的第三代3nm工藝(N3
    的頭像 發(fā)表于 12-26 11:22 ?935次閱讀

    臺(tái)2納米制程技術(shù)細(xì)節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國(guó)際電子器件會(huì)議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)臺(tái)揭曉了其備受期待的2納米(N2)制程技術(shù)的詳細(xì)規(guī)格。 據(jù)臺(tái)
    的頭像 發(fā)表于 12-19 10:28 ?1045次閱讀

    臺(tái)2nm制成細(xì)節(jié)公布:性能提升15%,功耗降低35%

    的顯著進(jìn)步。 臺(tái)在會(huì)上重點(diǎn)介紹了其2納米“納米片(nanosheets)”技術(shù)。據(jù)介紹,相較于前代制程,N2制程在性能
    的頭像 發(fā)表于 12-18 16:15 ?1024次閱讀

    臺(tái)分享 2nm 工藝深入細(xì)節(jié):功耗降低 35% 或性能提升15%!

    來(lái)源:IEEE 臺(tái)在本月早些時(shí)候于IEEE國(guó)際電子器件會(huì)議(IEDM)上公布了其N2(2nm級(jí))制程的更多細(xì)節(jié)。該新一代
    的頭像 發(fā)表于 12-16 09:57 ?1640次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>分享 2<b class='flag-5'>nm</b> <b class='flag-5'>工藝</b>深入細(xì)節(jié):功耗降低 35% 或<b class='flag-5'>性能</b><b class='flag-5'>提升</b><b class='flag-5'>15</b>%!

    臺(tái)產(chǎn)能爆棚:3nm5nm工藝供不應(yīng)求

    臺(tái)近期成為了高性能芯片代工領(lǐng)域的明星企業(yè),其產(chǎn)能被各大科技巨頭瘋搶。據(jù)最新消息,臺(tái)
    的頭像 發(fā)表于 11-14 14:20 ?1209次閱讀

    谷歌Tensor G系列芯片代工轉(zhuǎn)向臺(tái)

    的是,Tensor G5的競(jìng)爭(zhēng)對(duì)手,如高通發(fā)布的驍龍8至尊版和聯(lián)發(fā)科發(fā)布的天璣9400等芯片,這意味著,當(dāng)Tensor G5在明年亮相時(shí),它在先進(jìn)制程方面將落后競(jìng)爭(zhēng)對(duì)手一年。 此外,報(bào)道還指出,谷歌Tensor G6系列芯片將使用臺(tái)
    的頭像 發(fā)表于 10-24 09:58 ?1092次閱讀