“Simulation”。將“-L UVM”開關(guān)添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關(guān)是使用預(yù)編譯的 UVM 庫所必需的。" />

chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Vivado仿真器中的通用驗證方法學(xué)(UVM)支持

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 2020-06-03 16:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Vivado 集成設(shè)計環(huán)境支持將通用驗證方法學(xué) (UVM) 應(yīng)用于Vivado 仿真器。

Vivado 提供了預(yù)編譯的 UVM V1.2 庫。

請遵循以下步驟創(chuàng)建示例設(shè)計測試案例,以便在工程模式下使用 UVM。

本文隨附了 1 個簡單示例,可供您下載解壓使用。

1. 在 Vivado 2019.2 中創(chuàng)建新 RTL 工程。

2. 單擊“Add Directories”以將“src”和“verif”目錄添加至該工程中。指定 UVM 驗證文件僅用于仿真 (Simulation Only)。

3. 選擇工程所需的器件/開發(fā)板,然后單擊“Next”。

4. 檢查“Project Summary”,然后單擊“Finish”。

5. 使用來自“src”和“verif”目錄的新增源代碼創(chuàng)建工程后,請轉(zhuǎn)至“Settings”->“Simulation”。將“-L UVM”開關(guān)添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關(guān)是使用預(yù)編譯的 UVM 庫所必需的。

此外,還可通過 Tcl 控制臺 (TclConsole) 設(shè)置下列屬性:

set_property -name {xsim.compile.xvlog.more_options} -value {-L uvm} -objects [get_filesets sim_1]

set_property -name {xsim.elaborate.xelab.more_options} -value {-L uvm} -objects [get_filesets sim_1]

6. 添加以上開關(guān)后,請確保已選中“adder_4_bit_tb_top.sv”文件作為頂層模塊,然后運行仿真。
仿真應(yīng)可正常完成運行,但 Vivado“Hierarchy”視圖中的“Sources”窗口將顯示這些文件上的語法錯誤。

您可忽略“Hierarchy”視圖和Vivado Text Editor 中的有關(guān) UVM 的語法錯誤,因為 UVM 支持是在 Vivado 2019.2 中專為仿真器新增的。

對應(yīng) HSV 的 UVM 支持將于后續(xù)版本中提供。

以下是非工程/批量模式下的 UVM 使用步驟:

a, 調(diào)用 Vivado 2019.2:

source/Xilinx/Vivado/2019.2/settings64.sh

b, 要以非工程模式運行仿真,請從當(dāng)前工作目錄切換至“run”文件夾。

cd ./Adder_4_bit/run

c, 要在Vivado 中運行獨立仿真,可運行 run_xsim.csh(在 Linux 上)和 run_xsim.bat(在 Windows 上),或者也可在 Linux/Windows 中使用以下命令來運行 run.tcl。

Vivado –mode batch –source run.tcl

d, 完成仿真后,可以在 shell 中或命令提示符中查看 UVM 測試結(jié)果,如下所示:

工程模式和非工程模式的目錄結(jié)構(gòu):

“src”和“verif”文件夾包含設(shè)計和驗證環(huán)境相關(guān)的文件。

在非工程模式下,“Run”文件夾是運行仿真的位置。

UVM_test 則用于在 XSIM 中以“工程模式”運行仿真。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真器
    +關(guān)注

    關(guān)注

    14

    文章

    1045

    瀏覽量

    86395
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    844

    瀏覽量

    70075

原文標(biāo)題:開發(fā)者分享 | Vivado 仿真器中的通用驗證方法學(xué)(UVM)支持

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證對應(yīng)的功能, 并對測試結(jié)果進行自動對比分析與統(tǒng)計。 驗證包包含一個NoPHAE_e
    的頭像 發(fā)表于 09-14 11:29 ?3291次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: <b class='flag-5'>UVM</b> <b class='flag-5'>驗證</b>包設(shè)計

    vivado仿真時GSR信號的影響

    利用vivado進行設(shè)計xilinx FPGA時,寫完設(shè)計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?844次閱讀
    <b class='flag-5'>vivado</b><b class='flag-5'>仿真</b>時GSR信號的影響

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計24: UVM 驗證包設(shè)計

    UVM 驗證包設(shè)計結(jié)構(gòu)如圖 1 所示。 UVM 驗證包的主要功能是對 DUT 提供激勵, 仿真驗證
    發(fā)表于 08-29 14:33

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程可以只使用其接口進行模擬,這將極大減小驗證平臺復(fù)雜度和構(gòu)建難度,同時對驗證的完備性影響較小.
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:UVM驗證平臺

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測試用例,項目基于 UVM 搭建驗證平臺進行功能驗證
    的頭像 發(fā)表于 08-25 18:53 ?2440次閱讀
    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計23:<b class='flag-5'>UVM</b><b class='flag-5'>驗證</b>平臺

    ISOM871x高速光學(xué)仿真器技術(shù)解析與應(yīng)用指南

    Texas Instruments ISOM871x高速光學(xué)仿真器是具有二極管仿真器輸入和數(shù)字輸出的單通道光耦仿真器。該器件是許多傳統(tǒng)光耦合的引腳兼容、可直接替換器件,無需重新設(shè)計P
    的頭像 發(fā)表于 08-19 16:23 ?537次閱讀
    ISOM871x高速光學(xué)<b class='flag-5'>仿真器</b>技術(shù)解析與應(yīng)用指南

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計18:UVM驗證平臺

    驗證的硬核 IP,因此在驗證過程可以只使用其接口進行模擬,這將極大減小驗證平臺復(fù)雜度和構(gòu)建難度,同時對驗證的完備性影響較小.
    發(fā)表于 07-31 16:39

    Texas Instruments ISOM8610DFGEVM光仿真器評估模塊數(shù)據(jù)手冊

    Texas Instruments ISOM8610DFGEVM光仿真器評估模塊(EVM)支持評估ISOM8610單通道光仿真器,集成了采用四引腳DFG SOIC封裝的FET。Texas Instruments ISOM8610
    的頭像 發(fā)表于 07-30 14:57 ?413次閱讀
    Texas Instruments ISOM8610DFGEVM光<b class='flag-5'>仿真器</b>評估模塊數(shù)據(jù)手冊

    第三章 仿真器介紹

    本篇文章我們介紹了W55MH32板載的WIZ-Link仿真器的使用方法,讓我們一起插上USB線開始下載、調(diào)試程序吧!
    的頭像 發(fā)表于 05-21 11:54 ?567次閱讀
    第三章 <b class='flag-5'>仿真器</b>介紹

    FMD仿真器燒錄說明

    FMD仿真器燒錄,離線燒錄說明
    發(fā)表于 04-30 17:27 ?1次下載

    概倫電子電路類型驅(qū)動SPICE仿真器NanoSpice X介紹

    NanoSpice X是概倫電子推出的高精度、大容量并行SPICE仿真器,旨在解決電路仿真中的最具挑戰(zhàn)性任務(wù)。相較于上一代NanoSpice仿真器,NanoSpice X將平均仿真速度
    的頭像 發(fā)表于 04-23 15:30 ?791次閱讀
    概倫電子電路類型驅(qū)動SPICE<b class='flag-5'>仿真器</b>NanoSpice X介紹

    概倫電子千兆級高精度電路仿真器NanoSpice Giga介紹

    。NanoSpiceGiga采用TrueSPICE精度級仿真引擎確保了先進工藝節(jié)點下芯片設(shè)計功耗、漏電、時序、噪聲等的精度要求,并通過先進的并行仿真技術(shù)在不降低仿真精度的情況下實現(xiàn)高
    的頭像 發(fā)表于 04-23 15:21 ?719次閱讀
    概倫電子千兆級高精度電路<b class='flag-5'>仿真器</b>NanoSpice Giga介紹

    概倫電子先進數(shù)字仿真器VeriSim介紹

    VeriSim是一款先進的邏輯仿真器,提供全面的數(shù)字設(shè)計驗證解決方案,特別適用于大型SoC設(shè)計。它配備高性能的仿真引擎和約束求解,旨在提高編譯時效率,并確保設(shè)計的正確性和穩(wěn)定性。
    的頭像 發(fā)表于 04-22 10:19 ?880次閱讀

    西門子EDA助力提升IC設(shè)計驗證效率

    本文將簡要概述使用 S-Edit 原理圖輸入環(huán)境的前端流程,然后更詳細地描述 Analog FastSPICE (AFS) 平臺仿真器以及使用該仿真器進行基本放大器設(shè)計驗證的步驟。
    的頭像 發(fā)表于 03-10 14:35 ?1518次閱讀
    西門子EDA助力提升IC設(shè)計<b class='flag-5'>驗證</b>效率

    Vivado Design Suite用戶指南:邏輯仿真

    電子發(fā)燒友網(wǎng)站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發(fā)表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯<b class='flag-5'>仿真</b>