chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速pcb設(shè)計軟件

lhl545545 ? 來源:電子工程技術(shù) ? 作者:電子工程技術(shù) ? 2020-06-05 10:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著信號上升沿時間的減小,信號頻率的提高,電子產(chǎn)品的EMI問題,也來越受到電子工程師的重視。高速pcb設(shè)計的成功,對EMI的貢獻越來越受到重視,幾乎60%的EMI問題可以通過高速PCB來控制解決。

1高速信號走線屏蔽規(guī)則

如上圖所示:在PCB設(shè)計中,時鐘等關(guān)鍵的高速信號線,走需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都是會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

2

高速信號的走線閉環(huán)規(guī)則

由于PCB板的密度越來越高,很多PCB layout工程師在走線的過程中,很容易出現(xiàn)這種失誤,如下圖所示

時鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時候產(chǎn)生了閉環(huán)的結(jié)果,這樣的閉環(huán)結(jié)果將產(chǎn)生環(huán)形天線,增加EMI的輻射強度。

3高速信號的走線開環(huán)規(guī)則

規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,同樣的開環(huán)同樣會造成EMI輻射,如下圖所示:

高速pcb是怎樣設(shè)計成功的?

時鐘信號等高速信號網(wǎng)絡(luò),在多層的PCB走線的時候產(chǎn)生了開環(huán)的結(jié)果,這樣的開環(huán)結(jié)果將產(chǎn)生線形天線,增加EMI的輻射強度。在設(shè)計中我們也要避免。4高速信號的特性阻抗連續(xù)規(guī)則

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射,如下圖:

高速pcb是怎樣設(shè)計成功的?

也就是:同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

5

高速PCB設(shè)計的布線方向規(guī)則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串?dāng)_,增加EMI輻射,如下圖:

高速pcb是怎樣設(shè)計成功的?

相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串?dāng)_。

6高速PCB設(shè)計中的拓?fù)浣Y(jié)構(gòu)規(guī)則

在高速PCB設(shè)計中有兩個最為重要的內(nèi)容,就是線路板特性阻抗的控制和多負(fù)載情況下的拓?fù)浣Y(jié)構(gòu)的設(shè)計。在高速的情況下,可以說拓?fù)浣Y(jié)構(gòu)的是否合理直接決定,產(chǎn)品的成功還是失敗。

高速pcb是怎樣設(shè)計成功的?

如上圖所示,就是我們經(jīng)常用到的菊花鏈?zhǔn)酵負(fù)浣Y(jié)構(gòu)。這種拓?fù)浣Y(jié)構(gòu)一般用于幾Mhz的情況下為益。高速的拓?fù)浣Y(jié)構(gòu)我們建議使用后端的星形對稱結(jié)構(gòu)。

7

走線長度的諧振規(guī)則

高速pcb是怎樣設(shè)計成功的?

檢查信號線的長度和信號的頻率是否構(gòu)成諧振,即當(dāng)布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產(chǎn)生諧振,而諧振就會輻射電磁波,產(chǎn)生干擾。8回流路徑規(guī)則

高速pcb是怎樣設(shè)計成功的?

所有的高速信號必須有良好的回流路徑。近可能的保證時鐘等高速信號的回流路徑最小。否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

9

器件的退耦電容擺放規(guī)則

高速pcb是怎樣設(shè)計成功的?

退耦電容的擺放的位置非常的重要。不合理的擺放位置,是根本起不到退耦的效果。退耦電容的擺放的原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。
責(zé)任編輯:pj

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4391

    文章

    23744

    瀏覽量

    420779
  • 結(jié)構(gòu)
    +關(guān)注

    關(guān)注

    1

    文章

    119

    瀏覽量

    22239
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進

    軟件整合了iCDStackup、PDN和CPWPlanner??稍趙ww.icd.com.au網(wǎng)站上下載此軟件。傳統(tǒng)的PCB設(shè)計過程往往既耗時又耗力。布線復(fù)雜的P
    的頭像 發(fā)表于 11-27 18:30 ?882次閱讀
    <b class='flag-5'>PCB設(shè)計</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計</b>?從手動布線到智能自動化的30年演進

    高速PCB設(shè)計EMI避坑指南:5個實戰(zhàn)技巧

    一站式PCBA加工廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速電路PCB設(shè)計EMI方法與技巧。在高速
    的頭像 發(fā)表于 11-10 09:25 ?286次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設(shè)計</b>EMI避坑指南:5個實戰(zhàn)技巧

    深度解讀PCB設(shè)計布局準(zhǔn)則

    無論您是在進行高速設(shè)計,還是正在設(shè)計一塊高速PCB,良好的電路板設(shè)計實踐都有助于確保您的設(shè)計能夠按預(yù)期工作并實現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計
    的頭像 發(fā)表于 09-01 14:24 ?7120次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準(zhǔn)則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當(dāng)今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB
    的頭像 發(fā)表于 08-08 11:12 ?3923次閱讀
    上海圖元<b class='flag-5'>軟件</b>國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計如何用電源去耦電容改善高速信號質(zhì)量

    PCB設(shè)計電源去耦電容改善高速信號質(zhì)量?!What?Why? How?
    的頭像 發(fā)表于 05-19 14:27 ?506次閱讀
    <b class='flag-5'>PCB設(shè)計</b>如何用電源去耦電容改善<b class='flag-5'>高速</b>信號質(zhì)量

    高速PCB板的電源布線設(shè)計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設(shè)計提出了更高的要求。本文正是基于這種背景下,對高速PCB設(shè)計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    DDR模塊的PCB設(shè)計要點

    高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?2256次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    SMT貼片前必知!PCB設(shè)計審查全攻

    一站式PCBA打樣工廠今天為大家講講PCB貼片加工廠家對PCB設(shè)計進行審查和確認(rèn)需關(guān)注哪些問題?SMT貼片加工前的PCB設(shè)計審查流程。在SMT貼片加工中,PCB設(shè)計的審查和確認(rèn)是確保加
    的頭像 發(fā)表于 04-07 10:02 ?661次閱讀

    LVDS連接器PCB設(shè)計與制造

    。 LVDS連接器的PCB設(shè)計和制造是一個復(fù)雜的過程,涉及高速信號處理、阻抗匹配和可制造性設(shè)計等多個方面。華秋DFM軟件以其強大的功能,為工程師提供了 從設(shè)計仿真到生產(chǎn)驗證的全方位支持 。通過其檢查,工程師
    發(fā)表于 02-18 18:18

    中興通訊的PCB設(shè)計規(guī)范

    中興通訊的PCB設(shè)計規(guī)范
    發(fā)表于 02-08 15:31 ?9次下載

    Mars PCB埋入式器件 #pcb設(shè)計 #pcb #pcb設(shè)計軟 #國產(chǎn)EDA軟件 #板級EDA #為昕

    PCB設(shè)計
    上海為昕科技有限公司
    發(fā)布于 :2025年02月06日 11:22:30

    電子工程師的PCB設(shè)計經(jīng)驗

    本文分享了電子工程師在PCB設(shè)計方面的經(jīng)驗,包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2331次閱讀

    深度解析:PCB高速信號傳輸中的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計中什么是高速信號?PCB設(shè)計中為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造中,高速信號的處理成為PCB設(shè)計
    的頭像 發(fā)表于 12-30 09:41 ?1185次閱讀

    Kerman的KiCad學(xué)習(xí)筆記:第6章 PCB設(shè)計流程

    電路原理圖設(shè)計的最終目的是生產(chǎn)滿足需要的PCB(印制電路板)。利用KiCad 8.0軟件可以非常輕松地從原理圖設(shè)計轉(zhuǎn)入PCB設(shè)計。KiCad 8.0為用戶提供了一個完整的PCB設(shè)計環(huán)境
    的頭像 發(fā)表于 12-25 15:34 ?3669次閱讀
    Kerman的KiCad學(xué)習(xí)筆記:第6章 <b class='flag-5'>PCB設(shè)計</b>流程

    高速PCB設(shè)計EMI防控手冊:九大關(guān)鍵步驟詳解

    一站式PCBA智造廠家今天為大家講講高速PCB設(shè)計EMI有什么規(guī)則?高速PCB設(shè)計EMI九大關(guān)鍵規(guī)則。隨著電子產(chǎn)品信號上升沿時間的縮短和信號頻率的提高,電磁干擾(EMI)問題越來越受到
    的頭像 發(fā)表于 12-24 10:08 ?876次閱讀