chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA設計案例之VerilogHDL可綜合設計

454398 ? 來源:博客園 ? 作者:IC_learner ? 2020-11-23 13:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、邏輯設計

(1)組合邏輯設計

下面是一些用Verilog進行組合邏輯設計時的一些注意事項:

①組合邏輯可以得到兩種常用的RTL 級描述方式。第一種是always 模塊的觸發(fā)事件為電平敏感信號列表;第二種就是用assign 關鍵字描述的數(shù)據(jù)流賦值語句。

②always 模塊的敏感表為電平敏感信號的電路可幾乎可以完成對所有組合邏輯電路的建模。always模塊的敏感列表為所有判斷條件信號和輸入信號,但一定要注意敏感列表的完整性(注意通配符*的使用)。

由于賦值語句有阻塞賦值和非阻塞賦值兩類,建議讀者使用阻塞賦值語句“=”,原因?qū)⒃凇白枞x值和非阻塞賦值”中(現(xiàn)在還沒有寫)進行說明。

always 模塊中的信號必須定義為reg 型,不過最終的實現(xiàn)結果中并沒有寄存器。這是由于在組合邏輯電路描述中,將信號定義為reg 型,只是為了滿足語法要求。

③assign 語句的描述,利用條件符“?”可以描述一些相對簡單的組合邏輯電路,左邊的賦值信號只能被定義為wire 型。當組合邏輯比較復雜時,需要很多條語句assign 語句或者多重嵌套“?”,使得代碼可讀性極差,因此此時推薦always組合邏輯建模方式。

④設計時要注意不要出現(xiàn)組合邏輯環(huán)路:


不要在組合邏輯中引入環(huán)路,在組合邏輯中引入環(huán)路會導致電路產(chǎn)生振蕩、毛刺以及沖突等問題,從而降低設計的穩(wěn)定性和可靠性,此外,環(huán)回邏輯的延時完全依靠組合邏輯門延遲和布線延遲。一旦這些傳播時延有所變化,則環(huán)路的整體邏輯將徹底失效。其次,環(huán)路的時序分析是個死循環(huán)過程。目前的EDA 開發(fā)工具為了計算環(huán)路的時序邏輯都會主動割斷時序路徑,引入許多不確定的因素。因此要徹底避免環(huán)路。

(2)時序邏輯設計

①時序電路的行為決定了其只能通過always 塊語句實現(xiàn),通過關鍵詞“posedge”和“negedge”來捕獲時鐘信號的上升沿和下降沿。在always 語句塊中可以使用任何可綜合的標志符。

②在描述時序電路的always 塊中的reg 型信號都會被綜合成寄存器,這是和組合邏輯電路所不同的。

③時序邏輯中推薦使用非阻塞賦值“

④時序邏輯的敏感信號列表只需要加入所用的時鐘觸發(fā)沿即可,其余所有的輸入和條件判斷信號都不用加入,這是因為時序邏輯是通過時鐘信號的跳變沿來控制的。

二、鎖存器

鎖存器是個“奇葩”的器件,在FPGA邏輯設計中很避諱;在ASIC設計中,以前很喜歡(因為面積?。F(xiàn)在不是很喜歡了。在這里就記錄一下關于鎖存器的一些事項吧。

(1)鎖存器的概述

①鎖存器的詳細CMOS電路結果在前面電路基礎章節(jié)中已經(jīng)有描述,這里不詳細描述它的結構,詳情請挫這個鏈接:http://www.cnblogs.com/IClearner/p/6443539.html。

②鎖存器是一種對脈沖電平敏感的存儲單元電路,可以在特定輸入脈沖電平作用下改變狀態(tài),其本身也是一類常用的邏輯單元,有著特定的需求。

③鎖存器在數(shù)據(jù)未鎖存時,輸出端的信號隨輸入信號變化,就像信號通過一個緩沖器一樣,一旦鎖存信號有效,則數(shù)據(jù)被鎖住,輸入信號不起作用。因此,鎖存器也被稱為透明鎖存器,指的是不鎖存時輸出對于輸入是透明的。

④鎖存器和寄存器都是數(shù)字電路的基本存儲單元,但鎖存器是電平觸發(fā)的存儲器,觸發(fā)器是邊沿觸發(fā)的存儲器。

本質(zhì)上,鎖存器和D 觸發(fā)器的邏輯功能是基本相同的,都可存儲數(shù)據(jù),且鎖存器所需的門邏輯更少,具備更高的集成度。

⑤鎖存器具備下列三個缺點:

? 對毛刺敏感,不能異步復位,因此在上電后處于不確定的狀態(tài)。

? 鎖存器會使靜態(tài)時序分析變得非常復雜,不具備可重用性。

? 在FPGA/CPLD芯片中,基本的單元是由查找表和觸發(fā)器組成的,若生成鎖存器反而需要更多的資源。

(2)鎖存器的產(chǎn)生

①鎖存器產(chǎn)生于組合邏輯的設計中,在基于always的組合邏輯描述語句中,可能產(chǎn)生鎖存器的情況具體可分為兩種:其一是在if 語句中,另一種是在case 語句中。

②在always 塊中使用if 語句,但缺乏else 分支而造成鎖存器。

③在always 塊中使用case 語句,由于缺乏default 分支而造成鎖存器。

④如果用到if 語句,最好有else 分支;如果用到case 語句,最好有default 語句。即使需要鎖存器,也通過else 分支或default 分支來顯式說明。

(3)鎖存器的應用

①在總線應用上,鎖存器能提高驅(qū)動能力、隔離前后級。

②地址鎖存器、數(shù)據(jù)鎖存器、復位信號鎖存器;門控時鐘鐘的應用等等。

三、設計思維

這個設計思維本來屬于設計技巧里面的,放在這里說明,是為了告訴自己,在進行電路描述的時候, 是基于這些準則的,在設計時能夠根據(jù)這些基本準則進行優(yōu)化電路。下面是常見的設計思維,主要是基于FPGA的,關于ASIC其他設計技巧或者設計思維,我記錄在了“技巧”篇。

(1)速度面積互換準則

①速度與面積是設計時??紤]的的一個問題,因此在設計的時候要考慮怎么在這二者之間的權衡。當然,現(xiàn)在功耗也與速度、面積成為需要考慮的重大因素之一。

②面積和速度互換的具體操作很多,比如模塊復用、乒乓操作、串并轉(zhuǎn)換以及流水線操作等。在設計技巧策略和技巧那一章節(jié)中將會進行敘述。

③串并轉(zhuǎn)換乘法器:假設數(shù)據(jù)速率是乘法器模塊處理速度的3 倍,那么由于乘法器模塊的數(shù)據(jù)吞吐量滿足不了要求,在這種情況下,就利用面積換速度的思想,復制3 個乘法器模塊。首先將輸入數(shù)據(jù)進行串并轉(zhuǎn)換,然后利用這3 個模塊并行處理所分配到的數(shù)據(jù),最后將處理結果并串轉(zhuǎn)換,達到數(shù)據(jù)速率的要求。

如下圖所示:


(2)FPGA中的設計思維

①信號反相的處理策略

在處理反相信號時,設計時應盡可能地遵從分散反相原則。即應使用多個反相器分別反相,每個反相器驅(qū)動一個負載,這個原則無論對時鐘信號還是對其它信號都是適用的。

因為在FPGA設計中,反相是被吸收到CLB或IOB中的,使用多個反相器并不占用更多的資源,而使用一個反相器將信號反相后驅(qū)動多個負載卻往往會多占資源,而且延遲也增加了。

②首先,如果輸入信號需要反相,則應盡可能地調(diào)用輸入帶反相功能的符號,而不是用分離的反相器對輸入信號進行反相。

因為在使用自帶反相功能的器件中,由于函數(shù)發(fā)生器用查表方式實現(xiàn)邏輯,反相操作是不占資源的,也沒有額外延遲;而分開使用不同邏輯使用反相操作實現(xiàn),從而消耗額外的資源,增加額外的延遲。

③其次,如果一個信號反相后驅(qū)動了多個負載,則應將反相功能分散到各個負載中實現(xiàn),而不能采用傳統(tǒng)TTL電路設計,采用集中反相驅(qū)動多個負載來減少所用的器件的數(shù)量。

因為在FPGA設計中,集中反相驅(qū)動多個負載往往會多占一個邏輯塊或半個邏輯塊,而且延遲也增加了。分散信號的反相往往可以與其它邏輯在同一單元內(nèi)完成而不消耗額外的邏輯資源。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1656

    文章

    22299

    瀏覽量

    630598
  • 鎖存器
    +關注

    關注

    8

    文章

    952

    瀏覽量

    43884
  • VerilogHDL
    +關注

    關注

    2

    文章

    39

    瀏覽量

    19804
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Amphenol FCI Basics更換電池連接器:小設備的可靠

    Amphenol FCI Basics更換電池連接器:小設備的可靠選 作為電子工程師,我們在設計各類小設備時,電池連接器的選擇至關重要。它不僅影響著設備的性能和可靠性,還與環(huán)保和可持續(xù)發(fā)展理念
    的頭像 發(fā)表于 12-10 10:05 ?133次閱讀

    智能光伏時代:"四"技術如何提升電站綜合價值

    ,“可觀、測、可控、可調(diào)”的“四”技術,西格電力光伏四裝置咨詢:1.3.7-5.0.0.4-6.2.0.0,憑借對電站全生命周期的智能化賦能,成為提升
    的頭像 發(fā)表于 11-28 16:35 ?1760次閱讀
    智能光伏時代:&quot;四<b class='flag-5'>可</b>&quot;技術如何提升電站<b class='flag-5'>綜合</b>價值

    AMD利用重構FPGA設備Moku實現(xiàn)自定義激光探測解決方案

    摘要本文介紹了AdvancedMicroDevices,AMD公司如何基于重構FPGA設備自定義激光探測解決方案,替代傳統(tǒng)的儀器配置,通過靈活且定制的FPGA設備Moku提供更高效
    的頭像 發(fā)表于 11-20 17:28 ?986次閱讀
    AMD利用<b class='flag-5'>可</b>重構<b class='flag-5'>FPGA</b>設備Moku實現(xiàn)自定義激光探測解決方案

    MarketsandMarkets FPGA行業(yè)報告,2026~2030 FPGA市場洞察

    ,F(xiàn)ield-Programmable Gate Array)是一種高度靈活、重構的集成電路。與傳統(tǒng) ASIC 不同,FPGA 制造完成后仍可以在終端重新編程,在 高性能并行計算、實時信號處理、通信加速 等領域具有獨特優(yōu)勢。 ? 根據(jù) Mark
    的頭像 發(fā)表于 11-20 13:20 ?171次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報告,2026~2030 <b class='flag-5'>FPGA</b>市場洞察

    開源RISC-V處理器(蜂鳥E203)學習(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    移植到自己的板卡上。 2.運行原FPGA工程 進入到FPGA目錄下; gvim打開“README.md”文件,下面就是FPGA綜合的命令。 這里以最后一個:artydevkit
    發(fā)表于 10-31 08:46

    FPGA開發(fā)板vivado綜合、下載程序問題匯總

    在做vivado綜合時和FPGA下載程序時,我們碰到以下問題,并找出了對應的解決方案。 1.could not open include file”e203_defines.v”問題 在做
    發(fā)表于 10-24 07:12

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    、建立讀寫操作、配置地址計數(shù)器、模擬數(shù)據(jù)流、綜合與仿真以及下載到FPGA進行硬件測試。通過實踐,掌握SRAM在FPGA中的使用和基本讀寫方法,加深對FPGA工作原理的理解。
    的頭像 發(fā)表于 10-22 17:21 ?3990次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實現(xiàn)SRAM的讀寫測試

    基于FPGA實現(xiàn)FOC算法PWM模塊設計

    哈嘍,大家好,從今天開始正式帶領大家從零到一,在FPGA平臺上實現(xiàn)FOC算法,整個算法的框架如下圖所示,如果大家對算法的原理不是特別清楚的話,可以先去百度上學習一下,本教程著重介紹實現(xiàn)過程,弱化原理的介紹。那么本文將從PWM模塊開始進入FOC算法中去。
    的頭像 發(fā)表于 07-17 15:21 ?3146次閱讀
    基于<b class='flag-5'>FPGA</b>實現(xiàn)FOC算法<b class='flag-5'>之</b>PWM模塊設計

    電纜隧道綜合監(jiān)測的技術應用分析

    的適配性。電纜隧道綜合監(jiān)測系統(tǒng),是一款實現(xiàn)電纜隧道在線監(jiān)測的軟硬件結合的解決方案,從電纜隧道實際情況出發(fā),選配適用的監(jiān)測內(nèi)容,保證監(jiān)測內(nèi)容覆蓋全面,才能有效實現(xiàn)電纜隧道監(jiān)測。 電纜隧道綜合監(jiān)測核心監(jiān)測技術
    的頭像 發(fā)表于 06-10 10:53 ?496次閱讀
    電纜隧道<b class='flag-5'>綜合</b>監(jiān)測的技術應用分析

    FPGA調(diào)試方式VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測試FPGA設計的IP核,它允許設計者通過JTAG接口實時讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設計的運行狀態(tài)并修改其行為。VIO IP核提供了一個簡單易用的接口,使得用戶可以輕松地與
    的頭像 發(fā)表于 06-09 09:32 ?3183次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式<b class='flag-5'>之</b>VIO/ILA的使用

    從發(fā)明到 AI 加速:慶祝 FPGA 創(chuàng)新 40 周年

    今年是首款商用現(xiàn)場可編程門陣列( FPGA )誕生 40 周年,其帶來了重編程硬件的概念。通過打造“與軟件一樣靈活的硬件”,FPGA 重編程邏輯改變了半導體設計的面貌。這是開發(fā)人員
    發(fā)表于 06-05 17:32 ?1198次閱讀
    從發(fā)明到 AI 加速:慶祝 <b class='flag-5'>FPGA</b> 創(chuàng)新 40 周年

    FPGA芯片的概念和結構

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列),是一種可在出廠后由用戶根據(jù)實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的重構性,能夠靈活
    的頭像 發(fā)表于 05-12 09:30 ?2443次閱讀

    鄭州麗健獲贈首顆重復使用返回式技術試驗衛(wèi)星搭載證書

    ?日前,記者從鄭州麗健體育用品有限公司獲悉,鄭州麗健獲贈首顆重復使用返回式技術試驗衛(wèi)星搭載證書,搭載證書內(nèi)容顯示:實踐十九號衛(wèi)星是由中國航天科技集團有限公司第五研究院抓總研制的首顆
    的頭像 發(fā)表于 04-14 16:28 ?514次閱讀
    鄭州麗<b class='flag-5'>之</b>健獲贈首顆<b class='flag-5'>可</b>重復使用返回式技術試驗衛(wèi)星搭載證書

    FPGA+GPU+CPU國產(chǎn)化人工智能平臺

    平臺采用國產(chǎn)化FPGA+GPU+CPU構建嵌入式多核異構智算終端,形成FPGA+GPU、FPGA+CPU、CPU+FPGA等組合模式,形成
    的頭像 發(fā)表于 01-07 16:42 ?1770次閱讀
    <b class='flag-5'>FPGA</b>+GPU+CPU國產(chǎn)化人工智能平臺

    FPGA在AI方面有哪些應用

    隨著人工智能技術的飛速發(fā)展,對計算性能的需求也日益增長。FPGA(現(xiàn)場可編程門陣列)作為一種高性能、低功耗、靈活編程的硬件平臺,正逐漸在 AI 領域嶄露頭角,展現(xiàn)出獨特的優(yōu)勢,為 AI 應用的落地
    的頭像 發(fā)表于 01-06 17:37 ?2137次閱讀