chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計(jì)電壓調(diào)節(jié)模塊關(guān)于電磁干擾布局

PCB線路板打樣 ? 來源:上海韜放電子 ? 作者:上海韜放電子 ? 2020-12-11 11:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

通信設(shè)備中的電場和磁場會干擾通信信號,從而引起電磁干擾(EMI),并通過注入噪聲來降低系統(tǒng)性能。在便攜式電子設(shè)備中,調(diào)壓模塊(VRM)會同時(shí)產(chǎn)生傳導(dǎo)和輻射EMI。VRM通常是開關(guān)模式電源,利用調(diào)制技術(shù)來輸出所需的DC電壓。在VRM中,可以采用擴(kuò)頻調(diào)頻作為降低EMI的技術(shù)。通過使用此技術(shù),噪聲可以在更寬的帶寬上傳播,并且可以消除特定頻率下出現(xiàn)的峰值和平均噪聲。

時(shí)鐘信號的VRM提供給開關(guān)設(shè)備

VRM擴(kuò)頻頻率調(diào)制

在通信系統(tǒng)板中用作VRM的開關(guān)模式DC-DC穩(wěn)壓器利用擴(kuò)頻頻率調(diào)制技術(shù)來降低EMI和噪聲。通常,DC-DC轉(zhuǎn)換器采用固定或恒定開關(guān)頻率操作。這種調(diào)制方法的快速切換會產(chǎn)生基頻和諧波頻率的噪聲,以及傳導(dǎo)和輻射的EMI。

不良的pcb設(shè)計(jì)布局以及電容器電感器的不良放置會增加EMI和噪聲的影響,并且通常是導(dǎo)致VRM問題的主要原因。在某些包含多個(gè)DC-DC穩(wěn)壓器的電子設(shè)備中,EMI和噪聲集中在一個(gè)特定的頻率上,并開始危害正常的電路操作和鄰近系統(tǒng)。擴(kuò)頻調(diào)制技術(shù)通過集中于任何特定頻率來分散噪聲。試圖降低EMI的能量,振幅和強(qiáng)度。它還可以補(bǔ)償DC-DC轉(zhuǎn)換器中的輸入電流和輸出電壓紋波。

在擴(kuò)頻調(diào)制中,開關(guān)轉(zhuǎn)換器的時(shí)鐘頻率是不固定的。調(diào)制時(shí)鐘的頻率不斷變化,因此每次都會產(chǎn)生不同頻率的噪聲和諧波。時(shí)鐘在擴(kuò)頻調(diào)制中繼續(xù)運(yùn)行。通過使用非固定頻率時(shí)鐘,可以相對降低EMI峰值能量,并將EMI能量分配到其他頻率。

擴(kuò)頻頻率調(diào)制技術(shù)

即使周期性調(diào)頻在擴(kuò)展噪聲頻譜方面很有效,我們的討論仍將集中在偽隨機(jī)調(diào)制上。在這種技術(shù)中,時(shí)鐘以偽隨機(jī)方式從一個(gè)頻率轉(zhuǎn)換到另一頻率。這提供了基頻的充分衰減和更寬的頻譜擴(kuò)展。

偽隨機(jī)調(diào)制中流行的方法是隨機(jī)脈沖位置調(diào)制(RPPM),隨機(jī)脈沖寬度調(diào)制(RPWM),以及具有固定占空比(RCFMFD)或具有可變占空比(RCFMVD)的隨機(jī)載波頻率調(diào)制。在RPPM中,時(shí)鐘脈沖的位置在每個(gè)開關(guān)周期內(nèi)都是隨機(jī)的。它與恒定PWM開關(guān)相當(dāng),時(shí)鐘周期的起始位置是隨機(jī)的,而不是在開關(guān)周期開始時(shí)開始。在RPWM中,平均脈沖寬度保持在所需的占空比,但是脈沖寬度連續(xù)變化。RCFMFD的特性是具有隨機(jī)開關(guān)周期的固定占空比。用恒定的脈沖寬度替換RCFMFD中的恒定占空比后,它將轉(zhuǎn)換為RCFMVD。在RCFMVD中,占空比是隨機(jī)的,但是平均占空比滿足期望值。

如果您正在處理可處理電信頻率范圍的穩(wěn)壓電源電路,那么就需要通過擴(kuò)頻技術(shù)對其進(jìn)行調(diào)制。VRM擴(kuò)頻頻率調(diào)制通過將其頻率擴(kuò)展到更寬的帶寬來降低EMI,噪聲和紋波效應(yīng)。與恒定開關(guān)頻率調(diào)制技術(shù)相比,它還提高了效率,總損耗大大降低。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4907

    瀏覽量

    94080
  • 電磁干擾
    +關(guān)注

    關(guān)注

    36

    文章

    2463

    瀏覽量

    107615
  • 調(diào)壓模塊
    +關(guān)注

    關(guān)注

    0

    文章

    4

    瀏覽量

    8235
  • DC-DC穩(wěn)壓器
    +關(guān)注

    關(guān)注

    0

    文章

    17

    瀏覽量

    10677
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    干貨分享 I PCB設(shè)計(jì)電磁兼容問題交流與解答(二)

    你是否曾在PCB設(shè)計(jì)中被詭異的電磁干擾問題纏住手腳?是否在項(xiàng)目后期,為產(chǎn)品的EMC測試通不過而焦頭爛額?是否希望有人能一針見血,點(diǎn)破那些教科書上找不到的實(shí)戰(zhàn)經(jīng)驗(yàn)?現(xiàn)在,一個(gè)與頂尖EMC專家面對面
    的頭像 發(fā)表于 11-23 09:05 ?113次閱讀
    干貨分享 I <b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>電磁</b>兼容問題交流與解答(二)

    從入門到精通:PCB設(shè)計(jì)必須遵守的5大核心原則

    一、布局設(shè)計(jì)原則 信號流向直線化 元器件布局應(yīng)沿信號流向(輸入→處理→輸出)直線排列,避免迂回或環(huán)繞,減少信號耦合和干擾。例如,時(shí)鐘信號源應(yīng)靠近驅(qū)動器件,縮短高速信號路徑。 功能模塊
    的頭像 發(fā)表于 11-13 09:21 ?382次閱讀

    改善EMC的PCB設(shè)計(jì)原理

    電磁兼容EMC是電子設(shè)備穩(wěn)定運(yùn)行的核心要求,它包含電磁輻射和電磁敏感性兩個(gè)雙向問題。而PCB作為元件的物理載體,其設(shè)計(jì)直接決定了EMC性能的下限,如果是不合理的層
    的頭像 發(fā)表于 10-22 15:45 ?423次閱讀

    PCB設(shè)計(jì)師必看!這些‘反常識’操作正在毀掉你的電路板

    原因及解決方法: PCB設(shè)計(jì)組裝失敗的原因及解決方法 一、設(shè)計(jì)階段問題 布局不合理 原因:元件間距過小導(dǎo)致信號干擾或散熱不良;高功率器件與精密元件混布引發(fā)熱應(yīng)力;電源/地線設(shè)計(jì)薄弱導(dǎo)致電壓
    的頭像 發(fā)表于 10-13 09:57 ?266次閱讀

    深度解讀PCB設(shè)計(jì)布局準(zhǔn)則

    無論您是在進(jìn)行高速設(shè)計(jì),還是正在設(shè)計(jì)一塊高速PCB,良好的電路板設(shè)計(jì)實(shí)踐都有助于確保您的設(shè)計(jì)能夠按預(yù)期工作并實(shí)現(xiàn)批量生產(chǎn)。在本指南中,我們匯總了適用于大多數(shù)現(xiàn)代電路板的一些基本PCB設(shè)計(jì)布局準(zhǔn)則
    的頭像 發(fā)表于 09-01 14:24 ?7120次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計(jì)</b><b class='flag-5'>布局</b>準(zhǔn)則

    霍爾元件PCB布局的10個(gè)防干擾技巧

    在霍爾元件的PCB布局中,為有效防止干擾,需結(jié)合磁場特性、信號完整性及電磁兼容性設(shè)計(jì),以下是10個(gè)關(guān)鍵防干擾技巧: 定向高電流導(dǎo)體垂直
    的頭像 發(fā)表于 07-08 15:17 ?673次閱讀

    開關(guān)電源的PCB設(shè)計(jì)

    工作不穩(wěn)定,發(fā)射出過量的電磁干擾(EMI)。PCB設(shè)計(jì)是開關(guān)電源研發(fā)過程中極為重要的步驟和環(huán)節(jié),關(guān)系到開關(guān)電源能否正常工作,生產(chǎn)是否順利進(jìn)行,使用是否安全等問題。隨著功率半導(dǎo)體器件的發(fā)展和開關(guān)技術(shù)的進(jìn)步
    發(fā)表于 05-21 16:00

    高頻PCB設(shè)計(jì)中出現(xiàn)的干擾分析及對策

    隨著頻率的提高,將出現(xiàn)與低頻PCB設(shè)計(jì)所不同的諸多干擾,歸納起來,主要有電源噪聲、傳輸線干擾、耦合、電磁干擾(EM)四個(gè)方面。通過分析高頻
    發(fā)表于 04-29 17:39

    DDR模塊PCB設(shè)計(jì)要點(diǎn)

    在高速PCB設(shè)計(jì)中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計(jì)不規(guī)范,后果就是——信號反射、時(shí)序混亂、系統(tǒng)頻繁死機(jī)。
    的頭像 發(fā)表于 04-29 13:51 ?2256次閱讀
    DDR<b class='flag-5'>模塊</b>的<b class='flag-5'>PCB設(shè)計(jì)</b>要點(diǎn)

    解決噪聲問題試試從PCB布局布線入手

    ,導(dǎo)致產(chǎn)品延期和開發(fā)成本增加。 本文將提供有關(guān)印刷電路板(PCB)布局布線的指南,以幫助設(shè)計(jì)師避免此類噪聲問題。作為例子的開關(guān)調(diào)節(jié)布局采用雙通道同步開關(guān)控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    PCB】四層電路板的PCB設(shè)計(jì)

    為了減小電路之間的干擾所采取的相關(guān)措施。結(jié)合親身設(shè)計(jì)經(jīng)驗(yàn),以基于ARM、自主移動的嵌入式系統(tǒng)核心板的 PCB設(shè)計(jì)為例,簡單介紹有關(guān)四層電路板的PCB設(shè)計(jì)過程以及應(yīng)注意的相關(guān)問題。 關(guān)鍵詞 四層
    發(fā)表于 03-12 13:31

    LVDS連接器PCB設(shè)計(jì)與制造

    高速數(shù)據(jù)傳輸需求。 2、低功耗 低電壓傳輸設(shè)計(jì),減少功耗和熱量產(chǎn)生。 3、抗干擾能力強(qiáng) 差分信號傳輸有效減少共模干擾和噪聲影響。 4、體積小 節(jié)省PCB板空間,適應(yīng)緊湊型設(shè)備設(shè)計(jì)。 5
    發(fā)表于 02-18 18:18

    電子工程師的PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師在PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?2331次閱讀

    104條關(guān)于PCB布局布線的小技巧

    在電子產(chǎn)品設(shè)計(jì)中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實(shí)現(xiàn)PCB自動
    的頭像 發(fā)表于 01-07 09:21 ?1765次閱讀
    104條<b class='flag-5'>關(guān)于</b><b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線的小技巧

    pcb設(shè)計(jì)時(shí)注意事項(xiàng)

    前期準(zhǔn)備 ? PCB設(shè)計(jì)前要與原理設(shè)計(jì)、可靠性設(shè)計(jì)、電磁兼容設(shè)計(jì)、工藝結(jié)構(gòu)溝通, 確 定PCB整體的外圍結(jié)構(gòu)和接口布局。 ? 與原理設(shè)計(jì)確認(rèn)PCB
    發(fā)表于 12-26 16:51