曰本美女∴一区二区特级A级黄色大片, 国产亚洲精品美女久久久久久2025, 页岩实心砖-高密市宏伟建材有限公司, 午夜小视频在线观看欧美日韩手机在线,国产人妻奶水一区二区,国产玉足,妺妺窝人体色WWW网站孕妇,色综合天天综合网中文伊,成人在线麻豆网观看

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA設(shè)計的sysGen算法系統(tǒng)設(shè)計

電子設(shè)計 ? 來源:CSDN 博主 ? 作者: 沒落騎士 ? 2020-12-30 12:59 ? 次閱讀

一、前言

利用FPGA設(shè)計算法一直以來都是熱點(diǎn),同樣也是難點(diǎn)。將復(fù)雜的數(shù)學(xué)公式 模型通過硬件系統(tǒng)來搭建,在低延時 高并行性等優(yōu)勢背后極大提高了設(shè)計難度和開發(fā)周期。Xilinx公司的sysGen(system generator)工具擴(kuò)展了MATLABsimulink,提供很多IP Catalog中沒有的基礎(chǔ)模塊和針對DSP應(yīng)用的硬件模型。工程師利用豐富的模塊和MATLAB強(qiáng)大的數(shù)據(jù)處理及可視化能力能夠更快速完成設(shè)計與仿真驗(yàn)證工作。

二、sysGen算法系統(tǒng)設(shè)計

本文以個最簡單的例子講述利用sysGen搭建算法IP核,并集成到IP Integrator中作為ZYNQ PS端CPU的“定制外設(shè)”。僅用于測試目的。設(shè)計需求:在sysGen中搭建系統(tǒng),將輸入定點(diǎn)整數(shù)數(shù)據(jù)*2后輸出,輸入位寬為8bit。

pIYBAF9uKDmAGlS-AACLMgeqkdk369.png

在System Generator token中設(shè)定仿真步長為1sec。點(diǎn)擊需要觀測的信號連線,右擊選擇Xilinx add to viewer。啟動仿真并啟動Xilinx waveform viewer:

本質(zhì)上就是調(diào)用Vivado的XSim工具進(jìn)行行為仿真。仿真結(jié)果可見完成預(yù)期目標(biāo),現(xiàn)雙擊System Generator token ,選擇Compiliation類型為IP Catalog并勾選Create testbench,按下Generate生成IP核。

三、仿真測試

根據(jù)User Guide介紹sysGen是“周期和比特精準(zhǔn)的”,我們還是在Vivado環(huán)境下再次驗(yàn)證下。netlist文件夾內(nèi)子文件夾ip_catalog中為IP核示例工程,由于自動生成了testbench,打開后直接進(jìn)行行為仿真。sysGen在創(chuàng)建testbench時會將經(jīng)過gatein和gateout的數(shù)據(jù)儲存到文件中,testbench進(jìn)行的工作為:將gatein數(shù)據(jù)作為測試激勵送入到相應(yīng)設(shè)計輸入端口,之后把設(shè)計輸出得到結(jié)果與gateout文件數(shù)據(jù)進(jìn)行逐一比較從而驗(yàn)證設(shè)計是否與sysGen環(huán)境下仿真結(jié)果一致。

發(fā)現(xiàn)個比較有意思的現(xiàn)象,自動生成的testbench中clock生成并約束的50MHz,而是認(rèn)為進(jìn)行了拓展。

仿真波形如圖:

將clock處改動為50MHz后,經(jīng)過測試發(fā)現(xiàn)如果系統(tǒng)一開始就輸入數(shù)據(jù),前幾個數(shù)據(jù)沒有被真正處理,輸出錯誤??赡苁擒浖﨎UG吧,不過這種情況也非常少見,實(shí)際系統(tǒng)中輸入數(shù)據(jù)大多情況會啟動一段時間后才輸入。這里等待100ns后再啟動clock翻轉(zhuǎn):

改動后仿真波形:

四、AXI-Stream總線形式IP

到此算法IP的設(shè)計與驗(yàn)證結(jié)束。如果想將這個IP核導(dǎo)入到IP Integrator中作為CPU的外設(shè),其接口必須滿足AXI總線標(biāo)準(zhǔn),因此回到sysGen中更改端口名稱和位寬。端口要符合AXI-Stream標(biāo)準(zhǔn)信號名稱,位寬為8bit整數(shù)倍。

o4YBAF9uKEiAVeSPAARNJArcqqo731.png

生成IP核后,打開新的工程,導(dǎo)入該IP核到repository。

五、Block Design系統(tǒng)搭建

系統(tǒng)結(jié)構(gòu)與上一篇該系列博文類似,均是以AXI DMA為核心的Loop系統(tǒng),只是將AXI-Stream Data FIFO改成了自定義IP核。由于IP核slave和master接口只包含tdata和tvalid信號,因此需要添加接口銜接的一些簡單邏輯。tready信號和tkeep信號直接連接constant使用常數(shù)驅(qū)動,DMA的s_axis_s2mm接口的tlast由wrapper內(nèi)計數(shù)器邏輯驅(qū)動,將system中FCLK_CLK0 peripheral_aresetn m_axis_tvalid和s_axis_s2mm_tlast信號引出到wrapper中。

有一點(diǎn)比較坑:自定義IP通過AXI總線與DMA互聯(lián)時,總線下相應(yīng)的接口不一定會正確對應(yīng),所以需要分別將兩端的每個接口相連??梢酝ㄟ^打開綜合后的設(shè)計來確認(rèn)連線無誤。

自動生成wrapper后改動添加代碼如下:
`timescale 1 ps / 1 ps

module user_wrapper
(DC,
DDR_addr,
DDR_ba,
DDR_cas_n,
DDR_ck_n,
DDR_ck_p,
DDR_cke,
DDR_cs_n,
DDR_dm,
DDR_dq,
DDR_dqs_n,
DDR_dqs_p,
DDR_odt,
DDR_ras_n,
DDR_reset_n,
DDR_we_n,
//FCLK_CLK0,
FIXED_IO_ddr_vrn,
FIXED_IO_ddr_vrp,
FIXED_IO_mio,
FIXED_IO_ps_clk,
FIXED_IO_ps_porb,
FIXED_IO_ps_srstb,
RES,
SCLK,
SDIN,
VBAT,
VDD
//m_axis_tvalid,
//peripheral_aresetn,
//s_axis_s2mm_tlast
);
output DC;
inout [14:0]DDR_addr;
inout [2:0]DDR_ba;
inout DDR_cas_n;
inout DDR_ck_n;
inout DDR_ck_p;
inout DDR_cke;
inout DDR_cs_n;
inout [3:0]DDR_dm;
inout [31:0]DDR_dq;
inout [3:0]DDR_dqs_n;
inout [3:0]DDR_dqs_p;
inout DDR_odt;
inout DDR_ras_n;
inout DDR_reset_n;
inout DDR_we_n;
//output FCLK_CLK0;
inout FIXED_IO_ddr_vrn;
inout FIXED_IO_ddr_vrp;
inout [53:0]FIXED_IO_mio;
inout FIXED_IO_ps_clk;
inout FIXED_IO_ps_porb;
inout FIXED_IO_ps_srstb;
output RES;
output SCLK;
output SDIN;
output VBAT;
output VDD;
//output [0:0]m_axis_tvalid;
//output [0:0]peripheral_aresetn;
//input s_axis_s2mm_tlast;

localparam DATA_NUM = 256;

wire DC;
wire [14:0]DDR_addr;
wire [2:0]DDR_ba;
wire DDR_cas_n;
wire DDR_ck_n;
wire DDR_ck_p;
wire DDR_cke;
wire DDR_cs_n;
wire [3:0]DDR_dm;
wire [31:0]DDR_dq;
wire [3:0]DDR_dqs_n;
wire [3:0]DDR_dqs_p;
wire DDR_odt;
wire DDR_ras_n;
wire DDR_reset_n;
wire DDR_we_n;
wire FCLK_CLK0;
wire FIXED_IO_ddr_vrn;
wire FIXED_IO_ddr_vrp;
wire [53:0]FIXED_IO_mio;
wire FIXED_IO_ps_clk;
wire FIXED_IO_ps_porb;
wire FIXED_IO_ps_srstb;
wire RES;
wire SCLK;
wire SDIN;
wire VBAT;
wire VDD;
wire [0:0]m_axis_tvalid;
wire [0:0]peripheral_aresetn;
wire s_axis_s2mm_tlast;

reg [8-1:0] cnt;
wire add_cnt;
wire end_cnt;

system system_i
(.DC(DC),
.DDR_addr(DDR_addr),
.DDR_ba(DDR_ba),
.DDR_cas_n(DDR_cas_n),
.DDR_ck_n(DDR_ck_n),
.DDR_ck_p(DDR_ck_p),
.DDR_cke(DDR_cke),
.DDR_cs_n(DDR_cs_n),
.DDR_dm(DDR_dm),
.DDR_dq(DDR_dq),
.DDR_dqs_n(DDR_dqs_n),
.DDR_dqs_p(DDR_dqs_p),
.DDR_odt(DDR_odt),
.DDR_ras_n(DDR_ras_n),
.DDR_reset_n(DDR_reset_n),
.DDR_we_n(DDR_we_n),
.FCLK_CLK0(FCLK_CLK0),
.FIXED_IO_ddr_vrn(FIXED_IO_ddr_vrn),
.FIXED_IO_ddr_vrp(FIXED_IO_ddr_vrp),
.FIXED_IO_mio(FIXED_IO_mio),
.FIXED_IO_ps_clk(FIXED_IO_ps_clk),
.FIXED_IO_ps_porb(FIXED_IO_ps_porb),
.FIXED_IO_ps_srstb(FIXED_IO_ps_srstb),
.RES(RES),
.SCLK(SCLK),
.SDIN(SDIN),
.VBAT(VBAT),
.VDD(VDD),
.m_axis_tvalid(m_axis_tvalid),
.peripheral_aresetn(peripheral_aresetn),
.s_axis_s2mm_tlast(s_axis_s2mm_tlast));

always @(posedge FCLK_CLK0)begin
if(!peripheral_aresetn)begin
cnt end
else if(add_cnt)begin
if(end_cnt)
cnt else
cnt end
end

assign add_cnt = m_axis_tvalid;
assign end_cnt = add_cnt && cnt== DATA_NUM-1;

assign s_axis_s2mm_tlast = end_cnt;

endmodule

user_wrapper

當(dāng)自定義IP核輸出256個數(shù)據(jù)時,拉高tlast信號結(jié)束傳輸。打開綜合后的設(shè)計,添加調(diào)試探針,抓取DMA與自定義IP之間的接口信號,set up debug后完成接下來的流程。

六、軟硬件聯(lián)調(diào)

在硬件系統(tǒng)中定義數(shù)據(jù)幀長度為256個,數(shù)據(jù)位寬為16bit,因此C代碼中DMA啟動傳輸函數(shù)中數(shù)據(jù)長度參數(shù)為512byte。測試數(shù)據(jù)生成與檢測代碼非常簡單:

我們直接查看ILA抓取AXI S總線波形:


看到CPU產(chǎn)生數(shù)據(jù)從1到4重復(fù)遞增,IP核輸出結(jié)果從2到8重復(fù)遞增,輸出為輸入的2倍。

傳輸完成后進(jìn)入DMA發(fā)送和接收中斷,軟件檢測結(jié)果正確。在Memory窗口能夠直接查看內(nèi)存絕對地址里的數(shù)據(jù),選定DDR接收緩存區(qū)起始地址,其中的數(shù)據(jù)與AXI總線傳回數(shù)據(jù)一致,證明系統(tǒng)聯(lián)調(diào)成功。之后任意算法模塊均可采用本文方式進(jìn)行設(shè)計和集成,可以說一勞永逸!

編輯:hfy


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號處理、傅里葉變換與FPGA開發(fā)等

    ~ 01、數(shù)字信號處理的FPGA實(shí)現(xiàn) 旨在講解前端數(shù)字信號處理算法的高效實(shí)現(xiàn)。首先概述了當(dāng)前的FPGA技術(shù)、器件以及用于設(shè)計最先進(jìn)DSP系統(tǒng)的工具。闡述了計算機(jī)
    發(fā)表于 04-07 16:41

    FPGA應(yīng)用于人工智能的趨勢

    高速和低功耗 : FPGA通過優(yōu)化硬件結(jié)構(gòu)和算法實(shí)現(xiàn),能夠在處理復(fù)雜的人工智能任務(wù)時保持高速和低功耗,這對于資源有限的嵌入式系統(tǒng)和移動設(shè)備尤為重要。 靈活性 : FPGA的可編程性使
    的頭像 發(fā)表于 10-25 09:20 ?1647次閱讀

    FPGA在圖像處理領(lǐng)域的優(yōu)勢有哪些?

    FPGA具有可重配置性,可以在運(yùn)行時根據(jù)需要對硬件進(jìn)行重新配置。這使得FPGA在處理不同圖像任務(wù)時,可以靈活地調(diào)整硬件資源,以適應(yīng)不同的算法和場景需求。這種可重配置性提高了系統(tǒng)的可擴(kuò)
    發(fā)表于 10-09 14:36

    FPGA算法工程師、邏輯工程師、原型驗(yàn)證工程師有什么區(qū)別?

    ,如數(shù)字信號處理、圖像處理、人工智能等,并將其轉(zhuǎn)化為適合 FPGA 實(shí)現(xiàn)的硬件邏輯。重點(diǎn)在于算法的性能提升、資源利用效率以及與系統(tǒng)的集成。 FPGA 邏輯工程師: 側(cè)重于
    發(fā)表于 09-23 18:26

    為什么FPGA屬于硬件,還需要搞算法

    交流學(xué)習(xí),共同進(jìn)步。 交流問題(一) Q:為什么FPGA屬于硬件,還需要搞算法? 剛?cè)腴T準(zhǔn)備學(xué)fpga但一開始學(xué)的是語法,感覺像是電路用軟件語言描述出來,fpga
    發(fā)表于 09-09 16:54

    FPGA-5G通信算法的基本套路

    ? 一個完整的通信系統(tǒng),是十分龐大的,沒有幾百上千人,在短時間內(nèi)是做不好的。本文僅僅針對5G NR中的基帶算法部分,做一個簡單梳理。 對于5G通信系統(tǒng), 站在基站側(cè)的角度,那么下行方向的整個處理
    發(fā)表于 08-15 17:34

    基于 FPGA 的會議系統(tǒng)設(shè)計

    比較好的魯棒性。Adaboost 是一種 迭代算法,其核心思想是針對同一個訓(xùn)練集訓(xùn)練不同的弱分類器,然后把這些弱 分類器集合起來,構(gòu)成一個更強(qiáng)的最終分類器。Adaboost 算法系統(tǒng)具有較高的 檢測
    發(fā)表于 08-01 18:40

    FPGA在自動駕駛領(lǐng)域有哪些應(yīng)用?

    通過實(shí)現(xiàn)控制算法來增加系統(tǒng)的安全性和穩(wěn)定性。例如,FPGA可以用于實(shí)現(xiàn)車輛的防碰撞系統(tǒng),通過實(shí)時監(jiān)測并處理傳感器數(shù)據(jù),預(yù)測并避免潛在的碰撞風(fēng)險。 四、具體實(shí)例以國內(nèi)某個自動豪華車型為例
    發(fā)表于 07-29 17:09

    FPGA在人工智能中的應(yīng)用有哪些?

    ,FPGA可以快速調(diào)整其硬件結(jié)構(gòu)以適應(yīng)新的算法,而無需更換整個硬件系統(tǒng)。 二、云計算加速FPGA也被廣泛應(yīng)用于云計算領(lǐng)域,用于加速各種網(wǎng)絡(luò)功能,如數(shù)據(jù)包的控制、分類和改寫等。這樣可以提
    發(fā)表于 07-29 17:05

    基于FPGA的指紋識別系統(tǒng)設(shè)計

    隨著人們對安全問題的日益重視,指紋識別作為一種高效、可靠的生物識別技術(shù),在多個領(lǐng)域得到了廣泛應(yīng)用。本文設(shè)計并實(shí)現(xiàn)了一種基于FPGA的嵌入式指紋識別系統(tǒng),該系統(tǒng)利用FPGA的高集成度、低
    的頭像 發(fā)表于 07-17 16:33 ?1785次閱讀

    基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計

    基于FPGA的CCD工業(yè)相機(jī)系統(tǒng)設(shè)計是一個綜合性的項(xiàng)目,它結(jié)合了硬件電路設(shè)計、FPGA編程以及圖像處理技術(shù)。以下是一個詳細(xì)的系統(tǒng)設(shè)計方案,包括設(shè)計概述、硬件架構(gòu)、
    的頭像 發(fā)表于 07-17 11:24 ?1847次閱讀

    基于FPGA的圖像采集與顯示系統(tǒng)設(shè)計

    源和固有的并行處理能力,在數(shù)字信號處理、硬件加速、汽車電子等領(lǐng)域得到了廣泛應(yīng)用。在圖像采集與顯示系統(tǒng)中,FPGA能夠?qū)崿F(xiàn)高速、并行的數(shù)據(jù)處理,顯著提高系統(tǒng)的實(shí)時性和性能。本文設(shè)計了一個基于FP
    的頭像 發(fā)表于 07-17 10:58 ?2537次閱讀

    FPGA能實(shí)現(xiàn)什么樣的算法?

    FPGA功能如此強(qiáng)大,請問用FPGA能實(shí)現(xiàn)或者比較適合實(shí)現(xiàn)什么樣的算法
    發(fā)表于 05-26 20:18

    基于FPGA的實(shí)時邊緣檢測系統(tǒng)設(shè)計,Sobel圖像邊緣檢測,FPGA圖像處理

    摘要 :本文設(shè)計了一種 基于 FPGA 的實(shí)時邊緣檢測系統(tǒng) ,使用OV5640 攝像頭模塊獲取實(shí)時的視頻圖像數(shù)據(jù),提取圖像邊緣信息并通過 VGA顯示。FPGA 內(nèi)部使用流水線設(shè)計和 并行運(yùn)算加速
    發(fā)表于 05-24 07:45

    算法系列:彩色轉(zhuǎn)灰度

    今天和大俠簡單聊一聊彩色轉(zhuǎn)灰度的算法,話不多說,上貨。 一、基礎(chǔ)  對于彩色轉(zhuǎn)灰度,有一個很著名的心理學(xué)公式: Gray = R*0.299 + G*0.587 + B*0.114 二
    發(fā)表于 05-22 19:02