chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AI設計中不可忽視的三個挑戰(zhàn)

454398 ? 來源:EETimes ? 作者:ASPENCORE網(wǎng)絡 ? 2020-12-30 15:14 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

以下是摘錄給我們的合作伙伴內容計劃的文章的摘錄,標題為“利用自然與養(yǎng)育來構建驚人的AI SoC”。它由Synopsys產品營銷經理Ron Lowman撰寫,最初出現(xiàn)在EETimes上。

依靠傳統(tǒng)的設計流程將不會產生每個公司都追求的高性能,市場領先的AI解決方案。設計人員必須考慮各種各樣的半導體解決方案。一個Semico公司2018市場報告中指出,“對于訓練和推理架構正在不斷地改進,在最佳配置,提供表演權水平到達?!?/p>

數(shù)據(jù)中心架構包括GPUFPGA,ASICCPU,加速器和高性能計算(HPC)解決方案,而移動市場則是諸如ISP,DSP,多核應用處理器,音頻之類的異構片上處理解決方案的大雜燴。和傳感器處理子系統(tǒng)。這些異構解決方案可通過專有的SDK有效利用,以適應AI和深度學習功能。此外,基于預期的自主能力,汽車市場將出現(xiàn)巨大變化。例如,可以預料,第5級自治SoC的帶寬和計算能力比第2級以上自治SoC支持的性能要高得多。

這些AI設計中的三個始終如一的挑戰(zhàn)包括:

添加專門的處理功能,可以更高效地執(zhí)行必要的數(shù)學運算,例如矩陣乘法和點積

高效的內存訪問,用于處理深度學習所需的唯一系數(shù)(例如權重和激活)

可靠的,經過驗證的實時接口,用于芯片到芯片,芯片到云,傳感器數(shù)據(jù)以及加速器到主機的連接

機器學習算法的最大障礙之一是傳統(tǒng)SoC架構的內存訪問和處理能力沒有達到所需的效率。例如,人們批評流行的馮·諾依曼(von Neumann)架構對AI不夠有效,導致人們爭相開發(fā)更好的機器(即SoC系統(tǒng)設計)。

那些幸運地設計出第二代和第三代針對AI的SoC的人已經添加了更高效的AI硬件加速器,并且/或者選擇為現(xiàn)有ISP和DSP添加功能以適應神經網(wǎng)絡的挑戰(zhàn)。

但是,僅添加高效的矩陣乘法加速器或高帶寬內存接口已被證明是有幫助的,但不足以成為AI的市場領導者,從而強化了在特定于AI的系統(tǒng)設計期間進行特定優(yōu)化的概念。

機器學習和深度學習適用于各種各樣的應用程序,因此設計人員在定義特定硬件實現(xiàn)目標的方式上千差萬別。另外,機器學習數(shù)學的進步正在迅速變化,這使體系結構靈活性成為一個強烈的要求。對于垂直整合的公司,他們可以將設計范圍縮小到特定目的,增加優(yōu)化程度,但也可以靈活地匹配其他不斷發(fā)展的算法。

最后,如《林利微處理器報告》(Linley Microprocessor Report)的“AI基準仍然不成熟”所述,跨AI算法和芯片的基準測試仍處于起步階段:

“幾個流行的基準測試程序評估CPU和圖形性能,但是即使AI工作負載變得越來越普遍,比較AI性能仍然是一個挑戰(zhàn)。許多芯片供應商僅引用每秒浮點運算的峰值執(zhí)行速率,或者對于僅整數(shù)設計而言,每秒引用的峰值執(zhí)行速率。但是,像CPU一樣,由于軟件,內存或設計中的其他部分存在瓶頸,深度學習加速器(DLA)的工作性能通常遠低于其峰值理論性能。每個人都同意在運行實際應用程序時應該衡量性能,但是他們在什么應用程序以及如何運行它們上存在分歧?!保?019年1月)

有趣的新基準開始針對特定市場。例如,MLPerf目前正在提高培訓AI SoC的有效性,并計劃進行擴展。盡管這是應對基準測試挑戰(zhàn)的一個很好的開始,但培訓AI SoC只是影響系統(tǒng)結果的許多不同市場,算法,框架和壓縮技術的一小部分。

另一個組織AI-Benchmark致力于基準測試手機的AI功能。移動電話使用少數(shù)芯片組,其中一些芯片組的早期版本除了傳統(tǒng)處理器外不包含任何AI加速功能,而是實現(xiàn)了AI專用軟件開發(fā)套件(SDK)。這些基準表明,利用現(xiàn)有的非AI優(yōu)化處理解決方案無法提供所需的吞吐量。

所選的處理器或處理器陣列通常具有每秒最大的操作額定值或特定處理技術的特定最高頻率。處理器性能還取決于每個指令的能力。另一方面,接口IP(PCIe?,MIPI,DDR)和基礎IP(邏輯庫,內存編譯器)具有最大的理論內存帶寬和數(shù)據(jù)吞吐量級別,在接口IP的情況下,通常由標準組織定義。

但是,系統(tǒng)的真正性能不是這些部分的總和。它具有將處理器,內存接口和數(shù)據(jù)管道正確連接在一起的能力。系統(tǒng)整體性能是每個集成組件的功能以及如何優(yōu)化這些功能的結果。

設計人員在AI SoC的處理器,SDK,數(shù)學和其他有助于設計的方面取得了飛速發(fā)展的同時,這些變化使得難以進行逐個比較的能力。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 數(shù)據(jù)中心

    關注

    16

    文章

    5418

    瀏覽量

    74319
  • AI
    AI
    +關注

    關注

    88

    文章

    37012

    瀏覽量

    290006
  • 機器學習
    +關注

    關注

    66

    文章

    8528

    瀏覽量

    135861
  • AI算法
    +關注

    關注

    0

    文章

    265

    瀏覽量

    12969
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【「AI芯片:科技探索與AGI愿景」閱讀體驗】+AI芯片的需求和挑戰(zhàn)

    當今社會,AI已經發(fā)展很迅速了,但是你了解AI的發(fā)展歷程嗎?本章作者將為我們打開AI的發(fā)展歷程以及需求和挑戰(zhàn)的面紗。 從2017年開始生成式AI
    發(fā)表于 09-12 16:07

    邊聊安全 | 智能駕駛時代的新挑戰(zhàn)AI功能安全

    智能駕駛時代的新挑戰(zhàn)AI功能安全寫在前面:隨著人工智能(AI)技術在自動駕駛汽車等領域的快速發(fā)展,其功能安全性成為了一不可
    的頭像 發(fā)表于 09-05 16:20 ?1427次閱讀
    邊聊安全 | 智能駕駛時代的新<b class='flag-5'>挑戰(zhàn)</b>:<b class='flag-5'>AI</b>功能安全

    醫(yī)療AI進化的三個關鍵技術路徑

    2025年第二十二屆中國腦血管病論壇(CFCVD)上上演了一場顛覆性對決——“Deepseek”、“豆包”和“39AIAI(人工智能)模型與數(shù)位臨床醫(yī)生圍繞腦梗死、腦出血、顱內動脈瘤
    的頭像 發(fā)表于 07-17 14:19 ?4740次閱讀

    怎么結合嵌入式,Linux,和FPGA三個方向達到一均衡發(fā)展?

    在嵌入式領域,不少人都懷揣著讓嵌入式、Linux 和 FPGA 三個方向實現(xiàn)均衡發(fā)展的夢想,然而實踐卻面臨諸多挑戰(zhàn)。就像備受矚目的全棧工程師稚暉君,他從大學玩單片機起步,憑借將智能算法融入嵌入式而
    的頭像 發(fā)表于 06-25 10:08 ?521次閱讀
    怎么結合嵌入式,Linux,和FPGA<b class='flag-5'>三個</b>方向達到一<b class='flag-5'>個</b>均衡發(fā)展?

    半導體制造過程三個主要階段

    前段工藝(Front-End)、中段工藝(Middle-End)和后段工藝(Back-End)是半導體制造過程三個主要階段,它們在制造過程扮演著不同的角色。
    的頭像 發(fā)表于 03-28 09:47 ?4675次閱讀
    半導體制造過程<b class='flag-5'>中</b>的<b class='flag-5'>三個</b>主要階段

    如何檢測極管的三個

    可以用萬用表來初步確定極管的好壞及類型 (NPN 型還是 PNP 型 ),并辨別出e(發(fā)射極)、b(基極)、c(集電極)三個電極。
    發(fā)表于 03-08 16:40

    如何區(qū)分場效應管mos管三個引腳

    場效應管mos管三個引腳怎么區(qū)分
    發(fā)表于 03-07 09:20 ?0次下載

    不可忽視!四層PCB打樣設計的關鍵細節(jié)大盤點!

    一站式PCBA智造廠家今天為大家講講四層pcb打樣設計不可忽視細節(jié)有哪些?四層PCB打樣設計不可
    的頭像 發(fā)表于 03-04 09:25 ?504次閱讀

    Linux系統(tǒng)中最重要的三個命令

    Linux劍客是Linux系統(tǒng)中最重要的三個命令,它們以其強大的功能和廣泛的應用場景而聞名。這三個工具的組合使用幾乎可以完美應對Shell的數(shù)據(jù)分析場景,因此被統(tǒng)稱為Linux
    的頭像 發(fā)表于 03-03 10:37 ?657次閱讀

    使用DDS生成三個信號并在Vivado實現(xiàn)低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 實現(xiàn)低通濾波器。低通濾波器將濾除相關信號。
    的頭像 發(fā)表于 03-01 14:31 ?2223次閱讀
    使用DDS生成<b class='flag-5'>三個</b>信號并在Vivado<b class='flag-5'>中</b>實現(xiàn)低通濾波器

    請問DLP4710 EVM-LC的RGB三個LED的參數(shù)是多少?

    DLP4710 EVM-LC的RGB三個LED 的參數(shù)是多少?用什么產品代替可以滿足功率和亮度的要求
    發(fā)表于 02-26 07:50

    使用ADS1256三個通道作定時采集遇到的疑問求解

    各位專家,使用ADS1256三個通道作定時采集,采樣率30Ksps,單端輸入,AINCOM接2.5V參考電壓,其余輸入端懸空。測試,arm芯片開始能正常讀到數(shù)據(jù),但偶爾會三個
    發(fā)表于 12-26 06:18

    動態(tài)無功補償?shù)?b class='flag-5'>三個必要條件

    重要性愈發(fā)凸顯。本文將探討動態(tài)無功補償?shù)?b class='flag-5'>三個關鍵條件,以幫助電力系統(tǒng)運營者更好地應對復雜的電力需求和供給問題。 動態(tài)無功補償?shù)?b class='flag-5'>三個必要條件包括: 實時監(jiān)測電網(wǎng)功率因數(shù)和電壓波動 :動態(tài)無功補償系統(tǒng)應具備實時監(jiān)
    的頭像 發(fā)表于 11-12 14:05 ?868次閱讀
    動態(tài)無功補償?shù)?b class='flag-5'>三個</b>必要條件

    簡述光刻工藝的三個主要步驟

    “ 光刻作為半導體的關鍵工藝,其中包括3大步驟的工藝:涂膠、曝光、顯影。三個步驟有一異常,整個光刻工藝都需要返工處理,因此現(xiàn)場異常的處理顯得尤為關鍵”
    的頭像 發(fā)表于 10-22 13:52 ?2911次閱讀

    可調電阻三個腳怎么接 可調電阻怎么測量好壞

    可調電阻,也稱為電位器,是一種可以調節(jié)電阻值的電子元件。它通常有三個引腳:兩固定端和一可動端(或稱為中間抽頭)??烧{電阻的三個腳的連接方式和測量好壞的方法如下: 可調電阻
    的頭像 發(fā)表于 10-18 14:45 ?8759次閱讀