chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

設(shè)計(jì)PCB以獲得最佳電源完整性

PCB打樣 ? 2020-10-10 18:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在設(shè)計(jì)PCB時(shí),尤其是在涉及多種信號(hào)類型和電源方案的情況下,您將面臨為電路板找到正確的電源完整性解決方案的難題。盡管功率是電信號(hào)的屬性,但不要將功率完整性與信號(hào)完整性。但是,兩者對(duì)于您的電路板的操作都很重要,因此它們的優(yōu)化應(yīng)該包含在設(shè)計(jì)目標(biāo)中。但是在討論優(yōu)化電源完整性的方法之前,讓我們首先探討一下它對(duì)設(shè)計(jì)的影響。

什么是PCB電源完整性?

功率完整性可以定義為確保電氣系統(tǒng)及其所有元件具有所需功率的保證,以使操作可以充分發(fā)生或按預(yù)期進(jìn)行。為了進(jìn)行設(shè)計(jì)和分析,這不僅需要向有源組件提供足夠的功率,而且還需要保持功率水平并使電路板處理的所有信號(hào)的損耗最小化。從以前的角度來看,您的PCB可以看作是帶有配電網(wǎng)絡(luò)(PDN)的封閉式電氣系統(tǒng)。為了實(shí)現(xiàn)電源完整性,必須為所有組件或模塊提供操作所需水平的電源,這不僅僅是確保電壓等于或高于可接受水平。

在操作過程中,必須包括后面的觀點(diǎn),因?yàn)橐胼斎牒洼敵鲂盘?hào)會(huì)使情況變得更加復(fù)雜。數(shù)字電路取決于您的組件區(qū)分高電平和低電平(通常分別接近5V0V)和信號(hào)持續(xù)時(shí)間的能力。后者意味著還必須正確識(shí)別過渡時(shí)間或上升和下降時(shí)間。另外,模擬信號(hào)具有固有的頻率分量,該固有頻率分量與幅度一起定義了信號(hào)的質(zhì)量,必須予以保持。對(duì)于取決于頻率的信號(hào),主要問題包括外部干擾或噪聲以及沿傳輸路徑的移位,這可能會(huì)導(dǎo)致失真。

如今,PCB通常很小,而且組件密集。組件之間的這種緊密聯(lián)系,尤其是信號(hào)走線和電源路徑之間的緊密聯(lián)系,可能會(huì)成為電磁干擾(EMI)或信號(hào)噪聲的來源,并影響功率信號(hào)的穩(wěn)定性。在大多數(shù)情況下,您的電路板由一個(gè)或多個(gè)大功率組件組成,這些組件需要進(jìn)行功耗以防止對(duì)其他電路板元件造成不利影響。要對(duì)電源完整性進(jìn)行最佳管理,就需要將這些較高頻率的RF信號(hào)與PDN隔離開。電路板的電源完整性在很大程度上取決于您對(duì)設(shè)計(jì)技術(shù)的應(yīng)用以及其制造的選擇,以減輕這些潛在的問題并提高電源和信號(hào)的完整性。

最佳PCB電源完整性設(shè)計(jì)

PCB上管理電源完整性可以看作是在設(shè)計(jì)您的電路板時(shí),以使電源輸出變化最小化,走線和PDN之間的干擾最小化,并充分管理功率損耗和耗散。通過在設(shè)計(jì)過程中采用以下技巧,可以同時(shí)實(shí)現(xiàn)這些目標(biāo)。

電源完整性設(shè)計(jì)技巧1:充分利用電容濾波器

電容可以多種方式用于改善電源完整性。首先,應(yīng)選擇PCB疊層材料來管理整個(gè)頻率范圍內(nèi)的板電容。大容量電容器也可以用來減輕由于走線電感引起的電壓降。另外,可以在相鄰信號(hào)路徑之間放置去耦電容器,以最大程度地減少干擾。還應(yīng)使用由電容器,電感器電阻器組成的濾波器來消除諧波,并迅速抑制開關(guān)電路的頻率變化。

電源完整性設(shè)計(jì)技巧2:利用走線參數(shù)控制路徑阻抗

控制電源走線的阻抗至關(guān)重要??刂谱杩沟淖罴逊椒ㄊ强刂?/span>PCB走線寬度和銅厚。

電源完整性設(shè)計(jì)技巧3:為數(shù)字和模擬信號(hào)使用單獨(dú)的接地

正如組件和走線應(yīng)根據(jù)信號(hào)類型隔離一樣,接地也應(yīng)隔離。這可能要求您PCB堆疊 包括多個(gè)接地平面。

電源完整性設(shè)計(jì)技巧4:在電源輸入上使用穩(wěn)壓器

您的PDN容易受到電源波動(dòng)的影響。您應(yīng)該利用電壓或電流調(diào)節(jié)器來最大程度地減小這些變化的紋波影響并穩(wěn)定電路板組件的電源。

電源完整性設(shè)計(jì)技巧5:選擇有助于控制阻抗的材料

影響電源完整性的主要決定之一是電路板阻抗,它由您決定。 材料選擇。

通過遵循上面列出的提示,您將能夠優(yōu)化設(shè)計(jì)的電源完整性。

電源完整性是一個(gè)重要問題,應(yīng)作為您PCB設(shè)計(jì)的一部分加以解決。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 印制電路板
    +關(guān)注

    關(guān)注

    14

    文章

    972

    瀏覽量

    42776
  • PCB線路板
    +關(guān)注

    關(guān)注

    10

    文章

    440

    瀏覽量

    21060
  • PCB打樣
    +關(guān)注

    關(guān)注

    17

    文章

    2977

    瀏覽量

    23300
  • 華秋DFM
    +關(guān)注

    關(guān)注

    20

    文章

    3512

    瀏覽量

    6136
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是信號(hào)完整性

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    Samtec虎家大咖說 | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性電源完整性設(shè)計(jì)的問題,這些問題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強(qiáng)調(diào)了嚴(yán)格分析、細(xì)節(jié)工具表征以及深入理解基本原理的重要
    發(fā)表于 05-14 14:52 ?1068次閱讀
    Samtec虎家大咖說 | 淺談信號(hào)<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說一下,信號(hào)完整性為什么寫電源完整性?SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒有問題。如果提高認(rèn)知,將SI 大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計(jì)原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(jì)(文檔) v 疊層設(shè)計(jì) v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一
    發(fā)表于 05-08 16:30

    受控阻抗布線技術(shù)確保信號(hào)完整性

    核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對(duì)減少信號(hào)衰減起關(guān)鍵作用。受控阻抗布線
    的頭像 發(fā)表于 04-25 20:16 ?1010次閱讀
    受控阻抗布線技術(shù)確保信號(hào)<b class='flag-5'>完整性</b>

    使用羅德與施瓦茨RTE1104示波器進(jìn)行電源完整性測(cè)試

    瓦茨RTE1104示波器進(jìn)行電源完整性測(cè)試,確保電子設(shè)備的電源分配網(wǎng)絡(luò)(Power Distribution Network, PDN)能夠在各種工作條件下穩(wěn)定運(yùn)行。 ? 首先,我們
    的頭像 發(fā)表于 04-23 16:51 ?625次閱讀
    使用羅德與施瓦茨RTE1104示波器進(jìn)行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號(hào)完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開關(guān)速度的提高。當(dāng)高速信號(hào)的翻轉(zhuǎn)時(shí)間和系統(tǒng)的時(shí)鐘周期可以相比時(shí),具有分布參數(shù)的信號(hào)傳輸線、電源和地就和低速系統(tǒng)中的情
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測(cè)試

    在電子電路設(shè)計(jì)日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評(píng)估指標(biāo)。電源完整性測(cè)試旨
    的頭像 發(fā)表于 04-15 14:45 ?587次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會(huì)仿真信號(hào)完整性指標(biāo),并將其與實(shí)際測(cè)量值進(jìn)行比較。信號(hào)完整性測(cè)試只能檢查特定的結(jié)構(gòu),通常需要在測(cè)試前
    的頭像 發(fā)表于 04-11 17:21 ?1915次閱讀
    技術(shù)資訊 | 信號(hào)<b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性的分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開關(guān)器件數(shù)目不斷增加,核心電壓不斷減小的時(shí)候,
    發(fā)表于 03-10 17:15

    惡劣環(huán)境中的PCB信號(hào)完整性維護(hù)的實(shí)踐建議

    在現(xiàn)代電子設(shè)計(jì)中,PCB信號(hào)完整性是一個(gè)日益受到關(guān)注的話題。隨著物聯(lián)網(wǎng)和人工智能技術(shù)的快速發(fā)展,設(shè)備的小型化與高性能需求常常相互矛盾。芯片越小,操作復(fù)雜越高,隨之而來的電磁干擾問題也日益凸顯。盡管
    的頭像 發(fā)表于 01-17 12:31 ?1059次閱讀

    PCB信號(hào)完整性探討-PPT

    信號(hào)完整性(Signal lntegrity,SI)包含由于信號(hào)傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號(hào)質(zhì)量及延時(shí)等問題。 ? ?
    的頭像 發(fā)表于 01-15 11:30 ?930次閱讀
    <b class='flag-5'>PCB</b>信號(hào)<b class='flag-5'>完整性</b>探討-PPT

    使用環(huán)旭電子FEDS平臺(tái)解決電源完整性模擬難題

    在現(xiàn)代高速電子系統(tǒng)中,電源完整性是指確保電子系統(tǒng)中所有元件都能穩(wěn)定、準(zhǔn)確地獲得電源電壓和電流,確保系統(tǒng)穩(wěn)定運(yùn)行,避免受到雜訊或波動(dòng)的影響。
    的頭像 發(fā)表于 01-14 09:22 ?901次閱讀
    使用環(huán)旭電子FEDS平臺(tái)解決<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>模擬難題

    是德示波器在電源完整性分析中的應(yīng)用

    電源完整性(Power Integrity,PI)對(duì)于現(xiàn)代電子系統(tǒng)至關(guān)重要。隨著電子設(shè)備朝著高性能、小型化和低功耗方向發(fā)展,電源系統(tǒng)面臨著越來越大的挑戰(zhàn)。電源噪聲、電壓波動(dòng)、瞬態(tài)干擾等
    的頭像 發(fā)表于 01-07 11:05 ?671次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>分析中的應(yīng)用

    聽懂什么是信號(hào)完整性

    2024年12月20日14:00-16:00中星聯(lián)華科技將舉辦“高速信號(hào)完整性分析與測(cè)試”-“碼”上行動(dòng)系列線上講堂線上講堂。本期會(huì)議我們將為大家介紹高速串行總線傳輸基本框架,什么是信號(hào)完整性?高速
    的頭像 發(fā)表于 12-15 23:33 ?1025次閱讀
    聽懂什么是信號(hào)<b class='flag-5'>完整性</b>