現(xiàn)場(chǎng)問(wèn)答已精簡(jiǎn)、整理為文字版并收錄在課件 PPT 中,方便大家快速查閱。
課程內(nèi)容 | 理論講解 | 實(shí)例演示 |
前瞻性的并行開(kāi)發(fā)思維?????? | 01:50 | |
原理圖審核 | 05:15 | 19:50 |
EOS 分析 | 07:18 | 28:45 |
MTBF 分析 | 11:23 | 37:25 |
電源拓?fù)浞治?/p> | 13:25 | 40:20 |
Q&A | 見(jiàn)如下總結(jié) |
直播問(wèn)答整理如下,供大家參考。
現(xiàn)場(chǎng)來(lái)不及提問(wèn)、或錯(cuò)過(guò)直播的觀眾可以在后臺(tái)留言提問(wèn),我們會(huì)轉(zhuǎn)給相關(guān)技術(shù)人員進(jìn)行解答。
也歡迎大家就培訓(xùn)本身的改進(jìn)意見(jiàn)給我們留言,我們會(huì)根據(jù)大家的反饋調(diào)整今后的培訓(xùn)計(jì)劃。
01
Allegro X System Capture 支持多電壓不同上電源拓?fù)浞治鰡幔?/strong>
答:電源拓?fù)浞治鲋С侄鄠€(gè)電源輸入,每個(gè)電源輸入都可以獨(dú)立建模和查看。
02
器件庫(kù)能用網(wǎng)上下載的第三方庫(kù)嗎?
答:可以,Allegro X System Capture 目前支持 SamacSys 和 Ultra Librarian。
03
如果一個(gè)器件在庫(kù)中沒(méi)有模型,需要做分析,應(yīng)該怎么解決?
答:如果器件沒(méi)有仿真模型,Allegro X System Capture 會(huì)分配一個(gè)通用模型。這是首選方法,因?yàn)?a target="_blank">電阻或電容等元件不需要真實(shí)的 SPICE 模型。
04
這些原理圖完整性的屬性,除了支持庫(kù)里的器件,是否支持自己創(chuàng)建的器件?
答:設(shè)計(jì)完整性檢查支持所有部件。第三方庫(kù)中的組件、自繪部件以及定制組件均可進(jìn)行檢查和模擬。
05
如何在不同設(shè)計(jì)中重用用于 EOS?分析的設(shè)置?
答:確保庫(kù)設(shè)置正確,則無(wú)需進(jìn)行設(shè)置。如果設(shè)計(jì)人員需要更改組件,建議修改設(shè)計(jì)庫(kù)。
06
我可以只對(duì)設(shè)計(jì)的某個(gè)部分進(jìn)行仿真嗎?
答:Allegro X System Capture 中設(shè)計(jì)完整性檢查支持所有部件。第三方庫(kù)中的組件、自繪部件以及定制組件均可進(jìn)行檢查和模擬。
07
如果我正在進(jìn)行分析設(shè)置,而另一位工程師也在繼續(xù)設(shè)計(jì),這些設(shè)置保留在設(shè)計(jì)中嗎?
答:所有設(shè)計(jì)完整性設(shè)置都會(huì)隨設(shè)計(jì)一起保存,Allegro X Pulse?中的多個(gè)用戶(hù)可以在同一設(shè)計(jì)上工作。
-
Cadence
+關(guān)注
關(guān)注
65文章
954瀏覽量
143635 -
PCB 設(shè)計(jì)
+關(guān)注
關(guān)注
0文章
18瀏覽量
9788
發(fā)布評(píng)論請(qǐng)先 登錄
提供半導(dǎo)體工藝可靠性測(cè)試-WLR晶圓可靠性測(cè)試
電機(jī)微機(jī)控制系統(tǒng)可靠性分析
技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

中軟國(guó)際推出升級(jí)版一站式AI解決方案服務(wù)
UPS電源的安全性和可靠性分析
2024年度網(wǎng)課 I “一站式” PCB 設(shè)計(jì)——基于 Allegro X Design Platform 24.1 最新版本

PCB高可靠性化要求與發(fā)展——PCB高可靠性的影響因素(上)

Xpedition Schematic Analysis原理圖完整性分析工具簡(jiǎn)介

評(píng)論