chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

以DDR內存條為例教你進行SI仿真

454398 ? 2023-02-07 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著服務器、計算機機器性能需求的逐漸提高,高速率、高頻率 DDR 也開始應用于高端設計中。但目前針對 DDR 設計資料非常少,特別是針對信號完整性(SI)方面的,隨著 DDR 速率的提高,極易容易引起電路的 SI 問題,信號測試驗證也變得越來越困難。一般 DDR 信號測試、仿真驗證,大多數用 SPEED2000,大家在學習 DDR 仿真前,可以先補充 SPEED2000 的時域波形仿真和 IBIS 仿真基礎。今天我們以 DDR 內存條為例,進行簡單的 DDR SI 仿真供大家學習借鑒。

下面是在 Cadence 中 SPEED2000,具體軟件操作使用步驟,如下所示:

1. Cadence17.2 的 SPPED2000 在 Generator 里

2. 點擊 Generator 后會選擇 license,這里注意要全選,否則后面 DDR 仿真會報 spd error

3. 選擇 DDR Simulaion,點擊“l(fā)oad layout file”,選擇 layout 文件,支持 brd 文件,這里以 cadence 的內存條模板學習。

4. 選擇 enable DDR Simulation Mode,點擊 set up components and bus group,這里 cadence 的模板是一個內存條,所以控制芯片端為金手指接口,選擇 J1。

5. 點擊下一步,選擇內存,這里 U0-U7 都是內存顆粒。

6. 點擊下一步選擇串聯電阻,不用管,下一步,選擇 power,這里 VDD/VTT/GND 都勾上,點擊下一步

7. 選擇 power source VRM,cadence 的內存條已經定義了一個 VRM,Vsource 和 Vterm,等于我們板上的 DCDC,點擊右邊會出現帶有 Editor 含義的 E,點擊 E,編輯電壓為 1.5 和 0.75,點擊下一步

8. 設置 BUS group,設置 A0~A15 為地址信號,命名為 ADDR

9. 設置 CLK

10. 設置 DATA

11. 下一步直到仿真信號預覽,檢查下是不是對的,點擊完成。

12. 在右側會出現 BUD Tree,設置 Bus tree,右鍵 J1,點擊“connect IBIS”,或者點擊左邊的“set up controller model”

13. 對 U0 同樣操作,定義完 IBIS 后,使用 copy IBIS to

14. 設置完 IBIS 模型后,選擇左側“select Bus groups for simulation”,設置仿真類型為寫,等級為 2(考慮耦合因素),速度為 1.333GHz,仿真時間為 40ns

15. 設置仿真激勵碼型,這里需要用到 Agilent 的碼型生成工具,官網有下載,選擇 PRBS7 碼型

16. 將 PRBS7 碼型粘貼到地址仿真碼型中,和數據除了 TQS 的碼型中,注意后面的兩個點不能刪除,2 個點代表循環(huán)。設置完成,點擊下方的 save analysis options

17. 至此,DDR 仿真參數設置完成,file -save as,保存一下,然后點擊開始仿真,大約需要 1~3 分鐘

18. 查看仿真結果,可以看 CLK/DATA/TQS 等波形,可以看到波形高頻分量損耗和反射串擾造成的波形失真,等等很多信息。(感覺仿的不對,但是仿了 5 遍了都是這樣)

審核編輯黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • DDR
    DDR
    +關注

    關注

    11

    文章

    761

    瀏覽量

    69564
  • 仿真
    +關注

    關注

    55

    文章

    4535

    瀏覽量

    138665
  • 內存條
    +關注

    關注

    0

    文章

    156

    瀏覽量

    20464
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    內存條價格閃崩,存儲市場步入下行周期?

    ,導致內存產能的戰(zhàn)略性重新分配。 ? 但在近期,這一現象卻發(fā)生了一些改變,不少報道表示,市場中消費級內存條正在從最高點降下來,而最多的甚至一天降了超過100美元。那這輪降價潮,意味著存儲市場真的已經漲到頭了?抑或短期的調整呢? ?
    的頭像 發(fā)表于 03-31 09:16 ?7231次閱讀

    深入解析TPS51116EVM評估模塊:DDR內存供電的理想之選

    深入解析TPS51116EVM評估模塊:DDR內存供電的理想之選 在電子工程師的日常工作中,DDR內存模塊設計高效、穩(wěn)定的電源解決方案是一
    的頭像 發(fā)表于 04-24 09:55 ?224次閱讀

    德明利推出CKD DDR5內存條 AI PC提供穩(wěn)定高頻內存解決方案

    德明利推出CKD DDR5內存條AI PC提供穩(wěn)定高頻內存解決方案 (高頻帶寬釋放性能潛力)
    的頭像 發(fā)表于 04-03 11:23 ?1917次閱讀
    德明利推出CKD <b class='flag-5'>DDR</b>5<b class='flag-5'>內存條</b> <b class='flag-5'>為</b>AI PC提供穩(wěn)定高頻<b class='flag-5'>內存</b>解決方案

    MAX17000評估套件:DDR內存電源解決方案的利器

    MAX17000評估套件:DDR內存電源解決方案的利器 作為電子工程師,我們在設計DDR內存電源解決方案時,常常需要一個可靠且高效的評估工具。MAX17000評估套件(EV kit)就
    的頭像 發(fā)表于 04-02 15:30 ?141次閱讀

    MAX1917:DDR內存電源管理的理想選擇

    Maxim推出的MAX1917,一款專為DDR內存和終端電源設計的同步降壓控制器。 文件下載: MAX1917.pdf 一、產品概述 MAX1917DDR
    的頭像 發(fā)表于 03-17 17:15 ?434次閱讀

    MAX17000:DDR2和DDR3內存電源管理解決方案的卓越之選

    MAX17000:DDR2和DDR3內存電源管理解決方案的卓越之選 一、引言 在當今的電子設備中,內存電源管理至關重要。對于筆記本電腦等設備中的DD
    的頭像 發(fā)表于 03-12 15:35 ?237次閱讀

    MAX17000A:DDR2和DDR3內存電源管理的理想之選

    MAX17000A:DDR2和DDR3內存電源管理的理想之選 產品概述 在筆記本電腦DDRDDR2和D
    的頭像 發(fā)表于 03-12 15:30 ?227次閱讀

    深度解析:DDR4、DDR5 與 LPDDR6 內存的驗證要點與挑戰(zhàn)

    如果你正在進行高速內存系統的設計或驗證,一定很清楚 DDR 技術持續(xù)演進,相關挑戰(zhàn)也不斷升級。每一代標準都帶來更高的帶寬、更低的功耗,同時也讓設計容錯空間變得更小。 目前 DDR 技術
    的頭像 發(fā)表于 03-06 14:47 ?391次閱讀
    深度解析:<b class='flag-5'>DDR</b>4、<b class='flag-5'>DDR</b>5 與 LPDDR6 <b class='flag-5'>內存</b>的驗證要點與挑戰(zhàn)

    內存條崩了?漲了十倍的內存顆粒賣給誰?內存芯片接下來怎么玩?

    內存條
    芯廣場
    發(fā)布于 :2026年01月26日 17:48:21

    DCDC芯片TPS54620的緩啟動時間仿真

    以下DCDC芯片TPS54620對緩啟動時間進行仿真
    的頭像 發(fā)表于 12-02 15:20 ?733次閱讀
    DCDC芯片TPS54620的緩啟動時間<b class='flag-5'>仿真</b>

    使用AXI4接口IP核進行DDR讀寫測試

    本章的實驗任務是在 PL 端自定義一個 AXI4 接口的 IP 核,通過 AXI_HP 接口對 PS 端 DDR3 進行讀寫測試,讀寫的內存大小是 4K 字節(jié)。
    的頭像 發(fā)表于 11-24 09:19 ?3922次閱讀
    使用AXI4接口IP核<b class='flag-5'>進行</b><b class='flag-5'>DDR</b>讀寫測試

    如何為蜂鳥添加DDR內存擴展

    本隊伍編號CICC3042,本文介紹如何為蜂鳥添加DDR內存擴展。一些需要大存儲空間的設計中經常需要使用DDR,這時我們希望蜂鳥可以訪問DDR
    發(fā)表于 10-31 06:07

    蜂鳥e203移植(Nexys4DDR)

    Wizard,同上操作,將名改為mmcm,修改生成時鐘頻率16M,改變復位方式低電平復位,即可完成IP核的調用;同時應注意這里IP核調用的化名稱應與system.v中保
    發(fā)表于 10-23 07:22

    Wisim SI頻域SI仿真軟件的核心特點及應用優(yōu)勢

    Wisim SI是一款高效、精準的頻域信號完整性物理驗證EDA仿真工具。能夠高效準確地設計人員提取信號或電源平面的網絡參數(S/Y/Z),并進行噪聲分布及諧振模式分析,在設計初期發(fā)現
    的頭像 發(fā)表于 09-11 11:42 ?1224次閱讀
    Wisim <b class='flag-5'>SI</b>頻域<b class='flag-5'>SI</b><b class='flag-5'>仿真</b>軟件的核心特點及應用優(yōu)勢

    DDR內存市場現狀和未來發(fā)展

    近年來,隨著人工智能(AI)、高性能計算(HPC)、5G通信和游戲產業(yè)的爆發(fā)式增長,DDR內存市場持續(xù)升溫。根據TrendForce數據,2023年全球DRAM市場規(guī)模已突破1000億美元,其中
    的頭像 發(fā)表于 06-25 11:21 ?2653次閱讀
    <b class='flag-5'>DDR</b><b class='flag-5'>內存</b>市場現狀和未來發(fā)展