chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

傳統(tǒng)與創(chuàng)新設(shè)計(jì)的區(qū)別有多大?

YCqV_FPGA_EETre ? 來源:FPGA開發(fā)圈 ? 作者:FPGA開發(fā)圈 ? 2020-11-03 11:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

對新設(shè)計(jì)方法的需求

當(dāng)今日益復(fù)雜的電子產(chǎn)品中所使用的先進(jìn)設(shè)計(jì)正在不斷對器件密度、性能和功耗的極限發(fā)起挑戰(zhàn),同時也對設(shè)計(jì)團(tuán)隊(duì)提出了挑戰(zhàn),要求他們在限定的預(yù)算內(nèi)按時完成設(shè)計(jì)目標(biāo)。 應(yīng)對這些設(shè)計(jì)挑戰(zhàn)的高效方法之一是將更多時間投入到更高的抽象層,這樣即可最大程度縮短驗(yàn)證時間和提升工作效率。對新設(shè)計(jì)方法的需求在下圖中得到了充分體現(xiàn),其中每個區(qū)域的面積分別代表設(shè)計(jì)流程中每個階段的開發(fā)工作量的比例。

對傳統(tǒng) RTL 方法而言,大部分工作主要耗費(fèi)在實(shí)現(xiàn)的細(xì)節(jié)工作上。

在高效設(shè)計(jì)方法中,大部分工作主要集中于設(shè)計(jì)系統(tǒng)和驗(yàn)證構(gòu)建的系統(tǒng)是否正確。

關(guān)于本指南

賽靈思編程器件含有數(shù)百萬個邏輯單元 (LC),并且集成的現(xiàn)代復(fù)雜電子系統(tǒng)也與日俱增。本高效設(shè)計(jì)方法指南提供了一整套最佳做法,旨在于較短的設(shè)計(jì)周期內(nèi)完成此類復(fù)雜系統(tǒng)的創(chuàng)建。

本方法指南主要圍繞下列概念展開:

使用并行開發(fā)流程來提供有價值的差分邏輯,使您的產(chǎn)品在市場中脫穎而出,并提供 shell 用于將此類差分邏輯與生態(tài)系統(tǒng)其余部分有機(jī)整合。

廣泛使用基于 C 語言的 IP 開發(fā)流程實(shí)現(xiàn)差分邏輯,使仿真速度較 RTL 仿真成倍增長,并提供時序精確且經(jīng)過最優(yōu)化的 RTL。

使用現(xiàn)有預(yù)驗(yàn)證的塊級和組件級 IP 來快速構(gòu)建 shell,將差分邏輯封裝到系統(tǒng)中。

使用腳本來實(shí)現(xiàn)從設(shè)計(jì)精確性驗(yàn)證到 FPGA 編程在內(nèi)整個流程的高度自動化。

本指南中的建議是根據(jù)多年來廣泛收集的專家級用戶經(jīng)驗(yàn)總結(jié)而成的。與傳統(tǒng) RTL 設(shè)計(jì)方法相比,這些建議持續(xù)不斷實(shí)現(xiàn)了各方面提升,包括:

1) 設(shè)計(jì)開發(fā)時間加快 4 倍。

2) 衍生設(shè)計(jì)開發(fā)時間加快 10 倍。

3) 結(jié)果質(zhì)量 (QoR) 提高 0.7 倍到 1.2 倍。

雖然本指南以大型復(fù)雜設(shè)計(jì)為重點(diǎn),但其中論述的做法也同樣適用于并已成功應(yīng)用到下列各類設(shè)計(jì)中:

數(shù)字信號處理

● 圖像處理

● 視頻

● 雷達(dá)

● 汽車

處理器加速

● 無線

● 存儲

控制系統(tǒng)

傳統(tǒng)方法與高效設(shè)計(jì)方法的區(qū)別

傳統(tǒng)設(shè)計(jì)方法

傳統(tǒng)設(shè)計(jì)開發(fā)首先是由有經(jīng)驗(yàn)的設(shè)計(jì)人員預(yù)估如何使用新技術(shù)來實(shí)現(xiàn)自己的設(shè)計(jì)、完成寄存器傳輸級(RTL)的設(shè)計(jì)捕獲、通過綜合和布局布線執(zhí)行一些嘗試以確認(rèn)自己的預(yù)估是否正確,然后繼續(xù)開展設(shè)計(jì)其余部分的捕獲工作。在此過程中通常需要逐一對每個塊進(jìn)行綜合,以重復(fù)確認(rèn)設(shè)計(jì)的實(shí)現(xiàn)細(xì)節(jié)是否可接受。 確認(rèn)設(shè)計(jì)能否提供所需功能的主要方法是對 RTL 進(jìn)行仿真。由于 RTL 可提供極為詳細(xì)的位精度和周期精度描述,雖然這些描述精度極高,但此流程仍較為緩慢且易于出錯。僅當(dāng)在 RTL 中捕獲設(shè)計(jì)中的所有塊之后才能執(zhí)行完整的系統(tǒng)驗(yàn)證,這往往會導(dǎo)致對 RTL 進(jìn)行反復(fù)調(diào)整。在系統(tǒng)中的全部塊驗(yàn)證完畢后,即可對其進(jìn)行集中布局布線,此時才能完全確認(rèn)先前預(yù)估的時序和面積的精確性,或者發(fā)現(xiàn)其中不精確的地方。這也往往會導(dǎo)致對 RTL 進(jìn)行更改、重新啟動系統(tǒng)驗(yàn)證以及重新進(jìn)行實(shí)現(xiàn)。 設(shè)計(jì)人員現(xiàn)在通常需要在給定工程中實(shí)現(xiàn)數(shù)十萬行 RTL 代碼,把大部分設(shè)計(jì)時間都用在實(shí)現(xiàn)的細(xì)節(jié)工作上。如圖 1-1 所示,設(shè)計(jì)人員把更多時間用在設(shè)計(jì)的實(shí)現(xiàn)上,而不是設(shè)計(jì)出使所有產(chǎn)品保持競爭力所需的新穎創(chuàng)新的解決方案。

無論是采用更新的技術(shù)以提升性能,還是采用更緩慢的技術(shù)以提供更具競爭力的定價,都意味著必須重寫大部分 RTL,并且設(shè)計(jì)人員必須重新實(shí)現(xiàn)寄存器間的大量邏輯。

高效設(shè)計(jì)方法指南

高效設(shè)計(jì)方法沿襲了傳統(tǒng) RTL 方法的基本步驟,如圖 1-1 所示。但是,它能夠讓設(shè)計(jì)人員把更多時間用來設(shè)計(jì)增值解決高效設(shè)計(jì)方法,該方法的主要特性包括:

提出了隨差分邏輯并行開發(fā)并驗(yàn)證的 shell 概念。此 shell 包含差分邏輯,用于捕獲獨(dú)立設(shè)計(jì)工程中的 I/O 外設(shè)和接口。

使用基于 C 語言的 IP 仿真,使仿真時間相比于傳統(tǒng) RTL 仿真縮短多個數(shù)量級,為設(shè)計(jì)人員提供了設(shè)計(jì)理想解決方案的時間。

借助賽靈思 VivadoDesign Suite 利用基于 C 語言的 IP 開發(fā)、IP 復(fù)用和標(biāo)準(zhǔn)接口,實(shí)現(xiàn)時序收斂的高度自動化。

使用 Vivado IP 目錄輕松復(fù)用您自己的塊級和組件級 IP,還能輕松獲取賽靈思 IP,這些 IP 均已驗(yàn)證且已知在技術(shù)中能夠有效。

高效設(shè)計(jì)方法中的所有步驟都能交互執(zhí)行,也可使用命令行腳本來執(zhí)行。所有人工交互的結(jié)果均可保存到腳本,實(shí)現(xiàn)從設(shè)計(jì)仿真直至 FPGA 編程的整個流程的完全自動化。根據(jù)您的設(shè)計(jì)和 RTL 系統(tǒng)級仿真的運(yùn)行時間,該流程通常在任何 RTL 設(shè)計(jì)仿真完成之前即可在開發(fā)板上生成 FPGA 比特流并對設(shè)計(jì)進(jìn)行測試。

創(chuàng)建衍生設(shè)計(jì)時,效率提升將更為明顯?;?C語言的 IP 能夠與不同器件、技術(shù)和時鐘速度輕松對應(yīng),就像更改工具選項(xiàng)一樣簡單。完全腳本化的流程與通過 C 語言綜合實(shí)現(xiàn)的自動時序收斂意味著能夠快速完成衍生設(shè)計(jì)的驗(yàn)證和組裝。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1798

    瀏覽量

    133435
  • C語言
    +關(guān)注

    關(guān)注

    183

    文章

    7644

    瀏覽量

    145603
  • 可編程器件
    +關(guān)注

    關(guān)注

    2

    文章

    60

    瀏覽量

    21376

原文標(biāo)題:傳統(tǒng)與創(chuàng)新設(shè)計(jì)的區(qū)別有多大?看了它你就知道了!

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發(fā)圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    雷曼光電智慧一體機(jī)榮獲2025 TITAN創(chuàng)新設(shè)計(jì)金獎

    近日,2025 TITAN創(chuàng)新獎( Titan Innovation Awards)評選結(jié)果正式揭曉,雷曼智慧一體機(jī)憑借自主研發(fā)的核心技術(shù)與突破性設(shè)計(jì),成功摘得2025 Titan創(chuàng)新設(shè)計(jì)金獎。
    的頭像 發(fā)表于 12-18 11:40 ?621次閱讀

    喜訊!雅特力科技榮獲“電機(jī)創(chuàng)新設(shè)計(jì)先鋒企業(yè)”

    旨,覆蓋電機(jī)全產(chǎn)業(yè)鏈。憑借在電機(jī)控制領(lǐng)域的持續(xù)創(chuàng)新與卓越表現(xiàn),雅特力科技榮獲“電機(jī)創(chuàng)新設(shè)計(jì)先鋒企業(yè)”殊榮。在電機(jī)控制領(lǐng)域,傳統(tǒng)MCU普遍存在主頻不足、存儲受限、算法支持
    的頭像 發(fā)表于 11-04 11:51 ?643次閱讀
    喜訊!雅特力科技榮獲“電機(jī)<b class='flag-5'>創(chuàng)新設(shè)</b>計(jì)先鋒企業(yè)”

    極細(xì)同軸線與傳統(tǒng)射頻同軸線區(qū)別有哪些?

    極細(xì)同軸線束與傳統(tǒng)射頻同軸線的差別,主要體現(xiàn)在尺寸、傳輸信號類型、應(yīng)用場景和加工難度上。前者更多服務(wù)于高速數(shù)字信號傳輸,強(qiáng)調(diào)小型化與高速性;后者則立足于射頻通信,強(qiáng)調(diào)穩(wěn)定性與低損耗。兩者并非簡單的替代關(guān)系,而是在不同應(yīng)用需求下各有優(yōu)勢。
    的頭像 發(fā)表于 09-18 15:52 ?1951次閱讀
    極細(xì)同軸線與<b class='flag-5'>傳統(tǒng)</b>射頻同軸線<b class='flag-5'>區(qū)別有</b>哪些?

    工控機(jī)和電腦的區(qū)別有多大?你知道嗎

    工控機(jī)和電腦在我們的生活和工作中都扮演著重要角色,但它們之間存在著諸多區(qū)別。下面我們就來詳細(xì)探討一下。
    的頭像 發(fā)表于 09-13 11:15 ?6158次閱讀
    工控機(jī)和電腦的<b class='flag-5'>區(qū)別有</b><b class='flag-5'>多大</b>?你知道嗎

    【賽題補(bǔ)充說明】2025全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)杯賽

    【賽題發(fā)布】2025年全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)杯賽邀您鴻圖展翼共赴芯程!【賽題知多少】紫光同創(chuàng)賽題答疑專場|2025年全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競賽FPGA賽道【板卡借用申請開放
    的頭像 發(fā)表于 09-12 16:03 ?2088次閱讀
    【賽題補(bǔ)充說明】2025全國大學(xué)生FPGA<b class='flag-5'>創(chuàng)新設(shè)</b>計(jì)競賽紫光同創(chuàng)杯賽

    突破傳統(tǒng)桎梏,PPEC Workbench 開啟電源智能化設(shè)計(jì)新路徑

    傳統(tǒng)電源設(shè)計(jì)流程存在多方面痛點(diǎn),嚴(yán)重制約開發(fā)效率與創(chuàng)新節(jié)奏: 代碼編寫復(fù)雜,易錯率高,項(xiàng)目開發(fā)周期長。 電源拓?fù)溥x型與驗(yàn)證效率低下,缺乏系統(tǒng)化的輔助工具。 團(tuán)隊(duì)協(xié)作機(jī)制欠缺,信息流通壁壘高,項(xiàng)目整體
    發(fā)表于 08-26 11:40

    2025 FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)賽題發(fā)布

    嘿,各位懷揣夢想、創(chuàng)意無限的同學(xué)們!2025年全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競賽——FPGA創(chuàng)新設(shè)計(jì)競賽戰(zhàn)鼓已經(jīng)擂響,報(bào)名截至9月22日24點(diǎn),趕緊叫上小伙伴們,共同開啟一場屬于你們的創(chuàng)新實(shí)踐之旅!
    的頭像 發(fā)表于 08-25 09:42 ?5130次閱讀

    領(lǐng)導(dǎo)調(diào)研|劉非在臨平區(qū)調(diào)研傳統(tǒng)產(chǎn)業(yè)轉(zhuǎn)型升級:全面推進(jìn)科技創(chuàng)新和產(chǎn)業(yè)創(chuàng)新深度融合 加快傳統(tǒng)產(chǎn)業(yè)高端化

    劉非在臨平區(qū)調(diào)研傳統(tǒng)產(chǎn)業(yè)轉(zhuǎn)型升級時強(qiáng)調(diào)全面推進(jìn)科技創(chuàng)新和產(chǎn)業(yè)創(chuàng)新深度融合加快傳統(tǒng)產(chǎn)業(yè)高端化智能化綠色化發(fā)展22日,省委常委、市委書記劉非在臨平區(qū)調(diào)研
    的頭像 發(fā)表于 08-23 10:13 ?1012次閱讀
    領(lǐng)導(dǎo)調(diào)研|劉非在臨平區(qū)調(diào)研<b class='flag-5'>傳統(tǒng)</b>產(chǎn)業(yè)轉(zhuǎn)型升級:全面推進(jìn)科技<b class='flag-5'>創(chuàng)新</b>和產(chǎn)業(yè)<b class='flag-5'>創(chuàng)新</b>深度融合 加快<b class='flag-5'>傳統(tǒng)</b>產(chǎn)業(yè)高端化

    【賽題發(fā)布】2025年全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)杯賽邀您鴻圖展翼共赴芯程!

    賽事背景2025年全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競賽——FPGA創(chuàng)新設(shè)計(jì)競賽正在火熱報(bào)名中!本次大賽由中國電子學(xué)會指導(dǎo),中國電子教育學(xué)會主辦,東南大學(xué)和南京市江北新區(qū)管委會承辦,紫光同創(chuàng)作為杯賽企業(yè)
    的頭像 發(fā)表于 07-30 08:02 ?7651次閱讀
    【賽題發(fā)布】2025年全國大學(xué)生FPGA<b class='flag-5'>創(chuàng)新設(shè)</b>計(jì)競賽紫光同創(chuàng)杯賽邀您鴻圖展翼共赴芯程!

    在Linux中,用新設(shè)置對CY7C65215重新編程后,如何啟用新設(shè)置?

    在 Linux 系統(tǒng)下,如何 1.用 Linux 中的編程新設(shè)置配置 CY7C65215? 如\"USB 串口配置實(shí)用程序\" 或命令行 fwDownload.exe。 2.在
    發(fā)表于 05-26 08:23

    第六屆“先導(dǎo)杯”智能計(jì)算創(chuàng)新設(shè)計(jì)賽啟動

    今天,2025全國大學(xué)生計(jì)算機(jī)系統(tǒng)能力大賽在重慶正式啟動,由系統(tǒng)能力培養(yǎng)研究專家組發(fā)起、全國高校計(jì)算機(jī)教育研究會主辦、中科曙光與中國科學(xué)技術(shù)大學(xué)聯(lián)合承辦的第六屆“先導(dǎo)杯”智能計(jì)算創(chuàng)新設(shè)計(jì)賽同步啟動!
    的頭像 發(fā)表于 05-20 17:22 ?1428次閱讀

    PCBA 加工必備知識:選擇性波峰焊和傳統(tǒng)波峰焊區(qū)別大揭秘

    一站式PCBA加工廠家今天為大家講講PCBA加工選擇性波峰焊與傳統(tǒng)波峰焊有什么區(qū)別?選擇性波峰焊與傳統(tǒng)波峰焊的區(qū)別及應(yīng)用。在PCBA加工中,DIP插件焊接是確保產(chǎn)品連接可靠性的重要工序
    的頭像 發(fā)表于 05-08 09:21 ?1637次閱讀

    【賽題宣講會通知】2024全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)賽道專場

    原文標(biāo)題:【賽題宣講會通知】2024全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競賽紫光同創(chuàng)賽道專場文章出處:【微信公眾號:小眼睛科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
    的頭像 發(fā)表于 04-14 09:56 ?895次閱讀
    【賽題宣講會通知】2024全國大學(xué)生FPGA<b class='flag-5'>創(chuàng)新設(shè)</b>計(jì)競賽紫光同創(chuàng)賽道專場

    S32G DMA和Noc之間的區(qū)別是什么?

    當(dāng)我閱讀 S32G3 參考手冊時,我對 S32G DMA 和 Noc 之間的區(qū)別有疑問。由于 NoC 支持內(nèi)核、外設(shè)和 SRAM 之間的通信,并且 DMA 還可以在內(nèi)存塊和 I/O 塊之間傳輸數(shù)據(jù)(沒有內(nèi)核?我不確定)。
    發(fā)表于 03-17 08:25

    加強(qiáng)版PCB天線:提升無線通信性能的創(chuàng)新設(shè)計(jì)

    深圳安騰納天線|加強(qiáng)版PCB天線:提升無線通信性能的創(chuàng)新設(shè)計(jì)
    的頭像 發(fā)表于 03-12 09:02 ?1127次閱讀