chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

談?wù)勲娫赐暾苑抡娴谋匾?/h1>

電源完整性(PI,Power Integrity)就是為板級系統(tǒng)提供一個穩(wěn)定可靠的電源分配系統(tǒng)(PDS)。實質(zhì)上是要使系統(tǒng)在工作時,電源、地噪聲得到有效的控制,在一個很寬的頻帶范圍內(nèi)為芯片提供充足的能量,并充分抑制芯片工作時所引起的電壓波動、輻射及串?dāng)_。

本文將主要談?wù)勲娫赐暾?a target="_blank">仿真的必要性。

隨著超大規(guī)模集成電路工藝的發(fā)展,芯片工作電壓越來越低,而工作速度越來越快,功耗越來越大,單板的密度也越來越高,因此對電源供應(yīng)系統(tǒng)在整個工作頻帶內(nèi)的穩(wěn)定性提出了更高的要求。電源完整性設(shè)計的水平直接影響著系統(tǒng)的性能,如整機可靠性,信噪比與誤碼率,及EMI/EMC等重要指標(biāo)。板級電源通道阻抗過高和同步開關(guān)噪聲SSN過大會帶來嚴(yán)重的電源完整性問題,這些會給器件及系統(tǒng)工作穩(wěn)定性帶來致命的影響。PI設(shè)計就是通過合理的平面電容、分立電容、平面分割應(yīng)用確保板級電源通道阻抗?jié)M足要求,確保板級電源質(zhì)量符合器件及產(chǎn)品要求,確保信號質(zhì)量及器件、產(chǎn)品穩(wěn)定工作。

電源完整性PI與信號完整性SI的相互影響:從整個仿真領(lǐng)域來看,剛開始大家都把注意力放在信號完整性上,但是實際上電源完整性和信號完整性是相互影響相互制約的。電源、地平面在供電的同時也給信號線提供參考回路,直接決定回流路徑,從而影響信號的完整性;同樣信號完整性的不同處理方法也會給電源系統(tǒng)帶來不同的沖擊,進而影響電源的完整性設(shè)計。所以對電源完整性和信號的完整性地融會貫通是很有益處的。設(shè)計工程師在掌握了信號完整性設(shè)計方法之后,充實電源完整性設(shè)計知識顯得很有必要。

電源完整性研究的內(nèi)容:電源完整性仿真的內(nèi)容很多,但主要的幾個方面如下:

1:板級電源通道阻抗仿真分析,在充分利用平面電容的基礎(chǔ)上,通過仿真分析確定旁路電容的數(shù)量、種類、位置等,以確保板級電源通道阻抗?jié)M足器件穩(wěn)定工作要求。

2:板級直流壓降仿真分析,確保板級電源通道滿足器件的壓降限制要求。

3:板級諧振分析,避免板級諧振對電源質(zhì)量及EMI的致命影響等。

電源分配系統(tǒng)(PDS):上圖是一張經(jīng)典的電源分配系統(tǒng)特性 圖,相信大家都比較熟悉。從這個圖里面,我們可以將整個電源頻段分成幾部分。在低頻段,電源噪聲主要靠電源轉(zhuǎn)換芯片VRM來濾波。在幾MHZ到幾百MHZ的頻段,電源噪聲主要是由板級分立電容和PCB的電源地平面對來濾波。在高頻部分,電源噪聲主要是由PCB的電源地平面對和芯片內(nèi)部的高頻電容來濾波。我們在做仿真的時候,對低頻和高頻部分的仿真精度都還不準(zhǔn)確,真正有意義的頻段主要還是在幾MHZ到幾百MHZ這個頻段。

目標(biāo)阻抗Ztarget

該聊聊大家都很熟悉的目標(biāo)阻抗Ztarget了。筆者認為,這個目標(biāo)阻抗是電源完整性仿真里的一個有用但不精確的標(biāo)準(zhǔn)。


大家都知道,電源測試的時候,主要是測試紋波,噪聲,但是業(yè)界目前還很難通過軟件進行時域的紋波噪聲仿真(一些大公司已經(jīng)通過測試來建立芯片的噪聲模型, 然后用這個模型直接仿真,得到的結(jié)果就是電源噪聲,但目前還處于探索階段,沒有推廣使用),而是仿真電源分配系統(tǒng)的電源阻抗,他們的關(guān)系可以通過V=R/I來聯(lián)系。因此如果還是仿真阻抗曲線的話,測試與仿真不能形成閉環(huán)。

在衡量這個阻抗曲線是否能滿足要求的時候,使用了這個目標(biāo)阻抗的標(biāo)準(zhǔn),但是仔細想想,這個標(biāo)準(zhǔn)還是有很多問題的,比如:這里的電流多大合適?實際的單板功耗是一個動態(tài)功耗,是不端的變的。在單板的整個頻段范圍里,使用統(tǒng)一的目標(biāo)阻抗值,肯定也是不合理的,應(yīng)該是各個頻段,標(biāo)準(zhǔn)不一樣。

雖然有這些問題存在,但這個標(biāo)準(zhǔn)還是很有用的,可以通過這個標(biāo)準(zhǔn)衡量電源平面的好壞。就如目前的時序計算,大家基本上都是通過公式對時序進行計算,就是所 謂的靜態(tài)時序分析。雖然這個靜態(tài)時序分析對電源波動,ISI,SSN等問題考慮不周到,也就是說計算結(jié)果不準(zhǔn)確,但用來衡量接口時序還是很有用的。因此筆 者認為,目標(biāo)阻抗是一個有用而不準(zhǔn)確的標(biāo)準(zhǔn)。

關(guān)于電容的資料很多,這里只做簡單介紹,下次將介紹在PI仿真里面很重要的平面板電容。

電容不僅僅是電容:在頻率很高時,電容不能再被當(dāng)作一個理想的電容看,而應(yīng)該充分考慮到它的寄生參數(shù)效應(yīng),通常電容的寄生參數(shù)為ESR,ESL。串聯(lián)的RLC電路在f處諧振。其曲線如下圖。圖中f為串聯(lián)諧振頻率(SRF),在f之前為容性,而在f之后,則為感性,相當(dāng)一個電感,所以在選擇濾波電容時,必須使電容器工作在諧振頻率之前。

在仿真的時候,由于目前VRM的模型基本上是不準(zhǔn)確的,低頻的濾波靠DC/DC電源轉(zhuǎn)換芯片來完成,一般300K以下的低頻阻抗曲線是不準(zhǔn)確地。頻率范圍的上限一般取信號的截止頻率fknee=0.35 /Trrise,其中Trise為信號上升時間。

但是也要明白一點,如果你只是做板級電源完整性仿真,最多考慮到1G就可以了,因為大于1G以后,要靠芯片內(nèi)部的電容來濾波,在做板級仿真的時候,沒有芯 片內(nèi)部的模型,所以高頻部分的仿真也是不準(zhǔn)確的。當(dāng)然了,如果您有芯片內(nèi)部的信息,也可以用SIWAVE等軟件做DIE-PACKAGE-BOARD的協(xié) 同仿真,高頻部分也就準(zhǔn)確了。

因此很多情況下,低頻仿真不出電源負反饋、高頻仿真不出芯片內(nèi)電容, 我們不要把仿真的結(jié)果當(dāng)做絕對值,可以把它當(dāng)作是相對值,通過去耦電容的選擇和放置、電源和地平面的分割等方法來優(yōu)化阻抗。祝愿各位在做仿真的時候能靈活運用。

責(zé)任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 旁路電容
    +關(guān)注

    關(guān)注

    7

    文章

    179

    瀏覽量

    25639
  • 仿真
    +關(guān)注

    關(guān)注

    54

    文章

    4483

    瀏覽量

    138279
  • 電源完整性
    +關(guān)注

    關(guān)注

    9

    文章

    226

    瀏覽量

    21968

原文標(biāo)題:PCB設(shè)計:談?wù)勲娫赐暾苑抡娴谋匾裕?0201201)

文章出處:【微信號:EMC_EMI,微信公眾號:電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Wisim DC電源完整性EDA物理驗證仿真工具介紹

    Wisim DC是一款高效、高性能的平臺級電源完整性EDA物理驗證仿真工具??煽焖僭\斷IC封裝和系統(tǒng)級板圖內(nèi)的設(shè)計缺陷和電源管理風(fēng)險,通過定位板圖中的“熱點”,自動優(yōu)化VRM感應(yīng)線位置
    的頭像 發(fā)表于 09-26 15:57 ?626次閱讀
    Wisim DC<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>EDA物理驗證<b class='flag-5'>仿真</b>工具介紹

    PCB電源完整性的雙面視角

    雖然和高速先生合作了很多電源仿真項目,但是我始終沒弄明白:為什么我提的需求是電源滿足3%的時域噪聲要求,他們卻給我仿真的是頻域的PDN阻抗呢?
    的頭像 發(fā)表于 09-04 13:46 ?484次閱讀
    PCB<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>的雙面視角

    什么是信號完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號完整性?.pdf》資料免費下載
    發(fā)表于 07-09 15:10 ?1次下載

    是德DSOX1204A示波器在電源完整性測試中的關(guān)鍵優(yōu)勢

    電源完整性(Power Integrity, PI)是電子設(shè)備設(shè)計中至關(guān)重要的一環(huán),直接影響系統(tǒng)的穩(wěn)定性、可靠和能效。隨著電子設(shè)備向高頻化、高功率密度方向快速發(fā)展,電源
    的頭像 發(fā)表于 06-24 12:01 ?631次閱讀
    是德DSOX1204A示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試中的關(guān)鍵優(yōu)勢

    了解信號完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數(shù)據(jù)中心的興起,信號完整性 (SI) 變得至關(guān)重要,這樣才能以更高的速度傳輸海量數(shù)據(jù)。為確保信號完整性
    的頭像 發(fā)表于 05-25 11:54 ?1362次閱讀
    了解信號<b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說 | 淺談信號完整性以及電源完整性

    前言 在這一期的Samtec虎家大咖說節(jié)目中,Samtec信號完整性(SI)和電源完整性(PI)專家Scott McMorrow、Rich Mellitz和Istvan Novak回答了觀眾的提問
    發(fā)表于 05-14 14:52 ?1196次閱讀
    Samtec虎家大咖說 | 淺談信號<b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識

    先說一下,信號完整性為什么寫電源完整性?SI 只是針對高速信號的部分,這樣的理解沒有問題。如果提高認知,將SI 以大類來看,SI&amp;PI&amp;EMI 三者
    發(fā)表于 05-13 14:41

    各種常用電路模塊設(shè)計原則:電源完整性

    課題內(nèi)容 v 電源完整性設(shè)計(文檔) v 疊層設(shè)計 v 電源平面 v 去耦電容 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點贊、評論支持一
    發(fā)表于 05-08 16:30

    信號完整性測試基礎(chǔ)知識

    在當(dāng)今快速發(fā)展的數(shù)字時代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性(Signal Integrity,簡稱SI)問題變得越來越重要。信號完整性是高速互連系統(tǒng)設(shè)計的基石
    的頭像 發(fā)表于 04-24 16:42 ?4172次閱讀
    信號<b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    使用羅德與施瓦茨RTE1104示波器進行電源完整性測試

    電源完整性(Power Integrity, PI)測試在現(xiàn)代電子系統(tǒng)設(shè)計中至關(guān)重要。隨著電子設(shè)備對電源質(zhì)量的要求越來越高,電源噪聲和瞬態(tài)變化對系統(tǒng)性能的影響愈發(fā)顯著。本文將詳細介紹如
    的頭像 發(fā)表于 04-23 16:51 ?959次閱讀
    使用羅德與施瓦茨RTE1104示波器進行<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    電源完整性分析及其應(yīng)用

    。 與信號完整性是指信號在傳輸線上的質(zhì)量相對應(yīng),電源完整性是指高速電路系統(tǒng)中電源和地的質(zhì)量。它在對高速電路進行仿真時,往往會因信號參考層的不
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測試

    在電子電路設(shè)計日益復(fù)雜和高速的今天,電源完整性(Power Integrity, PI)已成為電子系統(tǒng)可靠的重要評估指標(biāo)。電源完整性測試旨
    的頭像 發(fā)表于 04-15 14:45 ?796次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測試

    技術(shù)資訊 | 信號完整性測試基礎(chǔ)知識

    本文重點信號完整性測試需要從測試電路板和原型獲取實驗數(shù)據(jù)并加以分析。在理想的工作流程中,還會仿真信號完整性指標(biāo),并將其與實際測量值進行比較。信號完整性測試只能檢查特定的結(jié)構(gòu),通常需要在
    的頭像 發(fā)表于 04-11 17:21 ?2336次閱讀
    技術(shù)資訊 | 信號<b class='flag-5'>完整性</b>測試基礎(chǔ)知識

    晶體管柵極多晶硅摻雜的原理和必要性

    本文介紹了多晶硅作為晶體管的柵極摻雜的原理和必要性。
    的頭像 發(fā)表于 04-02 09:22 ?2787次閱讀
    晶體管柵極多晶硅摻雜的原理和<b class='flag-5'>必要性</b>

    電源完整性理論基礎(chǔ)

    的波動往往會給系統(tǒng)帶來致命的影響,于是人們提出了新的名詞:電源完整性,簡稱 PI(power integrity)。其實,PI 和 SI 是緊密聯(lián)系在一起的,只是以往的 EDA 仿真工具在進行信號
    發(fā)表于 03-10 17:15