chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶體管:后FinFET時(shí)代的技術(shù)演進(jìn)

旺材芯片 ? 來源:旺材芯片 ? 作者:旺材芯片 ? 2020-12-30 17:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FinFET晶體管架構(gòu)是當(dāng)今半導(dǎo)體行業(yè)的主力軍。但是,隨著器件的持續(xù)微縮,短溝道效應(yīng)迫使業(yè)界引入新的晶體管架構(gòu)。在本文中,IMEC的3D混合微縮項(xiàng)目總監(jiān)Julien Ryckaert勾勒出了向2nm及以下技術(shù)節(jié)點(diǎn)發(fā)展的演進(jìn)之路。在這條令人振奮的道路上,他介紹了Nanosheet晶體管,F(xiàn)orksheet器件和CFET。其中一部分內(nèi)容已在2019 IEEE國際電子器件會(huì)議(IEDM)上發(fā)表。

FinFET:今天最先進(jìn)的晶體管 在每一代新技術(shù)上,芯片制造商都能夠?qū)⒕w管規(guī)格微縮0.7倍,從而實(shí)現(xiàn)15%的性能提升,50%的面積減小,40%的功耗降低以及35%的成本降低。幾年前,業(yè)界為了維持這種微縮路徑,從“老式”平面MOSFET過渡到FinFET晶體管架構(gòu)。在FinFET中,源極和漏極之間的溝道為fin的形式。柵極環(huán)繞該3D溝道,可從溝道的3個(gè)側(cè)面進(jìn)行控制。這種多柵極結(jié)構(gòu)可以抑制在柵極長度降低時(shí)帶來的短溝道效應(yīng)。

出色的短溝道控制能力至關(guān)重要,因?yàn)樗於似骷⒖s的基礎(chǔ),允許更短的溝道長度和更低的工作電壓。 2012年,首款商用22nm FinFET面世。從那時(shí)起,F(xiàn)inFET體系結(jié)構(gòu)進(jìn)行了持續(xù)的改進(jìn),以提高性能并減小面積。例如,F(xiàn)inFET的3D特性允許增加fin片高度,從而在相同的面積上獲得更高的器件驅(qū)動(dòng)電流。如今,業(yè)界正在加快生產(chǎn)的10nm / 7nm芯片也是基于FinFET。在最先進(jìn)的節(jié)點(diǎn)的標(biāo)準(zhǔn)單元大多是6T單元高度,也就是是每個(gè)器件最多擁有2根fin。

Nanosheet:器件進(jìn)化第一步 但是,隨著工藝微縮至5nm節(jié)點(diǎn),F(xiàn)inFET架構(gòu)可能不再是主流。在溝道長度小到一定值時(shí),F(xiàn)inFET結(jié)構(gòu)又無法提供足夠的靜電控制。最重要的是,向低軌標(biāo)準(zhǔn)單元的演進(jìn)需要向單fin器件過渡,即使fin高度進(jìn)一步增加,單fin器件也無法提供足夠的驅(qū)動(dòng)電流。

隨著技術(shù)節(jié)點(diǎn)的不斷變化,半導(dǎo)體行業(yè)并不急于轉(zhuǎn)向其他晶體管架構(gòu)。一些公司甚至可能決定在某些節(jié)點(diǎn)停留更長的時(shí)間。但是,仍然存在需要最新的“通用” CMOS解決方案的應(yīng)用,例如機(jī)器學(xué)習(xí),大數(shù)據(jù)分析和數(shù)據(jù)中心服務(wù)器。通過這種通用CMOS解決方案,可以在相同技術(shù)節(jié)點(diǎn)中使用相同的晶體管架構(gòu)來實(shí)現(xiàn)芯片上所有的功能。 在這里,Nanosheet可以來幫助解圍。

Nanosheet可以被視為FinFET器件的自然演變版本。想象一下將FinFET的溝道水平切割成多個(gè)單獨(dú)Nanosheet溝道,柵極也會(huì)完全環(huán)繞溝道。與FinFET相比,Nanosheet的這種GAA特性提供了出色的溝道控制能力。同時(shí),溝道在三維中的極佳分布使得單位面積的有效驅(qū)動(dòng)電流得以優(yōu)化。

從FinFET到Nanosheet的自然演變。

需要微縮助推器 在6T和5T的低單元高度下,向Nanosheet器件的遷移變得最佳,因?yàn)樵谶@種情況下,fin的減少會(huì)降低傳統(tǒng)基于FinFET的單元中的驅(qū)動(dòng)電流。 但是,如果不引入結(jié)構(gòu)化微縮助推器(如埋入式電源軌和環(huán)繞式接觸),就無法將單元高度從6T減小到5T。

電源軌為芯片的不同組件提供電源,并且一般由BEOL中Mint和M1層提供。但是,它們?cè)谀抢镎紦?jù)了很大的空間。在嵌入式電源軌結(jié)構(gòu)中,電源軌埋在芯片的前段,以幫助釋放互連的布線資源。此外,它們?yōu)椴捎霉?jié)距微縮而增加BEOL電阻的技術(shù)提供了較低的電阻局部電流分布。BEOL沒有電源軌后,可以將標(biāo)準(zhǔn)單元的高度從6T進(jìn)一步降低到5T。

下一步:縮小p和n之間的間距 隨著走向更小的軌道高度的旅程的繼續(xù),單元高度的進(jìn)一步減小將要求標(biāo)準(zhǔn)單元內(nèi)nFET和pFET器件之間的間距更小。但是,對(duì)于FinFET和Nanosheet而言,工藝限制了這些n和p器件之間的間距。例如,在FinFET架構(gòu)中,通常在n和p之間需要2個(gè)dummy fin的間距,這最多消耗總可用空間的40-50%。

為了擴(kuò)大這些器件的可微縮性,IMEC最近提出了一種創(chuàng)新的架構(gòu),稱為Forksheet器件。Forksheet可以被認(rèn)為是Nanosheet的自然延伸。 與Nanosheet相比,現(xiàn)在溝道由叉形柵極結(jié)構(gòu)控制,這是通過在柵極圖案化之前在p和nMOS器件之間引入“介電墻”來實(shí)現(xiàn)的。該墻將p柵溝槽與n柵溝槽物理隔離,從而允許更緊密的n到p間距。

從FinFET到Nanosheet再到Forksheet的自然演變。 用于制造Forksheet的工藝流程與用于制造Nanosheet的工藝流程相似,僅增加一些額外的工藝步驟。n和p之間的介電隔離還具有一些工藝優(yōu)勢(shì),例如填充功函數(shù)金屬的工藝更簡化。在此基礎(chǔ)上,由于大幅減少了n到p的間距,預(yù)計(jì)該Forksheet具有更佳的面積和性能的可微縮性。

Forksheet工藝流程中的關(guān)鍵步驟,即有源區(qū)形成后“介電墻”的形成步驟。

Forksheet:性能和面積的改進(jìn) IMEC的研究人員最近使用TCAD仿真來量化Forksheet架構(gòu)的預(yù)期PPA潛力。所研究的器件針對(duì)IMEC的2nm技術(shù)節(jié)點(diǎn),采用42nm的接觸柵節(jié)距和16nm的金屬間距的5T標(biāo)準(zhǔn)單元庫。擬議的設(shè)計(jì)包括一些微縮助推器,例如埋入式電源軌和環(huán)繞接觸。 與Nanosheet器件相比,已計(jì)算出10%的速度增益(恒定功率)和24%的功率減?。ê愣ㄋ俣龋?。

這種性能提升的部分原因是由于柵極-漏極重疊較小而導(dǎo)致的(寄生)Miller電容減小??捎每臻g還可以用于增加sheet寬度,從而提高驅(qū)動(dòng)電流。最后,可以利用從n到p的間距減小將軌道高度從5T縮小到4.3T,從而使單元面積減小20%。在SRAM設(shè)計(jì)中,仿真結(jié)果表明,在8nm 的pn間距下,單元面積的微縮比例和性能提高了30%。

SRAM半單元的版圖,用于a)FinFET,b)GAA Nanosheet和c)Forksheet。由于pn間距不受柵極擴(kuò)展(GE),柵極切割(GC)或dummy fin gate tuck(DFGT)的影響,因此Forksheet可以提供高達(dá)30%的位單元高度微縮比例。 在從平面到FinFET以及垂直堆疊的Nanosheet的自然進(jìn)化中,可以將Forksheet視為下一版本。以上特性證明了其作為2nm技術(shù)節(jié)點(diǎn)的最終邏輯“通用” CMOS器件的潛力。在進(jìn)一步的研究中,需要解決將這些器件完全投入生產(chǎn)的工藝挑戰(zhàn)。

CFET:通往3T邏輯標(biāo)準(zhǔn)單元的道路 小于5T時(shí),單元高度的進(jìn)一步降低主要受到可布線性問題的限制,而且這個(gè)問題應(yīng)在邏輯區(qū)塊級(jí)別進(jìn)行評(píng)估。為了優(yōu)化可布線性,我們將進(jìn)入CFET時(shí)代,進(jìn)一步推動(dòng)了摩爾定律的發(fā)展。 CFET的概念在于將nFET“折疊”在pFET之上,這樣就充分利用了器件3D微縮的潛力。 由于具有堆疊特性,CFET擁有2個(gè)局部互連層,這為內(nèi)部單元布線和減小單元面積提供了更大的自由度。單元之間的可布線性也可以大大改善。

CFET架構(gòu)具有2個(gè)局部互連層以及pn 堆疊CMOS基本結(jié)構(gòu)。 初步評(píng)估表明,基于FinFET的4T CFET可以對(duì)標(biāo)甚至超過5T“標(biāo)準(zhǔn)” FinFET器件的標(biāo)準(zhǔn)單元功率性能指標(biāo)。它還可以提供面積縮小25%的標(biāo)準(zhǔn)單元和SRAM單元?;贜anosheet的CFET可以提供額外的性能提升,并且對(duì)于縮小到3T邏輯標(biāo)準(zhǔn)單元來說是必需的。

結(jié)論 在本文中,IMEC提出了一條通往2nm及以下技術(shù)節(jié)點(diǎn)的最終規(guī)?;壿嬈骷难葸M(jìn)路徑。在今天的主流FinFET之后出現(xiàn)了Nanosheet器件,該器件提供了出色的溝道控制功能,同時(shí)又增加了有限的工藝復(fù)雜性。當(dāng)配合定標(biāo)助推器時(shí),具有5T軌道高度的標(biāo)準(zhǔn)單元將觸手可及。下一步,F(xiàn)orksheet可能會(huì)進(jìn)場,由于減小了n到p的間距,因此提供了通往4.3T單元的可能性。相關(guān)工藝仿真證實(shí)了其在2nm技術(shù)節(jié)點(diǎn)上的潛力。CFET作為最緊湊的CMOS結(jié)構(gòu),為實(shí)現(xiàn)3T邏輯標(biāo)準(zhǔn)單元帶來了希望。

責(zé)任編輯:xj

原文標(biāo)題:技術(shù) | 后FinFET時(shí)代的技術(shù)演進(jìn)

文章出處:【微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    336

    文章

    29611

    瀏覽量

    253175
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10099

    瀏覽量

    145025
  • FinFET
    +關(guān)注

    關(guān)注

    12

    文章

    258

    瀏覽量

    91878

原文標(biāo)題:技術(shù) | 后FinFET時(shí)代的技術(shù)演進(jìn)

文章出處:【微信號(hào):wc_ysj,微信公眾號(hào):旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    晶體管的基本結(jié)構(gòu)和發(fā)展歷程

    滲透到人們衣食住行的各個(gè)領(lǐng)域。本章將圍繞集成電路的核心器件 —— 晶體管展開,闡述其如何憑借優(yōu)異性能與不斷演進(jìn)的結(jié)構(gòu),成為信息時(shí)代不可或缺的重要推動(dòng)力。
    的頭像 發(fā)表于 09-22 10:53 ?676次閱讀
    <b class='flag-5'>晶體管</b>的基本結(jié)構(gòu)和發(fā)展歷程

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場型電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 09-15 15:31

    晶體管架構(gòu)的演變過程

    芯片制程從微米級(jí)進(jìn)入2納米時(shí)代,晶體管架構(gòu)經(jīng)歷了從 Planar FET 到 MBCFET的四次關(guān)鍵演變。這不僅僅是形狀的變化,更是一次次對(duì)物理極限的挑戰(zhàn)。從平面晶體管到MBCFET,每一次架構(gòu)
    的頭像 發(fā)表于 07-08 16:28 ?1503次閱讀
    <b class='flag-5'>晶體管</b>架構(gòu)的演變過程

    體硅FinFET和SOI FinFET的差異

    在半導(dǎo)體制造領(lǐng)域,晶體管結(jié)構(gòu)的選擇如同建筑中的地基設(shè)計(jì),直接決定了芯片的性能上限與能效邊界。當(dāng)制程節(jié)點(diǎn)推進(jìn)到22nm以下時(shí),傳統(tǒng)平面晶體管已無法滿足需求,鰭式場效應(yīng)晶體管(FinFET
    的頭像 發(fā)表于 06-25 16:49 ?1339次閱讀
    體硅<b class='flag-5'>FinFET</b>和SOI <b class='flag-5'>FinFET</b>的差異

    下一代高速芯片晶體管解制造問題解決了!

    和 SF3E 工藝技術(shù),從 FinFET 晶體管過渡到 GAA 晶體管。GAA 晶體管結(jié)構(gòu)允許電流流過水平堆疊的硅層,這些硅層四周均被材料
    發(fā)表于 06-20 10:40

    多值電場型電壓選擇晶體管結(jié)構(gòu)

    多值電場型電壓選擇晶體管結(jié)構(gòu) 為滿足多進(jìn)制邏輯運(yùn)算的需要,設(shè)計(jì)了一款多值電場型電壓選擇晶體管。控制二進(jìn)制電路通斷需要二進(jìn)制邏輯門電路,實(shí)際上是對(duì)電壓的一種選擇,而傳統(tǒng)二進(jìn)制邏輯門電路通常比較復(fù)雜
    發(fā)表于 04-15 10:24

    晶體管電路設(shè)計(jì)(下)

    晶體管,F(xiàn)ET和IC,F(xiàn)ET放大電路的工作原理,源極接地放大電路的設(shè)計(jì),源極跟隨器電路設(shè)計(jì),F(xiàn)ET低頻功率放大器的設(shè)計(jì)與制作,柵極接地放大電路的設(shè)計(jì),電流反饋型OP放大器的設(shè)計(jì)與制作,進(jìn)晶體管
    發(fā)表于 04-14 17:24

    FinFET技術(shù)在晶圓制造中的優(yōu)勢(shì)

    本文通過介紹傳統(tǒng)平面晶體管的局限性,從而引入FinFET技術(shù)的原理、工藝和優(yōu)勢(shì)。
    的頭像 發(fā)表于 04-14 17:23 ?1004次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>技術(shù)</b>在晶圓制造中的優(yōu)勢(shì)

    鰭式場效應(yīng)晶體管制造工藝流程

    FinFET(鰭式場效應(yīng)晶體管)從平面晶體管FinFET的演變是一種先進(jìn)的晶體管架構(gòu),旨在提高集成電路的性能和效率。它通過將傳統(tǒng)的平面
    的頭像 發(fā)表于 02-17 14:15 ?1854次閱讀
    鰭式場效應(yīng)<b class='flag-5'>晶體管</b>制造工藝流程

    互補(bǔ)場效應(yīng)晶體管的結(jié)構(gòu)和作用

    隨著半導(dǎo)體技術(shù)不斷逼近物理極限,傳統(tǒng)的平面晶體管(Planar FET)、鰭式場效應(yīng)晶體管FinFET)從平面晶體管
    的頭像 發(fā)表于 01-24 10:03 ?3895次閱讀
    互補(bǔ)場效應(yīng)<b class='flag-5'>晶體管</b>的結(jié)構(gòu)和作用

    FinFET制造工藝的具體步驟

    本文介紹了FinFET(鰭式場效應(yīng)晶體管)制造過程中柵極高介電常數(shù)金屬柵極工藝的具體步驟。
    的頭像 發(fā)表于 01-20 11:02 ?4288次閱讀
    <b class='flag-5'>FinFET</b>制造工藝的具體步驟

    IBM與Rapidus在多閾值電壓GAA晶體管技術(shù)的新突破

    IBM 與日本芯片制造商 Rapidus 在 2024 IEEE IEDM 國際電子器件會(huì)議上,對(duì)外展示了雙方攜手合作所研發(fā)的多閾值電壓 GAA 晶體管技術(shù)成果。該技術(shù)上的重大突破預(yù)計(jì)會(huì)被應(yīng)用于
    的頭像 發(fā)表于 12-12 15:01 ?865次閱讀

    如何測試晶體管的性能 常見晶體管品牌及其優(yōu)勢(shì)比較

    如何測試晶體管的性能 晶體管是電子電路中的基本組件,其性能測試對(duì)于確保電路的可靠性和穩(wěn)定性至關(guān)重要。以下是測試晶體管性能的一些基本步驟和方法: 1. 外觀檢查 外觀檢查 :檢查晶體管
    的頭像 發(fā)表于 12-03 09:52 ?1593次閱讀

    晶體管故障診斷與維修技巧 晶體管在數(shù)字電路中的作用

    晶體管是現(xiàn)代電子設(shè)備中不可或缺的組件,它們?cè)跀?shù)字電路中扮演著至關(guān)重要的角色。了解如何診斷和維修晶體管故障對(duì)于電子工程師和技術(shù)人員來說是一項(xiàng)基本技能。 一、晶體管在數(shù)字電路中的作用 開關(guān)
    的頭像 發(fā)表于 12-03 09:46 ?2071次閱讀

    晶體管與場效應(yīng)的區(qū)別 晶體管的封裝類型及其特點(diǎn)

    晶體管與場效應(yīng)的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過控制基極電流來控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?1398次閱讀