chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA中的時鐘相關(guān)概念

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-15 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、時鐘相關(guān)概念

理想的時鐘模型是一個占空比為50%且周期固定的方波。Tclk為一個時鐘周期,T1為高脈沖寬度,T2為低脈沖寬度,Tclk=T1+T2。占空比定義為高脈沖寬度與周期之比,即T1/Tclk。

25885ee6-507a-11eb-8b86-12bb97331649.png

圖1 理想時鐘波形

建立時間(Tsu):是指在時鐘上升沿到來之前數(shù)據(jù)必須保持穩(wěn)定的時間;

保持時間(Th):是指在時鐘上升沿到來以后數(shù)據(jù)必須保持穩(wěn)定的時間。如圖2所示。

25a58c82-507a-11eb-8b86-12bb97331649.png

圖2 建立和保持時間

一個數(shù)據(jù)需要在時鐘的上升沿鎖存,那么這個數(shù)據(jù)就必須在這個時鐘上升沿的建立時間和保持時間內(nèi)保持穩(wěn)定。

上面列舉的是一個理想的時鐘波形,而實際時鐘信號的分析要比這復(fù)雜得多。時鐘本身也具有一些不確定性,如時鐘抖動(jitter)和時鐘偏斜(sknew)等。時鐘的邊沿變化不可能總是理想的瞬變,它會有一個從高到低或者從低到高的變化過程,實際的情況抽象出來就如圖3所示,時鐘信號邊沿變化的不確定時間稱之為時鐘偏斜(clock skew)。再回到之前定義的建立時間和保持時間,嚴(yán)格的說,建立時間就應(yīng)該是Tsu+T1,而保持時間就應(yīng)該是Th+T2。

25e67c42-507a-11eb-8b86-12bb97331649.png

圖3 時鐘抖動模型

時鐘分析的起點是源寄存器(reg1),終點是目的寄存器(reg2)。時鐘和其他信號的傳輸一樣都會有延時。圖4中,時鐘信號從時鐘源傳輸?shù)皆醇拇嫫鞯难訒r定義為Tc2s,傳輸?shù)侥康募拇嫫鞯难訒r定義為Tc2d,時鐘網(wǎng)絡(luò)延時就定義為Tc2d與Tc2s之差,即Tskew=Tc2d-Tc2s。

261291b0-507a-11eb-8b86-12bb97331649.png

圖4 時鐘偏斜的寄存器傳輸模型

圖5是時鐘偏斜模型的波形表示。

263ddd3e-507a-11eb-8b86-12bb97331649.png

圖5 時鐘偏斜的波形圖

clk是源時鐘,可以認(rèn)為是一個理想的時鐘模型。clk_1是時鐘傳輸?shù)皆醇拇嫫鱮eg1的波形(延時Tc2s),clk_2是時鐘傳輸?shù)侥康募拇嫫鱮eg2的波形(延時Tc2d)。data_1是數(shù)據(jù)在源寄存器reg1的傳輸波形,data_2是數(shù)據(jù)在目的寄存器reg2的傳輸波形。

266fcd1c-507a-11eb-8b86-12bb97331649.png

圖6 數(shù)據(jù)與時鐘關(guān)系

原文標(biāo)題:時鐘相關(guān)概念

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1664

    文章

    22508

    瀏覽量

    639453
  • 數(shù)據(jù)
    +關(guān)注

    關(guān)注

    8

    文章

    7349

    瀏覽量

    95048
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    2000

    瀏覽量

    135260

原文標(biāo)題:時鐘相關(guān)概念

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Xilinx FPGA的混合模式時鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙,時鐘系統(tǒng)不僅是驅(qū)動邏輯運轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clo
    的頭像 發(fā)表于 04-10 11:20 ?217次閱讀
    Xilinx <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的混合模式<b class='flag-5'>時鐘</b>管理器MMCME2_ADV詳解

    淺談FPGA時鐘輸入要求

    Virtex-7 FPGA時鐘輸入主要通過其全局時鐘緩沖器(BUFG、BUFH等)和時鐘管理模塊(MMCM、PLL)來處理。對輸入時鐘的要
    的頭像 發(fā)表于 03-25 15:26 ?939次閱讀

    Xilinx FPGAIDELAYCTRL參考時鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?5151次閱讀

    鎖存器的時間借用概念與靜態(tài)時序分析

    對于基于鎖存器的設(shè)計,靜態(tài)時序分析會應(yīng)用一個稱為時間借用的概念。本篇博文解釋了時間借用的概念,若您的設(shè)計包含鎖存器且時序報告存在時間借用,即可適用此
    的頭像 發(fā)表于 12-31 15:25 ?5660次閱讀
    鎖存器<b class='flag-5'>中</b>的時間借用<b class='flag-5'>概念</b>與靜態(tài)時序分析

    原子鐘相較于晶振有哪些特殊優(yōu)勢

    隨著科技的不斷進(jìn)步,精確時間測量在科學(xué)研究和工業(yè)應(yīng)用變得越來越重要。晶振作為傳統(tǒng)的頻率標(biāo)準(zhǔn)源,一直被廣泛使用于各種電子設(shè)備。然而,隨著對時間精度要求的日益提高,原子鐘憑借其獨特的優(yōu)勢,逐漸
    的頭像 發(fā)表于 12-11 14:37 ?562次閱讀
    原子<b class='flag-5'>鐘相</b>較于晶振有哪些特殊優(yōu)勢

    數(shù)字IC/FPGA設(shè)計的時序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計的過程,對PPA的優(yōu)化是無處不在的,也是芯片設(shè)計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進(jìn)行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3575次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計<b class='flag-5'>中</b>的時序優(yōu)化方法

    如何使用FPGA實現(xiàn)SRIO通信協(xié)議

    泛應(yīng)用。文章重點解釋了回環(huán)測試的基本概念,這種方法可驗證FPGA的SRIO接口功能的正確性,并提供了系統(tǒng)級測試驗證的相關(guān)知識。同時,本例程還涵蓋了Verilog語法、
    的頭像 發(fā)表于 11-12 14:38 ?6104次閱讀
    如何使用<b class='flag-5'>FPGA</b>實現(xiàn)SRIO通信協(xié)議

    蜂鳥SOC的SPI外設(shè):如何修改SPI的時鐘相位和時鐘極性

    如標(biāo)題所示,我們分享關(guān)于蜂鳥SOC的SPI外設(shè),SPI的時鐘相位和時鐘極性 SPI的時鐘相位和時鐘極性
    發(fā)表于 10-20 09:36

    差分晶振在高速 FPGA 上的應(yīng)用

    差分晶振在高速 FPGA 設(shè)計具有非常重要的應(yīng)用,尤其是在對時鐘精度、抗干擾能力、信號完整性要求高的系統(tǒng)
    的頭像 發(fā)表于 07-11 14:24 ?1140次閱讀
    差分晶振在高速 <b class='flag-5'>FPGA</b> 上的應(yīng)用

    FPGA的基礎(chǔ)概念和應(yīng)用場景

    在現(xiàn)代電子科技飛速發(fā)展的浪潮FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列)猶如一顆璀璨的明星,在通信、人工智能、汽車電子等眾多領(lǐng)域閃耀著獨特的光芒。這個
    的頭像 發(fā)表于 06-30 16:13 ?4809次閱讀
    <b class='flag-5'>FPGA</b>的基礎(chǔ)<b class='flag-5'>概念</b>和應(yīng)用場景

    PLL技術(shù)在FPGA的動態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計,PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?2906次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調(diào)頻與展頻功能應(yīng)用

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設(shè)置模式

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設(shè)置模式
    的頭像 發(fā)表于 06-18 16:36 ?1385次閱讀
    TI的ADS129x器件SPI <b class='flag-5'>時鐘</b>極性CPOL和<b class='flag-5'>時鐘相</b>位 CPHA的正確設(shè)置模式

    AMD Vivado Design Tool綜合的門控時鐘轉(zhuǎn)換

    傳統(tǒng)上,使用門控時鐘是 ASIC 設(shè)計降低系統(tǒng)功耗的常見方法。通過門控時鐘,可在非必要時阻止整組寄存器的狀態(tài)轉(zhuǎn)換。
    的頭像 發(fā)表于 05-14 09:05 ?2367次閱讀
    AMD Vivado Design Tool綜合<b class='flag-5'>中</b>的門控<b class='flag-5'>時鐘</b>轉(zhuǎn)換

    FPGA芯片的概念和結(jié)構(gòu)

    FPGA(Field Programmable Gate Array,現(xiàn)場可編程門陣列),是一種可在出廠后由用戶根據(jù)實際需求進(jìn)行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構(gòu)性,能夠靈活實現(xiàn)各類數(shù)字邏輯電路和復(fù)雜系統(tǒng)方案。
    的頭像 發(fā)表于 05-12 09:30 ?3239次閱讀

    電容在時鐘電路的應(yīng)用有哪些

    時鐘電路精密的運行體系,電容器扮演著不可或缺的角色。從凈化信號到穩(wěn)定傳輸,從調(diào)節(jié)頻率到優(yōu)化電源,電容以其獨特的電氣特性,在不同環(huán)節(jié)發(fā)揮關(guān)鍵作用。本文將深入解析電容在時鐘電路的用途
    的頭像 發(fā)表于 05-05 15:55 ?1353次閱讀