chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

造時(shí)工藝不成熟5nm 芯片集體 “翻車”,從 7nm 到 5nm 的尷尬

工程師鄧生 ? 來源:雷鋒網(wǎng) ? 作者:吳優(yōu) ? 2021-01-20 14:57 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

從 2020 年下半年開始,各家手機(jī)芯片廠商就開始了激烈的 5nm 芯片角逐,蘋果、華為、高通、三星相繼推出旗艦級(jí) 5nm 移動(dòng)處理器,并宣稱無論是在性能上還是在功耗上都有著優(yōu)秀的表現(xiàn)。

不過從這幾款 5nm 芯片的實(shí)際表現(xiàn)來看,一些用戶并不買賬,認(rèn)為 5nm 手機(jī)芯片表現(xiàn)并沒有達(dá)到預(yù)期,5nm 芯片似乎遭遇了一場(chǎng)集體 “翻車”。

5nm 芯片集體 “翻車”,從 7nm 到 5nm 的尷尬

最早商用的 5nm 芯片是去年 10 月份 iPhone12 系列手機(jī)搭載的 A14 仿生芯片,這款芯片晶體管達(dá)到 118 億個(gè),比 A13 多出近 40%,且 6 核 CPU 和 4 核 GPU 使其 CPU 性能提升 40%,圖形性能提升 30%,功耗降低 30%。

緊接著華為發(fā)布麒麟 9000,集成 153 億個(gè)晶體管,8 核 CPU、24 核 GPU 和 NPU AI 處理器,官方稱其 CPU 性能提升 25% ,GPU 提升 50%。

到了十二月份,高通和三星又相繼發(fā)布了由三星代工的驍龍 888 和 Exynos 1080,同樣聲稱性能有較大提升,功耗下降。

最先被爆出疑似 “翻車”的是 A14。

據(jù)外媒 9to5Mac 報(bào)道,部分 iPhone 12 用戶在使用手機(jī)時(shí)遇到了高耗電問題,待機(jī)一夜電量下降 20% 至 40%,無論是在白天還是晚上,無論有沒有開啟更多的后臺(tái)程序,結(jié)果依舊如此。

pIYBAGAH1JSAH2LsAADvrSNaXWI467.jpg

最廣為用戶詬病的還屬驍龍 888。

在首批使用者的測(cè)試中,不少數(shù)碼評(píng)測(cè)博主都指出首發(fā)驍龍 888 的小米 11 性能提升有限,功耗直接上升。有人將此歸結(jié)于驍龍 888 的代工廠三星的 5nm 工藝制程的不成熟,由此以來三星自己的兩款 5nm 芯片也面臨 “翻車”風(fēng)險(xiǎn)。

如果按照摩爾定律,芯片的晶體管數(shù)量每隔 18 個(gè)月翻一番,性能也將提升一倍,但晶體管的微縮越來越難,如今在從 7nm 到 5nm 的推進(jìn)中,手機(jī)芯片的表現(xiàn)似乎并不盡人意,不僅在性能提升方面受限,功耗也 “翻車”,面臨先進(jìn)制程性價(jià)比上的尷尬。

為何 5nm 芯片頻頻翻車?當(dāng)芯片工藝制程越先進(jìn)時(shí),性能與功耗究竟如何變化?

設(shè)計(jì)時(shí)性能優(yōu)先,制造時(shí)工藝不成熟

集成電路的功耗可以分為動(dòng)態(tài)功耗和靜態(tài)功耗。

動(dòng)態(tài)功耗通俗易懂,指的是電路狀態(tài)變化時(shí)產(chǎn)生的功耗,計(jì)算方法與普通電路類似,依據(jù)物理公式 P=UI,動(dòng)態(tài)功耗受到電壓和電流的影響。

靜態(tài)功耗即每個(gè) MOS 管泄露電流產(chǎn)生的功耗,盡管每個(gè) MOS 管產(chǎn)生的漏電流很小,但由于一顆芯片往往集成上億甚至上百億的晶體管,從而導(dǎo)致芯片整體的靜態(tài)功耗較大。

在芯片工藝制程發(fā)展過程中,當(dāng)工藝制程還不太先進(jìn)時(shí),動(dòng)態(tài)功耗占比大,業(yè)界通過放棄最初的 5V 固定電壓的設(shè)計(jì)模式,采用等比降壓減慢功耗的增長(zhǎng)速度。

不過,電壓減小同樣意味著晶體管的開關(guān)會(huì)變慢,部分更加注重性能的廠商,即便是采用更先進(jìn)的工藝也依然保持 5V 供電電壓,最終導(dǎo)致功耗增大。

隨著工藝節(jié)點(diǎn)的進(jìn)步,靜態(tài)功耗的重要性逐漸顯現(xiàn)。從英特爾和 IBM 的芯片工藝發(fā)展中可以看出,在工藝制程從 180nm 到 45nm 的演進(jìn)過程中,晶體管集成度增速不同,動(dòng)態(tài)功耗或增加或減少,但靜態(tài)功耗一直呈上升趨勢(shì),45nm 時(shí),靜態(tài)功耗幾乎與動(dòng)態(tài)功耗持平。

盡管一些設(shè)計(jì)廠商寧愿在降低功耗上做出犧牲也要提升性能,但也不得不面對(duì)高功耗帶來的負(fù)面影響。

對(duì)于用戶而言,設(shè)備發(fā)熱嚴(yán)重以及耗電嚴(yán)重是高功耗帶來的直接影響,如果芯片散熱不好,嚴(yán)重時(shí)會(huì)導(dǎo)致芯片異常甚至失效。

因此,行業(yè)內(nèi)依然將低功耗設(shè)計(jì)視為芯片行業(yè)需要解決的問題之一,如何平衡先進(jìn)節(jié)點(diǎn)下芯片的性能、功耗與面積(PPA),也是芯片設(shè)計(jì)與制造的挑戰(zhàn)。

從理論上而言,芯片制程越先進(jìn),更低的供電電壓產(chǎn)生更低的動(dòng)態(tài)功耗,隨著工藝尺寸進(jìn)一步減小,已下降到 0.13V 的芯片電壓難以進(jìn)一步下降,以至于近幾年工藝尺寸進(jìn)一步減小時(shí),動(dòng)態(tài)功耗基本無法進(jìn)一步下降。

在靜態(tài)功耗方面,場(chǎng)效應(yīng)管的溝道寄生電阻隨節(jié)點(diǎn)進(jìn)步而變小,在電流不變的情況下,單個(gè)場(chǎng)效應(yīng)管的功率也變小。但另一方面,單位面積內(nèi)晶體管數(shù)目倍速增長(zhǎng)又提升靜態(tài)功耗,因此最終單位面積內(nèi)的靜態(tài)功耗可能保持不變。

廠商為追求更低的成本,用更小面積的芯片承載更多的晶體管,看似是達(dá)成了制程越先進(jìn),芯片性能越好,功耗越低。但實(shí)際情況往往復(fù)雜得多,為提升芯片整體性能,有人增加核心,有人設(shè)計(jì)更復(fù)雜的電路,隨之而來的是更多的路徑刺激功耗增長(zhǎng),又需要新的方法來平衡功耗。

對(duì)芯片行業(yè)影響重大的 FinFET 就是平衡芯片性能與功耗的方法之一,通過類似于魚鰭式的架構(gòu)控制電路的連接和斷開,改善電路控制并減少漏電流,晶體管的溝道也隨之大幅度縮短,靜態(tài)功耗隨之降低。

不過,從 7nm 演進(jìn)到 5nm 則更為復(fù)雜。

Moortec 首席技術(shù)官 Oliver King 曾接受外媒體采訪時(shí)稱:“當(dāng)我們升級(jí)到 16nm 或 14nm 時(shí),處理器速度有了很大的提高,而且漏電流也下降得比較快,以至于我們?cè)谑褂锰幚砥鲿r(shí)能夠用有限的電量做更多的事情。不過當(dāng)從 7nm 到 5nm 的過程中,漏電情況又變得嚴(yán)重,幾乎與 28nm 水平相同,現(xiàn)在我們不得不去平衡他們?!?/p>

Cadence 的數(shù)字和簽準(zhǔn)組高級(jí)產(chǎn)品管理總監(jiān) Kam Kittrell 也曾表示,“很多人都沒有弄清能夠消耗如此多電能的東西,他們需要提前獲取工作負(fù)載的信息才能優(yōu)化動(dòng)態(tài)功耗。長(zhǎng)期以來,我們一直專注于靜態(tài)功耗,以至于一旦切換到 FinFET 節(jié)點(diǎn)時(shí),動(dòng)態(tài)功耗就成為大問題。另外多核心的出現(xiàn)也有可能使系統(tǒng)過載,因此必須有更智能的解決方案?!?/p>

這是 5nm 芯片設(shè)計(jì)、制造公司共同面臨的問題,因此也就能夠稍微明白為何現(xiàn)有的幾款 5nm 芯片集體 “翻車”。不成熟的設(shè)計(jì)與制造都會(huì)影響性能與功耗的最大化折中,當(dāng)然也不排除芯片設(shè)計(jì)廠商為追求性能更好的芯片,而不愿花大力氣降低功耗的情況。

尷尬的是,越頂尖的工藝,需要的資金投入就越大,事實(shí)上追求諸如 7nm、5nm 等先進(jìn)工藝的領(lǐng)域并不多,如果先進(jìn)的工藝無法在功耗與性能上有極大的改善,那么追求更加先進(jìn)的制程似乎不再有原本的意義。

走向 3nm,真的準(zhǔn)備好了嗎?

根據(jù)市場(chǎng)研究機(jī)構(gòu) International Business Strategies (IBS)給出的數(shù)據(jù)顯示,65nm 工藝時(shí)的設(shè)計(jì)成本只需要 0.24 億美元,到了 28nm 工藝時(shí)需要 0.629 億美元,7nm 和 5nm 成本急速增長(zhǎng),5nm 設(shè)計(jì)成本達(dá)到 4.76 億美元。

同時(shí),根據(jù)喬治敦大學(xué)沃爾什外交學(xué)院安全與新興技術(shù)中心(CSET)的兩位作者編寫的一份題為《AI Chips: What They Are and Why They Matter》的報(bào)告,作者借助模型預(yù)估得出臺(tái)積電每片 5nm 晶圓的收費(fèi)可能約為 17,000 美元,是 7nm 的近兩倍。

在估算的模型中,作者估算出每顆 5nm 芯片需要 238 美元的制造成本,108 美元的設(shè)計(jì)成本以及 80 美元的封裝和測(cè)試成本。這使得芯片設(shè)計(jì)公司將為每顆 5nm 芯片支付高到 426 美元(約 2939 元)的總成本金額。

這意味著,無論是芯片設(shè)計(jì)廠商還是芯片制造廠商,遵循摩爾定律發(fā)展到 5nm 及以下的先進(jìn)制程,除了需要打破技術(shù)上的瓶頸,還需要有巨大的資本作為支撐,熬過研發(fā)周期和測(cè)試周期,為市場(chǎng)提供功耗和性能均有改善的芯片最終進(jìn)入回報(bào)期。

因此,并不是業(yè)界所有人都對(duì) 5nm 芯片的推進(jìn)持積極樂觀的態(tài)度。芯片 IP 供應(yīng)商 Kandou 的首席執(zhí)行官 Amin Shokrollahi 曾在接受外媒采訪時(shí)表示:“對(duì)我們而言,從 7nm 到 5nm 是令人討厭的,電路不會(huì)按比例縮放,而且需要很多費(fèi)用,我們沒有看到這其中的優(yōu)勢(shì)。但是客戶希望我們這樣做,所以我們不得不這樣做?!?/p>

還有全球第二大芯片代工廠 Global Foundries 出于經(jīng)濟(jì)考慮,于 2018 年宣布擱置 7nm 項(xiàng)目,將資源回歸 12nm/14nm 上。就連實(shí)力強(qiáng)大的英特爾也在 10nm、7nm 的研發(fā)過程中多次受阻。

不過,這依然無法阻止各家手機(jī)芯片設(shè)計(jì)廠商在先進(jìn)制程上的競(jìng)爭(zhēng),更無法阻止三星和臺(tái)積電之間的制程霸主爭(zhēng)奪。

pIYBAGAH1KqANctHAAEoyzG8Xro966.jpg

此前雷 鋒網(wǎng)報(bào)道過,在先進(jìn)制程的芯片制造方面,三星視臺(tái)積電為最大的競(jìng)爭(zhēng)對(duì)手,三星在同臺(tái)積電的競(jìng)爭(zhēng)中,先進(jìn)制程的推進(jìn)斷斷續(xù)續(xù),曾經(jīng)為了先發(fā)制人直接從 7nm 跳到 7nm LPP EUV,二者同時(shí)在 2020 年實(shí)現(xiàn) 5nm FF EUV 的量產(chǎn),如今又都斥巨資投入 3nm 的研發(fā)與量產(chǎn)中。

上周五,臺(tái)積電 CEO 魏哲家在投資人會(huì)議上宣布,臺(tái)積電 2021 年資本的支出將高到 250 億至 280 億美元,其中 80% 會(huì)使用在包括 3nm、5nm 及 7nm 的先進(jìn)制程上,10% 用在高端封裝及光罩作用,另外 10% 用在特殊制程上。

根據(jù)臺(tái)積電 3nm 制程的進(jìn)度,預(yù)計(jì)將在 2021 年試產(chǎn),在 2022 年下半年進(jìn)入量產(chǎn),幫助英特爾代工 3nm 處理器芯片。

與此同時(shí),三星也曾對(duì)外稱其 3nm GAA 的成本可能會(huì)超過 5 億美元,預(yù)期在 2022 年大規(guī)模生產(chǎn)采用比 FinFET 更為先進(jìn)的 GAAFET 3nm 制程芯片。

回歸到 5nm 移動(dòng)處理器的實(shí)際情況,無論是出自哪家廠商的設(shè)計(jì)與生產(chǎn),均面臨性能和功耗方面的問題,5nm 芯片似乎還未成熟,3nm 量產(chǎn)就要今年開始試產(chǎn)。越來越趨于摩爾定律極限的 3nm,真的準(zhǔn)備好了嗎?

責(zé)任編輯:PSY

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53499

    瀏覽量

    458585
  • 工藝
    +關(guān)注

    關(guān)注

    4

    文章

    708

    瀏覽量

    30099
  • 5nm
    5nm
    +關(guān)注

    關(guān)注

    1

    文章

    342

    瀏覽量

    26570
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    國內(nèi)首顆5nm MR芯片問世: Chiplet架構(gòu)、9ms P2P延遲打破紀(jì)錄

    )正式發(fā)布三款自主研發(fā)的空間計(jì)算芯片——極智G-X100、極眸G-VX100與極顏G-EB100。 ? 其中,旗艦產(chǎn)品極智G-X100作為中國首顆5nm制程全功能空間計(jì)算MR芯片,填補(bǔ)了國產(chǎn)高端空間計(jì)算
    的頭像 發(fā)表于 12-01 00:53 ?3175次閱讀

    中國首顆全功能空間計(jì)算芯片發(fā)布 極智G-X100 5nm工藝

    ,極智G-X100采用5nm工藝,chiplet架構(gòu)。彩色透視端端延遲僅為9毫秒,創(chuàng)下全球最低延遲紀(jì)錄。
    的頭像 發(fā)表于 11-29 10:59 ?1485次閱讀
    中國首顆全功能空間計(jì)算<b class='flag-5'>芯片</b>發(fā)布 極智G-X100 <b class='flag-5'>5nm</b><b class='flag-5'>工藝</b>

    國產(chǎn)芯片真的 “穩(wěn)” 了?這家企業(yè)的 14nm 制程,已經(jīng)悄悄滲透這些行業(yè)…

    最近扒了扒國產(chǎn)芯片的進(jìn)展,發(fā)現(xiàn)中芯國際(官網(wǎng)鏈接:https://www.smics.com)的 14nm FinFET 制程已經(jīng)不是 “實(shí)驗(yàn)室技術(shù)” 了 —— 消費(fèi)電子的中端處理器,
    發(fā)表于 11-25 21:03

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)

    %。至少將GAA納米片提升幾個(gè)工藝節(jié)點(diǎn)。 2、晶背供電技術(shù) 3、EUV光刻機(jī)與其他競(jìng)爭(zhēng)技術(shù) 光刻技術(shù)是制造3nm、5nm工藝節(jié)點(diǎn)的高端半導(dǎo)體芯片
    發(fā)表于 09-15 14:50

    【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話

    工藝節(jié)點(diǎn)進(jìn)入5nm、3nm,這些連接用的金屬線的間距也在縮小,這就會(huì)導(dǎo)致金屬表面散射和晶界散射等效應(yīng),并使金屬的電阻率顯著增加。 為確保更低的直流電壓降,便提出了使用晶背供電技術(shù)的新型芯片
    發(fā)表于 09-06 10:37

    Ascend 910D看芯粒創(chuàng)新,半導(dǎo)體行業(yè)將迎重大變局

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明) 隨著芯片制程工藝向更先進(jìn)節(jié)點(diǎn)推進(jìn),如從7nm邁向5nm,再到3nm,物理層面的技術(shù)瓶頸愈發(fā)凸顯,這使得行業(yè)在
    的頭像 發(fā)表于 08-06 08:22 ?7354次閱讀

    芯動(dòng)科技獨(dú)家推出28nm/22nm LPDDR5/4 IP

    面對(duì)近來全球大廠陸續(xù)停產(chǎn)LPDDR4/4X以及DDR4內(nèi)存顆粒所帶來的巨大供應(yīng)短缺,芯動(dòng)科技憑借行業(yè)首屈一指的內(nèi)存接口開發(fā)能力,服務(wù)客戶痛點(diǎn),率先在全球多個(gè)主流28nm和22nm工藝節(jié)點(diǎn)上,系統(tǒng)布局
    的頭像 發(fā)表于 07-08 14:41 ?996次閱讀

    今日看點(diǎn)丨蔚來自研全球首顆車規(guī)5nm芯片?。晃譅栁种袊鴧^(qū)啟動(dòng)裁員計(jì)劃

    1. 蔚來自研全球首顆車規(guī)5nm 芯片!將對(duì)全行業(yè)開放 ? 據(jù)了解,李斌在直播中介紹了蔚來自研神璣NX9031芯片,他表示:“這是全球首顆車規(guī)5nm的智駕
    發(fā)表于 07-08 10:50 ?1961次閱讀

    雷軍:小米自研芯片采用二代3nm工藝 雷軍分享小米芯片之路感慨

    Ultra,小米首款SUV小米yu7 等。 雷軍還透露,小米玄戒O1,采用第二代3nm工藝制程,力爭(zhēng)躋身第一梯隊(duì)旗艦體驗(yàn)。此次小米發(fā)布會(huì)的最大亮點(diǎn)之一肯定是小米自研手機(jī)SoC芯片「玄
    的頭像 發(fā)表于 05-19 16:52 ?989次閱讀

    臺(tái)積電中芯國際:盤點(diǎn)2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    期,領(lǐng)先的臺(tái)積電快速發(fā)展的中芯國際,晶圓廠建設(shè)熱潮持續(xù)。主要制造商紛紛投入巨資擴(kuò)充產(chǎn)能,從先進(jìn)的3nm、5nm工藝
    的頭像 發(fā)表于 04-22 15:38 ?1421次閱讀
    <b class='flag-5'>從</b>臺(tái)積電<b class='flag-5'>到</b>中芯國際:盤點(diǎn)2025年全球100+晶圓廠布局與產(chǎn)能現(xiàn)狀

    三星在4nm邏輯芯片上實(shí)現(xiàn)40%以上的測(cè)試良率

    較為激進(jìn)的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當(dāng)?shù)貢r(shí)間 16 日?qǐng)?bào)道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測(cè)試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽車電子和高性能計(jì)算應(yīng)用的嚴(yán)格要求。
    的頭像 發(fā)表于 04-16 10:17 ?732次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    DLP9500UV在355nm納秒激光器應(yīng)用的損傷閾值是多少?

    DLP9500UV在355nm納秒激光器應(yīng)用的損傷閾值是多少,480mW/cm2能否使用,有沒有在355nm下的客戶應(yīng)用案例? 這個(gè)是激光器的參數(shù):355nm,脈寬5ns,單脈沖能量
    發(fā)表于 02-20 08:42

    消息稱臺(tái)積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃2025年1月起對(duì)3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、
    的頭像 發(fā)表于 01-03 10:35 ?1012次閱讀

    臺(tái)積電2025年起調(diào)整工藝定價(jià)策略

    近日,據(jù)臺(tái)灣媒體報(bào)道,隨著AI領(lǐng)域?qū)ο冗M(jìn)制程與封裝產(chǎn)能的需求日益旺盛,臺(tái)積電計(jì)劃2025年1月起,針對(duì)其3nm5nm以及先進(jìn)的CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 具體而言,臺(tái)積電將對(duì)
    的頭像 發(fā)表于 12-31 14:40 ?1290次閱讀