chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

探討VHDL和Verilog模塊互相調(diào)用的問題

FPGA之家 ? 來源:Aries FPGA開源 ? 作者:Aries FPGA開源 ? 2021-04-30 14:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、關于如何在VHDL模塊調(diào)用一個Verilog模塊

在VHDL模塊聲明一個要與調(diào)用的Verilog模塊相同名稱的元件(component),元件的名稱和端口模式應與Verilog模塊的名稱和輸入/輸出模式相同。注意Verilog區(qū)分大小寫,VHDL不區(qū)分,所以模塊名字一定要完全一致,不能搞混。

舉個例子:下面是一個VHDL模塊,在里面聲明了一個元件(component)

cb372b9a-a95f-11eb-9728-12bb97331649.png

看Verilog模塊再

cb4b3734-a95f-11eb-9728-12bb97331649.png

VHDL的模塊就是通過聲明一個元件(component)來調(diào)用這個Verilog模塊,將元件聲明提出來講,如下圖:

cb5e3e6a-a95f-11eb-9728-12bb97331649.png

對比這個Verilog模塊和VHDL中聲明的元件不難發(fā)現(xiàn),模塊名/端口/輸入輸出模式完全一樣,這和VHDL自己調(diào)用用VHDL的元件(component)基本一樣。

2、關于如何在Verilog中調(diào)用VHDL模塊

在Verilog中,通過在Verilog模塊中輸入其名稱(標識符)及端口來調(diào)用VHDL實體。模塊的參數(shù)應該與實體的類型和端口的方向匹配,可以映射到Verilog模塊的VHDL端口為:in,out和inout;在某些模擬器中,不允許使用緩沖區(qū)。Verilog模塊只能使整個VHDL實體可見。

舉個例子:下圖是一個Verilog模塊調(diào)用了VHDL模塊(高亮處)

cb6f7040-a95f-11eb-9728-12bb97331649.png

下圖是一個VHDL模塊

cb7d681c-a95f-11eb-9728-12bb97331649.png

Simulator(模擬器,注:這個是英文原版使用的詞語,我的理解就是一些EDA)首先在Verilog模塊中查找,以查看是否有任何名為VHD_enty的Verilog模塊。如果找不到,模擬器將在VHDL實體中查找。當模擬器找到名稱為VHD_enty的實體時,它將該實體綁定到Verilog模塊。在代碼中,輸入a被傳遞到輸入端口x;輸入b傳遞給輸入y。VHDL實體計算輸出O1和O2;這兩個輸出分別傳遞到Verilog輸出c和d。調(diào)用VHDL模塊與調(diào)用功能或任務非常相似。

例子舉完了,下面驗證一下

驗證:在Verilog中調(diào)用VHDL模塊實體(VHDL調(diào)用Verilog考慮到比較簡單,大家用的更多是Verilog,就不舉例子了)

驗證內(nèi)容:使用Verilog調(diào)用兩個VHDL寫的D觸發(fā)器模塊實現(xiàn)打兩拍。

cb94f78e-a95f-11eb-9728-12bb97331649.png

這個代碼是一個用VHDL語言寫的D觸發(fā)器模塊,在FIFO中也寫過。

cbcaf12c-a95f-11eb-9728-12bb97331649.png

這個代碼是Verilog寫的,在內(nèi)部調(diào)用兩個由VHDL寫的D觸發(fā)器,實現(xiàn)兩級D觸發(fā)器。

cbd45aa0-a95f-11eb-9728-12bb97331649.png

上圖是VHDL寫的D觸發(fā)器綜合出的原理圖,注意對應的端口。

cbe2e0de-a95f-11eb-9728-12bb97331649.png

上圖是Verilog代碼綜合出來的原理圖,從代碼上看,定義了vclk、x、y三個端口,連接VHDL寫的兩個D觸發(fā)器,基本的調(diào)用過程就是這樣。

總結(jié):兩者的互相調(diào)用過程都不復雜,舉個基礎的例子只是為了大家熟悉這個過程。在實際中難免會遇到有互相調(diào)用的地方。

編輯:jq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1654

    文章

    22273

    瀏覽量

    629865
  • vhdl
    +關注

    關注

    30

    文章

    820

    瀏覽量

    131300
  • 觸發(fā)器
    +關注

    關注

    14

    文章

    2050

    瀏覽量

    63021

原文標題:關于VHDL和Verilog模塊互相調(diào)用的問題

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE進行設置,實現(xiàn)將c
    發(fā)表于 11-05 07:07

    Python調(diào)用API教程

    兩個不同系統(tǒng)之間的信息交互。在這篇文章中,我們將詳細介紹Python調(diào)用API的方法和技巧。 一、用Requests庫發(fā)送HTTP請求 使用Python調(diào)用API的第一步是發(fā)送HTTP請求,通常
    的頭像 發(fā)表于 11-03 09:15 ?309次閱讀

    DSP芯片與800G光模塊的核心關系:Transmit Retimed DSP、LPO與LRO方案的探討

    本文深入探討DSP芯片在800G光模塊中的核心作用,包括Transmit Retimed DSP架構(gòu)與新興LPO/LRO方案的對比分析。DSP在信號均衡、誤碼控制與長距離傳輸中不可或缺,而LPO/LRO以低功耗優(yōu)勢適用于短距互聯(lián)。未來兩者將根據(jù)場景長期共存,共同推動光
    的頭像 發(fā)表于 09-10 16:32 ?1415次閱讀
    DSP芯片與800G光<b class='flag-5'>模塊</b>的核心關系:Transmit Retimed DSP、LPO與LRO方案的<b class='flag-5'>探討</b>

    為什么我選擇VHDL入門

    在群里交流提問的時候,大家總是驚訝并疑惑:為什么我要選擇 VHDL入門?因為好像 99% 搞 FPGA 開發(fā)的人都在用 Verilog。 我的選擇,是通過網(wǎng)上搜索的討論而做出的,為了留存,我這里水一
    的頭像 發(fā)表于 06-25 11:18 ?851次閱讀
    為什么我選擇<b class='flag-5'>VHDL</b>入門

    verilog模塊調(diào)用、任務和函數(shù)

    在做模塊劃分時,通常會出現(xiàn)這種情形,某個大的模塊中包含了一個或多個功能子模塊,verilog是通過模塊調(diào)
    的頭像 發(fā)表于 05-03 10:29 ?1257次閱讀
    <b class='flag-5'>verilog</b><b class='flag-5'>模塊</b>的<b class='flag-5'>調(diào)用</b>、任務和函數(shù)

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時鐘輸入,時鐘源來自PLL產(chǎn)生的系統(tǒng)時鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?1189次閱讀
    在Vivado<b class='flag-5'>調(diào)用</b>MIG產(chǎn)生DDR3的問題解析

    FPGA Verilog HDL語法之編譯預處理

    Verilog HDL語言和C語言一樣也提供了編譯預處理的功能?!熬幾g預處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog HDL語言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1072次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語法之編譯預處理

    Verilog中signed和$signed()的用法

    1、在verilog中有時會用signed修飾符來修飾定義的數(shù)據(jù),運算的時候也會用$signed()任務來強制轉(zhuǎn)換數(shù)據(jù),那么signed的修飾是為什么呢,是為了區(qū)分有符號數(shù)和無符號數(shù)的加法和乘法
    的頭像 發(fā)表于 02-17 17:47 ?1167次閱讀
    <b class='flag-5'>Verilog</b>中signed和$signed()的用法

    淺談VerilogVHDL的區(qū)別

    VerilogVHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語言的主要作用是幫助工程師設計、仿真和驗證集成電路(IC)和系統(tǒng)級芯片(SoC)中的硬件模塊
    的頭像 發(fā)表于 02-17 14:20 ?2595次閱讀
    淺談<b class='flag-5'>Verilog</b>和<b class='flag-5'>VHDL</b>的區(qū)別

    MT-HIL(4):如何在Simulink下使用HDL Coder導出FPGA/VHDL代碼

    vhdl
    芒果樹數(shù)字
    發(fā)布于 :2025年01月10日 17:22:17

    Verilog例化說明

    Verilog例化說明 1.什么是模塊例化?為什么要例化? 模塊例化可以理解成模塊調(diào)用。對于一個FPGA工程,通常是由一個頂層
    的頭像 發(fā)表于 12-17 11:29 ?3100次閱讀
    <b class='flag-5'>Verilog</b>例化說明

    Verilog 電路仿真常見問題 Verilog 在芯片設計中的應用

    在現(xiàn)代電子設計自動化(EDA)領域,Verilog作為一種硬件描述語言,已經(jīng)成為數(shù)字電路設計和驗證的標準工具。它允許設計師以高級抽象的方式定義電路的行為和結(jié)構(gòu),從而簡化了從概念到硅片的整個設計流程
    的頭像 發(fā)表于 12-17 09:53 ?1595次閱讀

    Verilog 與 ASIC 設計的關系 Verilog 代碼優(yōu)化技巧

    Verilog與ASIC設計的關系 Verilog作為一種硬件描述語言(HDL),在ASIC設計中扮演著至關重要的角色。ASIC(Application Specific Integrated
    的頭像 發(fā)表于 12-17 09:52 ?1425次閱讀

    Verilog 測試平臺設計方法 Verilog FPGA開發(fā)指南

    Verilog設計的仿真需求。 編寫測試文件 : 編寫Verilog測試文件,對設計的各個模塊進行測試。測試文件應覆蓋各種情況,包括正
    的頭像 發(fā)表于 12-17 09:50 ?1552次閱讀

    VerilogVHDL的比較 Verilog HDL編程技巧

    VerilogVHDL 比較 1. 語法和風格 VerilogVerilog 的語法更接近于 C 語言,對于有 C 語言背景的工程師來說,學習曲線較平緩。它支持結(jié)構(gòu)化編程,代
    的頭像 發(fā)表于 12-17 09:44 ?2667次閱讀