chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

如何開展FPGA/SoC架構(gòu)設計工作?

FPGA之家 ? 來源:World of FPGA ? 作者:WoF ? 2021-05-27 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇整理自Adam Taylor的設計教學博客。

在我寫的大多數(shù)博客里,都演示或解釋了FPGA/SoC的設計細節(jié)技術(shù)。但是這篇文章將有所不同,因為在這里我要提出另外一個問題。

你該如何開始做可編程邏輯設計的架構(gòu)?

在我有一次同時在為三個FPGA項目設計架構(gòu)(作為衛(wèi)星開發(fā)的一部分)時,這個問題浮現(xiàn)在我的腦海中。當然,由于最終應用場景的原因,該架構(gòu)受到了主承包商和航天局的多次審查。因此,我將盡可能詳細的畫出架構(gòu)圖,以便讓我的設計團隊可以很輕松地從中進行工作。

可編程邏輯的架構(gòu)設計可能非常復雜,因此好的架構(gòu)通常要定義以下幾個元素:

1.模塊需要實現(xiàn)所需的功能,當然,這些模塊也可以包含層次結(jié)構(gòu)。

2.每個模塊接收時鐘和時鐘使能,必須考慮如果信號跨越多個時鐘域時的跨時鐘域需求。

3.每個模塊收到的復位。就像時鐘一樣,必須考慮每個模塊的復位要求。

4.架構(gòu)中每個模塊接口信號相互連接

高效的架構(gòu)和實現(xiàn)應盡可能利用供應商的現(xiàn)有IP核。確定可以在整個體系結(jié)構(gòu)中重用的模塊也是明智的,例如控制算法或通信總線。我的設計中有3個FPGA需要構(gòu)建,因此識別可以通用的模塊將在開發(fā)和驗證過程中節(jié)省大量時間。

接口重用十分劃算,因為它是標準化模塊。使用標準接口(例如AXI,AXI Stream和APB)作為模塊接口,可以在多個設計中輕松復用。在我的這個項目中,可能不需要復用IP核,但在將來的開發(fā)中可能需要相同的功能。

在我的復雜接口(如ADC/DAC接口、AXI或存儲接口)架構(gòu)圖中,我更喜歡使用一類接口類型,該類型包含所有較低級別的信號。然后可以在體系結(jié)構(gòu)文檔中定義接口類和所有信號。這種方法有幾個優(yōu)點:它使架構(gòu)圖更簡單,并使修改(例如 信號添加或重命名)只需要在一個位置進行。

6a13e3fc-be50-11eb-9e57-12bb97331649.png

在創(chuàng)建架構(gòu)時,我的傳統(tǒng)方法是從筆和紙開始,勾勒出主要的設計模塊和關鍵界面。完成此操作后,我將使用Visio將其電子圖形化,以使其添加在文檔中時看起來更加專業(yè)。

當然,此圖需要顯示塊之間的所有信號和信號類別。理想情況下,工程師應能夠拾取架構(gòu)和架構(gòu)文檔,并根據(jù)其角色開始開發(fā)或驗證。

在研究架構(gòu)時,我對其他工程師如何開發(fā)可編程邏輯架構(gòu)感到好奇,因此我在多個FPGA討論板/論壇上提出了問題并收到了很多有趣的回答。大多數(shù)受訪者表示他們使用了常見的圖紙設計套件。

我們可以使用這里所有的繪圖包創(chuàng)建漂亮的架構(gòu)圖,有趣的是,有幾個人回答說他們使用Symbolator,而我并不熟悉。

Symbolator是Windows和Linux中的命令行工具,它將讀取VHDL、Verilog和組件聲明然后生成組件圖。然后可以在您首選的圖紙包中使用這些symbol。

直接安裝Symbolator。我們可以使用pip進行安裝,并注意您安裝的時候可能需要安裝一些其他軟件,包括Pycairo,PyGObject和Python-gi-cairo。完成此操作后,您可以使用各種不同格式和表示樣式的組件聲明創(chuàng)建組件symbol。

自從我學習到有關Symbolator的知識以來,我感覺這工具還挺好用,于是決定將它用到我正在設計的三個架構(gòu)工作中。

Symbolator的介紹地址:https://kevinpt.github.io/symbolator/

我非常喜歡使用清晰的時鐘和數(shù)據(jù)接口組定義來創(chuàng)建block。這一次,我使用Symbolator和Visio完成了架構(gòu)設計,但對于各位架構(gòu)師來說,每個人都有每個人的習慣。大家更習慣如何開展FPGA/SoC架構(gòu)設計工作呢?

原文標題:你一般如何做可編程邏輯設計的架構(gòu)?

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22046

    瀏覽量

    618286
  • soc
    soc
    +關注

    關注

    38

    文章

    4387

    瀏覽量

    222717

原文標題:你一般如何做可編程邏輯設計的架構(gòu)?

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    光伏運維管理系統(tǒng)架構(gòu)設計及其應用分析

    開展。 光伏運維管理系統(tǒng)集成先進的數(shù)據(jù)監(jiān)測、故障診斷、運維任務管理等多種功能內(nèi)容,為光伏電站提供全面、高效、智能的運維服務。其系統(tǒng)分層架構(gòu)設計,覆蓋感知層、網(wǎng)絡層、平臺層和應用層。感知層通過傳感器和攝像頭等設
    的頭像 發(fā)表于 06-10 11:34 ?210次閱讀
    光伏運維管理系統(tǒng)<b class='flag-5'>架構(gòu)設</b>計及其應用分析

    智多晶FPGA計工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設計的時代浪潮中,智多晶率先邁出關鍵一步——智多晶正式宣布旗下 FPGA計工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設計專屬 AI 助
    的頭像 發(fā)表于 06-06 17:06 ?504次閱讀

    Altera Agilex 3 FPGASoC產(chǎn)品介紹

    Altera 的 Agilex 3 FPGASoC 可在不影響性能的前提下顯著提高成本效益。其通過出色的 Hyperflex FPGA 架構(gòu)、先進的收發(fā)器技術(shù)、更高的集成度和更強
    的頭像 發(fā)表于 06-03 16:40 ?750次閱讀
    Altera Agilex 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>產(chǎn)品介紹

    高通SoC陣列服務器

    、核心技術(shù)特性 架構(gòu)設計? 采用ARM架構(gòu)SoC陣列,單節(jié)點集成CPU、GPU/NPU及專用加速單元,通過PCIe 5.0/CXL 2.0實現(xiàn)高速互聯(lián),支持128節(jié)點彈性擴展。 芯片級3D封裝技術(shù)整合內(nèi)存與存儲,帶寬達TB/s級
    的頭像 發(fā)表于 06-03 07:37 ?393次閱讀

    Microchip發(fā)布PolarFire Core FPGASoC產(chǎn)品

    當前市場中,物料清單(BOM)成本持續(xù)攀升,開發(fā)者需在性能和預算間實現(xiàn)優(yōu)化。鑒于中端FPGA市場很大一部分無需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現(xiàn)場可編程門陣列(FPGA)和片上系統(tǒng)(
    的頭像 發(fā)表于 05-23 14:02 ?618次閱讀

    微芯Microchip PolarFire? SoC FPGA通過AEC-Q100汽車級認證

    。通過 AEC-Q100 認證的器件都經(jīng)過嚴格的測試,能夠承受汽車應用中的極端條件。PolarFire SoC FPGA已通過汽車行業(yè)1級溫度認證,支持-40°C至125°C工作范圍。 PolarFire
    的頭像 發(fā)表于 03-31 19:26 ?1575次閱讀

    芯片架構(gòu)設計的關鍵要素

    芯片架構(gòu)設計的目標是達到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構(gòu)能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時間的限制下完成設計任務。
    的頭像 發(fā)表于 03-01 16:23 ?616次閱讀

    SOPC、SoC 、FPGA的異同優(yōu)缺點介紹及常見應用場景

    一、關于SoC 概念:SoC(System On Chip)為片上系統(tǒng)或系統(tǒng)級芯片,就是在單一芯片上集成很多存儲單元、功能模塊等,且都由一個中央控制單元通過總線來控制它們的工作。 優(yōu)勢:低功耗
    的頭像 發(fā)表于 12-17 11:15 ?1608次閱讀
    SOPC、<b class='flag-5'>SoC</b> 、<b class='flag-5'>FPGA</b>的異同優(yōu)缺點介紹及常見應用場景

    面向服務的整車EE架構(gòu)(SOA)設計開發(fā)咨詢服務

    經(jīng)緯恒潤多年來一直致力于為客戶提供先進電子電氣架構(gòu)解決方案,近年來,經(jīng)緯恒潤在國內(nèi)率先開展整車SOA架構(gòu)的技術(shù)研發(fā)和業(yè)務布局,參與多款SOA架構(gòu)下量產(chǎn)車型的研發(fā),積累了豐富的SOA
    的頭像 發(fā)表于 12-12 15:11 ?1023次閱讀
    面向服務的整車EE<b class='flag-5'>架構(gòu)</b>(SOA)設計開發(fā)咨詢服務

    一文看懂SoC架構(gòu)

    一、SoC 架構(gòu)圖:核心功能和設計目標 SoC 是基于通用處理器這樣的思路進行設計的,與 PC 設計思路一樣。即通用處理器是由 CORE + MEM 兩部分組成,修改軟件來實現(xiàn)不同的功能,電腦還是
    的頭像 發(fā)表于 11-29 09:57 ?2930次閱讀
    一文看懂<b class='flag-5'>SoC</b>的<b class='flag-5'>架構(gòu)</b>

    NPU的工作原理解析

    神經(jīng)網(wǎng)絡的計算流程,顯著提高了處理速度和能效。NPU通常集成在SoC(System on Chip)中,與CPU和GPU協(xié)同工作,共同完成復雜的計算任務。 NPU的架構(gòu) NPU的架構(gòu)設
    的頭像 發(fā)表于 11-15 09:17 ?2915次閱讀

    Verilog vhdl fpga

    崗位職責 1.負責FPGA架構(gòu)設計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調(diào)和測試; 3.負責項目中FPGA設計的相關文檔編寫及維護;任職要求 1.碩士及以上學歷,電子、通信、計算機
    發(fā)表于 11-12 16:40

    深入理解 Llama 3 的架構(gòu)設

    在人工智能領域,對話系統(tǒng)的發(fā)展一直是研究的熱點之一。隨著技術(shù)的進步,我們見證了從簡單的基于規(guī)則的系統(tǒng)到復雜的基于機器學習的模型的轉(zhuǎn)變。Llama 3,作為一個假設的先進對話系統(tǒng),其架構(gòu)設計融合了
    的頭像 發(fā)表于 10-27 14:41 ?1213次閱讀

    邊緣計算架構(gòu)設計最佳實踐

    邊緣計算架構(gòu)設計最佳實踐涉及多個方面,以下是一些關鍵要素和最佳實踐建議: 一、核心組件與架構(gòu)設計 邊緣設備與網(wǎng)關 邊緣設備 :包括各種嵌入式設備、傳感器、智能手機、智能攝像頭等,負責采集原始數(shù)據(jù)
    的頭像 發(fā)表于 10-24 14:17 ?1103次閱讀

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    崗位職責 1.負責FPGA架構(gòu)設計、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調(diào)和測試; 3.負責項目中FPGA設計的相關文檔編寫及維護; 任職要求 1.碩士及以上學歷,電子、通信
    發(fā)表于 09-15 15:23