chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9361官方FPGA工程編譯過程

FPGA之家 ? 來源:時(shí)沿科技 ? 作者:ShownSun ? 2021-06-13 17:06 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

ADI是業(yè)界卓越的半導(dǎo)體公司,在模擬信號(hào)、混合信號(hào)和數(shù)字信號(hào)處理的設(shè)計(jì)與制造領(lǐng)域都發(fā)揮著十分重要的作用。到目前為止,推出了多款芯片,涉及的領(lǐng)域十分廣闊。針對(duì)推出的芯片,都有配套的開發(fā)板與其芯片子模塊進(jìn)行配套使用,所以配套資源包含該芯片的FPGA邏輯代碼,都上傳到github上,所有的代碼都是免費(fèi)公開的。

2 工程建立

2.1 自我環(huán)境檢查

首先檢查自己的Vivado或者Quartus的版本號(hào),選擇對(duì)應(yīng)的ADI官方提供的免費(fèi)HDL與no-OS庫(kù)。HDL庫(kù)存放的是對(duì)應(yīng)芯片的FPGA驅(qū)動(dòng)程序,no-OS存放的是芯片SDK下的C程序。

2.2 克隆對(duì)應(yīng)代碼

利用git軟件克隆hdl與no-OS庫(kù),以便后續(xù)使用。

git clone https://github.com/analogdevicesinc/no-OS.git

git clone https://github.com/analogdevicesinc/hdl.git

2.3 安裝編譯工具

在Windows電腦上安裝Cygwin軟件,詳細(xì)的安裝教程網(wǎng)上很多,不在贅述。也可以用Vivado或者Quartus自帶的編譯器進(jìn)行編譯,用戶可自己嘗試。

Cygwin是一個(gè)在windows平臺(tái)上運(yùn)行的類UNIX模擬環(huán)境,是cygnus solutions公司開發(fā)的自由軟件(該公司開發(fā)的著名工具還有eCos,不過現(xiàn)已被Redhat收購(gòu))。它對(duì)于學(xué)習(xí)UNIX/Linux操作環(huán)境,或者從UNIX到Windows的應(yīng)用程序移植,或者進(jìn)行某些特殊的開發(fā)工作,尤其是使用GNU工具集在Windows上進(jìn)行嵌入式系統(tǒng)開發(fā),非常有用。隨著嵌入式系統(tǒng)開發(fā)在國(guó)內(nèi)日漸流行,越來越多的開發(fā)者對(duì)Cygwin產(chǎn)生了興趣。

2.4 編譯tcl工程

首先找到自己Vivado或者Quartus安裝的具體目錄,打開Cygwin,輸入下面的指令并執(zhí)行(根據(jù)自己的目錄輸入)。

export PATH=$PATH:/cygdrive/C/Xilinx/Vivado/2018.2/bin

找到上述下載的hdl庫(kù)目錄,先對(duì)library進(jìn)行編譯,如果不確定接下來工程需要哪些庫(kù),對(duì)全部庫(kù)文件編譯即可。

make -C C:/gitadi/analogdevicesinc/hdl/hdl-hdl_2018_r2/library all

接下來對(duì)想要編譯的工程進(jìn)行編譯,由于fmcomms5包含兩片AD9361,正式我所需要的參考工程,在選擇對(duì)應(yīng)的開發(fā)板zc706即可(不要對(duì)所有的工程進(jìn)行編譯,工程量太大)。

make -C C:/gitadi/analogdevicesinc/hdl/hdl-hdl_2018_r2/projects/fmcomms5/zc706

編譯完成后,打開對(duì)應(yīng)的工程,可以看到詳細(xì)的工程設(shè)計(jì),用戶可以根據(jù)自己的需求進(jìn)行修改。

2.5 詳細(xì)的參考文章

上述講解只針對(duì)Windows環(huán)境下Vivado相關(guān)工程的編譯,如果用戶有Linux系統(tǒng)或者使用Quartus軟件需求等等,更為詳細(xì)的編譯說明參考鏈接如下:https://wiki.analog.com/resources/fpga/docs/build

3 no-OS庫(kù)的編譯

上述工程編譯完成后,導(dǎo)出bit文件到SDK,并將no-OS庫(kù)下對(duì)應(yīng)工程的c文件拷貝到SDK工程之下,重新編譯即可得到整個(gè)完整工程(HDL工程與ARM工程)。接下來用戶就可以對(duì)整個(gè)工程進(jìn)行測(cè)試修改,轉(zhuǎn)化為自己的程序。

如果對(duì)SDK下c文件工程的建立與編譯仍然不清楚,可以參考以下官方鏈接:https://wiki.analog.com/resources/eval/user-guides/ad-fmcomms2-ebz/software/baremetal

需要注意的一點(diǎn)就是,官方給的工程量比較大,需要將堆棧設(shè)置到合理的值,否則編譯會(huì)出現(xiàn)錯(cuò)誤。

原文標(biāo)題:AD9361官方FPGA工程編譯

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22292

    瀏覽量

    630415
  • ADI
    ADI
    +關(guān)注

    關(guān)注

    150

    文章

    46086

    瀏覽量

    270755

原文標(biāo)題:AD9361官方FPGA工程編譯

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Altera發(fā)布 Quartus? Prime 專業(yè)版和 FPGA AI 套件 25.3 版:編譯更快,智能更強(qiáng)

    Quartus Prime 專業(yè)版 25.3 現(xiàn)已正式發(fā)布, FPGA AI 套件 25.3 版本同步亮相 。新版軟件實(shí)現(xiàn)了 FPGA 設(shè)計(jì)效率的重大飛躍,帶來了 更智能的工具、更深入的洞察
    的頭像 發(fā)表于 11-13 09:24 ?5.4w次閱讀
    Altera發(fā)布 Quartus? Prime 專業(yè)版和 <b class='flag-5'>FPGA</b> AI 套件 25.3 版:<b class='flag-5'>編譯</b>更快,智能更強(qiáng)

    Nuclei Studio 編譯調(diào)試工程

    一.隊(duì)伍介紹 本文介紹Nuclei Studio 如何編譯調(diào)試工程。 二.具體方法與步驟 1.每次修改代碼后要先保存,再編譯。 2.為保險(xiǎn)起見,可先“Clean Project”,再編譯
    發(fā)表于 10-30 06:31

    Embedded Studio IDE編譯Nuclei SDK工程出錯(cuò)是什么原因?怎么解決?

    下載了官方提供的ses_nuclei_sdk_projects-master包,根據(jù)官方文檔Nuclei_SES_IDE_Installation.pdf安裝了SE,下載了編譯工具鏈,打開工程
    發(fā)表于 10-20 07:47

    使用scons編譯工程失敗怎么解決呢?

    到 RT-Thread 源碼文件夾下的 qemu-vexpress-a9 BSP 根目錄,然后輸入 scons 命令編譯工程,如果編譯正確無誤,會(huì)在 BSP 目錄下生成 QEMU 下運(yùn)行的 rtthread.elf 目標(biāo)
    發(fā)表于 09-17 06:24

    軟件無線電-AD9361 璞致 PZSDR 軟件無線電系列板卡之PZ-FL9361(FMCOMMS3)使用說明

    是基于AD9361的評(píng)估板,通過FMC接口與FPGA連接,支持寬帶收發(fā)功能。實(shí)驗(yàn)部分詳細(xì)介紹了在璞致FPGA板卡上運(yùn)行FMCOMMS3系統(tǒng)的步驟,包括固件燒錄、網(wǎng)絡(luò)配置以及使用SDR#和ADIIIOOscilloscope軟件進(jìn)
    的頭像 發(fā)表于 09-13 11:07 ?4000次閱讀
    軟件無線電-<b class='flag-5'>AD9361</b> 璞致 PZSDR 軟件無線電系列板卡之PZ-FL<b class='flag-5'>9361</b>(FMCOMMS3)使用說明

    請(qǐng)問ARTPi 的FDCAN使用官方工程如何發(fā)送數(shù)據(jù)?

    想知道如何使用這個(gè)FDCAN的發(fā)送函數(shù)?還有為什么裸機(jī)可以跑的驅(qū)動(dòng)移植到官方工程就跑不了呢?
    發(fā)表于 09-10 08:22

    PZSDR 軟件無線電 開發(fā)板系列板卡之P201Pro P203Pro 硬件說明—AD9361 AD9363

    璞致PZSDR系列中的P201Pro/P203Pro板卡采用Xilinx ZYNQ7020主控搭配ADI AD9361/AD9363射頻芯片(區(qū)別在于帶寬),板卡提供三種供電方式(XH2.54
    的頭像 發(fā)表于 08-27 10:18 ?930次閱讀
    PZSDR 軟件無線電 開發(fā)板系列板卡之P201Pro P203Pro 硬件說明—<b class='flag-5'>AD9361</b> AD9363

    PZSDR/璞致 P201Pro(AD9361) 軟件無線電:工業(yè)級(jí) SDR 解決方案,賦能多域技術(shù)創(chuàng)新

    P201Pro 以ZYNQ7020+AD9361硬核組合為核心,融合工業(yè)級(jí)可靠性與開源生態(tài)兼容性,為工程師群體提供從射頻到基帶的全鏈路可定制化解決方案。
    的頭像 發(fā)表于 08-11 09:49 ?770次閱讀
    PZSDR/璞致 P201Pro(<b class='flag-5'>AD9361</b>) 軟件無線電:工業(yè)級(jí) SDR 解決方案,賦能多域技術(shù)創(chuàng)新

    【PZSDR AD9361】——璞致PZ-FL9361 軟件無線電模塊:工業(yè)級(jí)射頻解決方案的技術(shù)標(biāo)桿

    璞致電子推出PZ-FL9361軟件無線電模塊,搭載ADI AD9361射頻芯片,實(shí)現(xiàn)70MHz-6GHz寬頻覆蓋與56MHz可調(diào)帶寬,支持2T2R架構(gòu)與工業(yè)級(jí)環(huán)境應(yīng)用。模塊兼容主流FPGA平臺(tái)與開源
    的頭像 發(fā)表于 07-31 13:50 ?662次閱讀
    【PZSDR <b class='flag-5'>AD9361</b>】——璞致PZ-FL<b class='flag-5'>9361</b> 軟件無線電模塊:工業(yè)級(jí)射頻解決方案的技術(shù)標(biāo)桿

    AD9361

    我使用AD9361芯片,參考時(shí)鐘為10MHz,鑒相頻率為20MHz,設(shè)置BBPLL頻率為800MHz,ADC_CLOCK為BBPLL的2分頻,為400MHz,clock_OUT為ADCclock的8
    發(fā)表于 06-25 15:02

    大規(guī)模硬件仿真系統(tǒng)的編譯挑戰(zhàn)

    大規(guī)模集成電路設(shè)計(jì)的重要工具。然而,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增加,硬件仿真系統(tǒng)的編譯過程面臨著諸多挑戰(zhàn)。本文旨在探討基于FPGA的硬件仿真系統(tǒng)在編譯
    的頭像 發(fā)表于 03-31 16:11 ?1233次閱讀
    大規(guī)模硬件仿真系統(tǒng)的<b class='flag-5'>編譯</b>挑戰(zhàn)

    FPGA Verilog HDL語(yǔ)法之編譯預(yù)處理

    Verilog HDL語(yǔ)言和C語(yǔ)言一樣也提供了編譯預(yù)處理的功能?!?b class='flag-5'>編譯預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個(gè)組成部分。Verilog HDL語(yǔ)言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1097次閱讀
    <b class='flag-5'>FPGA</b> Verilog HDL語(yǔ)法之<b class='flag-5'>編譯</b>預(yù)處理

    DLPNIRNANOEVM按照官方文檔編譯好文件以后,如何燒錄進(jìn)去?

    按照官方文檔編譯好文件以后,如何燒錄進(jìn)去
    發(fā)表于 02-24 08:51

    DLPNIRNANOEVM按照官方文檔編譯文件時(shí)報(bào)錯(cuò)gmake: *** [NIRscanNano.out] Error -1073741819怎么解決?

    按照官方文檔編譯文件時(shí)報(bào)錯(cuò)gmake: *** [NIRscanNano.out] Error -1073741819 請(qǐng)問該如何解決
    發(fā)表于 02-24 07:52

    AD9361 RF捷變收發(fā)器,評(píng)估套件和開發(fā)資源

    AD9361 *附件:AD9361_cn 中文數(shù)據(jù)手冊(cè).pdf 是一款面向3G和4G基站應(yīng)用的高性能、高集成度的射頻(RF)Agile Transceiver?捷變收發(fā)器。該器件的可編程性和寬帶能力
    的頭像 發(fā)表于 12-13 15:18 ?3038次閱讀
    <b class='flag-5'>AD9361</b> RF捷變收發(fā)器,評(píng)估套件和開發(fā)資源