chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

將FPGA集成進(jìn)SoC的好處顯而易見(jiàn)

FPGA之家 ? 來(lái)源:World of FPGA ? 作者:Kelvin ? 2021-06-18 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA以其強(qiáng)大的靈活性和適應(yīng)性見(jiàn)長(zhǎng)。系統(tǒng)設(shè)計(jì)師在設(shè)計(jì)大容量復(fù)雜應(yīng)用時(shí),越來(lái)越多的考慮使用SoC中集成FPGA方案來(lái)減小功耗并提高性能。

將FPGA集成進(jìn)SoC的好處顯而易見(jiàn):1.對(duì)于已有的FPGA SoC系統(tǒng),例如SmartNIC智能網(wǎng)卡方案或者微軟Azure云中,可以進(jìn)一步提高集成度和性能。2.讓原本不具備靈活性的SoC具備一定的可編程能力,讓終端用戶可以根據(jù)需求的變化修改協(xié)議和算法。3.給SoC提供一個(gè)加速核,把一些適合FPGA并行計(jì)算的工作負(fù)載offload到FPGA上進(jìn)行。4.在SoC架構(gòu)中提供可編程狀態(tài)機(jī)等計(jì)算單元,作為新型AI引擎總而言之一句話,F(xiàn)PGA具備的好處,SoC集成后可以全部繼承。

eFPGA(SoC) & cFPGA(SiP)

目前流行的兩種集成方案分別是embedded FPGA(以下簡(jiǎn)稱eFPGA集成方案)以及FPGA Chiplets(以下簡(jiǎn)稱cFPGA集成方案)1.eFPGA集成方案eFPGA是嵌入到SoC中的FPGA IP核,可以是軟核或者是硬核,工藝節(jié)點(diǎn)往往需要和SoC保持一致。

eFPGA通常具有比傳統(tǒng)FPGA更多的輸入和輸出,可連接到總線、數(shù)據(jù)路徑、控制路徑、PHY等部件中。這個(gè)技術(shù)多年前在學(xué)術(shù)界就已被提出,直到近5年才逐步被廣泛接受,美國(guó)、法國(guó)、中國(guó)也涌現(xiàn)了一系列專注于eFPGA的公司,并將其成功的商業(yè)化。cFPGA集成方案Chiplet的概念則最早來(lái)自 DARPA 的 CHIPS(Common Heterogeneous Integration and IP Reuse Strategies)項(xiàng)目。是通過(guò)die-to-die內(nèi)部互聯(lián)技術(shù)將多個(gè)模塊芯片與底層基礎(chǔ)芯片封裝在一起,構(gòu)成多功能的異構(gòu)System in Package(SiP)芯片的模式。理論上講,這種技術(shù)是一種短周期、低成本的集成第三方芯片(例如I/O、存儲(chǔ)芯片、NPU等)的技術(shù),各個(gè)模塊芯片的工藝節(jié)點(diǎn)可以不同。Chiplet是業(yè)界為了彌補(bǔ)硅工藝技術(shù)增長(zhǎng)放緩所做的幾項(xiàng)努力之一。它們起源于多芯片模塊,誕生于20世紀(jì)70年代,迄今為止,已經(jīng)有很多公司早早地創(chuàng)建了自己的 Chiplet 生態(tài)系統(tǒng),包括Marvell、AMD、Intel等。

Intel 片間互連技術(shù)方案(來(lái)自Intel)In this way, an SoC and an FPGA chiplet can be co-packaged with a wide, high speed bus connecting them.最新型的FPGA(無(wú)論是X家還是I家),實(shí)際上都使用了Chiplet技術(shù)。Intel給自家的片間互連技術(shù)起了一個(gè)高大上的名字:“嵌入式多片互連橋接,Embedded Multi-die Interconnect Bridge”EMIB ,其混合了SoC和SiP技術(shù)。Xilinx則從7系開(kāi)始就采用了片間互連技術(shù)來(lái)在有限的面積下通過(guò)堆疊實(shí)現(xiàn)超大邏輯容量、Serdes高速接口以及HBM高帶寬存儲(chǔ)的融合。

cFPGA SiP方案的優(yōu)勢(shì):

1.支持多工藝節(jié)點(diǎn)的片間融合。

2.旨在打造標(biāo)準(zhǔn)化、模塊化的IP,因此FPGA部分通常是一個(gè)固定芯片模塊,SiP設(shè)計(jì)的重構(gòu)迭代速度更快。

eFPGA SoC方案的優(yōu)勢(shì):

1.無(wú)需去了解你可能并不熟悉的SoC片間互連技術(shù)(有時(shí)無(wú)法從你的PHY IP提供商那獲得)。

2.免去了高昂的多片封裝基板費(fèi)用。

3.旨在強(qiáng)化FPGA的可定制性,在個(gè)性化細(xì)節(jié)定制方面更加靈活。

原文標(biāo)題:集成FPGA的兩種方式:Embedded FPGA(SoC)和FPGA Chiplets(SiP)

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22424

    瀏覽量

    636725
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4578

    瀏覽量

    229276

原文標(biāo)題:集成FPGA的兩種方式:Embedded FPGA(SoC)和FPGA Chiplets(SiP)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探討我們的社會(huì)如何應(yīng)對(duì)持續(xù)停電危機(jī)

    現(xiàn)代生活的方方面面幾乎都依賴電力,其中既有顯而易見(jiàn)的用途,比如家用照明,也有我們或許習(xí)以為常卻未曾意識(shí)到的用途,比如自來(lái)水凈化。
    的頭像 發(fā)表于 03-06 09:41 ?361次閱讀

    探索IGLOO2 FPGA與SmartFusion2 SoC FPGA的電氣特性與應(yīng)用潛力

    供參考。 文件下載: M2S025TS-1FCS325I.pdf 產(chǎn)品概述 IGLOO2 FPGA和SmartFusion2 SoC FPGA家族基于4輸入查找表(LUT)的
    的頭像 發(fā)表于 02-10 11:30 ?184次閱讀

    Microsemi IGLOO2 FPGA與SmartFusion2 SoC FPGA深度剖析

    : M2S025TS-FCS325I.pdf 一、產(chǎn)品概述 Microsemi的IGLOO2 FPGA和SmartFusion2 SoC FPGA是主流的產(chǎn)品系列,它們基于4輸入查找
    的頭像 發(fā)表于 02-09 17:20 ?353次閱讀

    使用NORDIC AI的好處

    ; 自定義 Neuton 模型博客] Axon NPU :集成在 nRF54LM20B 等高端 SoC 中的專用 AI 加速器,對(duì) TensorFlow Lite 模型可實(shí)現(xiàn)最高約 15× 推理加速、顯著
    發(fā)表于 01-31 23:16

    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ FPGA與AMD Versal自適應(yīng)SoC的對(duì)接

    在本博客中,我們介紹使用 Aurora 6466b 協(xié)議實(shí)現(xiàn) AMD UltraScale+ FPGA 與 AMD Versal 自適應(yīng) SoC 的對(duì)接。我們還將涵蓋有關(guān) IP 配置、FPG
    的頭像 發(fā)表于 01-13 14:04 ?3472次閱讀
    使用Aurora 6466b協(xié)議實(shí)現(xiàn)AMD UltraScale+ <b class='flag-5'>FPGA</b>與AMD Versal自適應(yīng)<b class='flag-5'>SoC</b>的對(duì)接

    AMD UltraScale架構(gòu):高性能FPGASoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGASoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長(zhǎng)。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)和卓越
    的頭像 發(fā)表于 12-15 14:35 ?581次閱讀

    Altera Agilex 5 D系列FPGASoC家族全面升級(jí)

    Agilex 5 D 系列 FPGASoC 家族全面升級(jí),為中端 FPGA 應(yīng)用能力帶來(lái)巨大飛躍——邏輯單元、內(nèi)存、DSP/AI 算力提升高達(dá) 2.5 倍,外存帶寬提升高達(dá) 2 倍,輕松駕馭功耗和空間受限環(huán)境中的高計(jì)算性能
    的頭像 發(fā)表于 11-25 14:42 ?2259次閱讀

    NPB 2.0:網(wǎng)絡(luò)可視化告別“專用硬件”?

    傳統(tǒng)的基于專用硬件的實(shí)現(xiàn)方案,例如使用TAP交換機(jī)/分流器等采集設(shè)備,其初期購(gòu)置和維護(hù)成本顯而易見(jiàn),并且隨著網(wǎng)絡(luò)規(guī)模的擴(kuò)大,采購(gòu)和運(yùn)維費(fèi)用都將繼續(xù)增長(zhǎng)。NPB 2.0是基于 SONiC 的開(kāi)放網(wǎng)絡(luò)技術(shù)棧的前沿實(shí)踐。
    的頭像 發(fā)表于 11-24 16:45 ?1612次閱讀
    NPB 2.0:網(wǎng)絡(luò)可視化告別“專用硬件”?

    Altera Agilex 3 FPGASoC產(chǎn)品家族的性能分析

    本文采用嚴(yán)謹(jǐn)?shù)幕鶞?zhǔn)測(cè)試方法,對(duì)全新推出的 Agilex 3 FPGASoC 產(chǎn)品家族進(jìn)行性能分析。該系列專為成本優(yōu)化型應(yīng)用設(shè)計(jì),兼具高性能、高集成度與高可靠性。
    的頭像 發(fā)表于 10-27 09:37 ?750次閱讀

    Altera Agilex 3/5 FPGASoC的功能特性

    Agilex 5 FPGASoC 以及新推出的 Agilex 3 FPGASoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個(gè)設(shè)備系列均具備全新功能,可隨著設(shè)計(jì)需求的變化實(shí)現(xiàn)
    的頭像 發(fā)表于 09-06 10:10 ?3482次閱讀
    Altera Agilex 3/5 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>的功能特性

    Altera Agilex? 3 FPGASoC FPGA

    3器件Altera Hyperlex FPGA架構(gòu)集成到這些較小器件中,與以前的成本優(yōu)化型系列Cyclone V以及更高速收發(fā)器相比,性能提高了1.9倍,并為L(zhǎng)PDDR4增加了內(nèi)存支持。小尺寸對(duì)于
    的頭像 發(fā)表于 08-06 11:41 ?4174次閱讀
    Altera Agilex? 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b> <b class='flag-5'>FPGA</b>

    Altera Agilex 3 FPGASoC產(chǎn)品介紹

    Altera 的 Agilex 3 FPGASoC 可在不影響性能的前提下顯著提高成本效益。其通過(guò)出色的 Hyperflex FPGA 架構(gòu)、先進(jìn)的收發(fā)器技術(shù)、更高的集成度和更強(qiáng)
    的頭像 發(fā)表于 06-03 16:40 ?1598次閱讀
    Altera Agilex 3 <b class='flag-5'>FPGA</b>和<b class='flag-5'>SoC</b>產(chǎn)品介紹

    Microchip發(fā)布PolarFire Core FPGASoC產(chǎn)品

    當(dāng)前市場(chǎng)中,物料清單(BOM)成本持續(xù)攀升,開(kāi)發(fā)者需在性能和預(yù)算間實(shí)現(xiàn)優(yōu)化。鑒于中端FPGA市場(chǎng)很大一部分無(wú)需集成串行收發(fā)器,Microchip Technology Inc.(微芯科技公司)正式發(fā)布PolarFire Core現(xiàn)場(chǎng)可編程門陣列(
    的頭像 發(fā)表于 05-23 14:02 ?1663次閱讀

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料!數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等

    進(jìn)群免費(fèi)領(lǐng)FPGA學(xué)習(xí)資料啦!小編整理了數(shù)字信號(hào)處理、傅里葉變換與FPGA開(kāi)發(fā)等FPGA必看資料,需要的小伙伴可以加小助手(微信:elecfans123)或
    發(fā)表于 04-07 16:41

    微芯Microchip PolarFire? SoC FPGA通過(guò)AEC-Q100汽車級(jí)認(rèn)證

    Technology Inc.(微芯科技公司)的 PolarFire片上系統(tǒng)(SoCFPGA? 已獲得汽車電子委員會(huì) AEC-Q100 認(rèn)證。AEC-Q 標(biāo)準(zhǔn)是集成電路的指南,通過(guò)壓力測(cè)試來(lái)衡量汽車電子元件的可靠性
    的頭像 發(fā)表于 03-31 19:26 ?2430次閱讀