chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時序問題常見的跨時鐘域亞穩(wěn)態(tài)問題

FPGA之家 ? 來源:CSDN博客 ? 作者:多喝hot水 ? 2021-06-18 15:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

今天寫一下時序問題常見的跨時鐘域的亞穩(wěn)態(tài)問題。

先說明一下亞穩(wěn)態(tài)問題:

D觸發(fā)器有個明顯的特征就是建立時間(setup time)和保持時間(hold time)

如果輸入信號在建立時間和保持時間發(fā)生變化,則可能產(chǎn)生亞穩(wěn)態(tài),如果在時鐘上升沿也就是D觸發(fā)器采樣期間,輸入點(diǎn)評判斷為1則輸出為1,如果是0則輸出為0,另外一種情況就是在時鐘上升沿時,D在發(fā)生變化,在中間思考跳轉(zhuǎn)很久,但不知道Dinput跳到0還是1(此狀態(tài)出現(xiàn)概率非常低,但會出現(xiàn))到下一個時鐘還沒有思考好是0還是1,沒有出現(xiàn)穩(wěn)定狀態(tài),這就是亞穩(wěn)態(tài)。[1]

總結(jié):在FPGA系統(tǒng)中,如果數(shù)據(jù)傳輸中不滿足觸發(fā)器的Tsu和Th不滿足,或者復(fù)位過程中復(fù)位信號的釋放相對于有效時鐘沿的恢復(fù)時間(recovery time)不滿足,就可能產(chǎn)生亞穩(wěn)態(tài),此時觸發(fā)器輸出端Q在有效時鐘沿之后比較長的一段時間處于不確定的狀態(tài),在這段時間里Q端在0和1之間處于振蕩狀態(tài),而不是等于數(shù)據(jù)輸入端D的值。這段時間稱為決斷時間(resolution time)。經(jīng)過resolution time之后Q端將穩(wěn)定到0或1上,但是穩(wěn)定到0或者1,是隨機(jī)的,與輸入沒有必然的關(guān)系。[2]

總結(jié)亞穩(wěn)態(tài)問題產(chǎn)生場景:1)跨時鐘域的信號傳輸,由于源信號時鐘與目的信號時鐘的相移未知,可能導(dǎo)致保持時間和建立時間條件不滿足,從而產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。2)異步信號,最常見的為異步復(fù)位信號,由于異步信號不與觸發(fā)器同步時鐘同步,所以可能導(dǎo)致保持時間和建立時間條件不滿足,產(chǎn)生亞穩(wěn)態(tài)現(xiàn)象。

(建立時間保持時間條件:數(shù)據(jù)在建立時間和保持時間保持穩(wěn)定)

亞穩(wěn)態(tài)導(dǎo)致的后果:

一般情況下亞穩(wěn)態(tài)產(chǎn)生的后果為產(chǎn)生不可預(yù)知的數(shù)據(jù),或者在前面所述亞穩(wěn)態(tài)第三種情況可能導(dǎo)致系統(tǒng)崩潰。在數(shù)據(jù)表現(xiàn)方面來說會產(chǎn)生毛刺、突變等現(xiàn)象。影響系統(tǒng)后續(xù)的邏輯判斷和程序整體運(yùn)行走向。

一般FPGA的建立時間和保持時間加起來為1ns左右,所以可以根據(jù)概率論來計(jì)算亞穩(wěn)態(tài)產(chǎn)生的概率,也就是同步時鐘周期的倒數(shù)。

亞穩(wěn)態(tài)的串?dāng)_,也就是D觸發(fā)器處于震蕩狀態(tài)時會影響后續(xù)觸發(fā)器的狀態(tài),一般來說如果震蕩狀態(tài)不超過同步時鐘周期,也就不會串?dāng)_下一個觸發(fā)器導(dǎo)致下一個觸發(fā)器也產(chǎn)生振蕩,一般工程上來講串兩至三個觸發(fā)器基本就可以保證不串?dāng)_。(是可能不串?dāng)_,不是一定不串?dāng)_,串?dāng)_的可能性很?。?/p>

針對上述的亞穩(wěn)態(tài)問題,常見的解決方法:

1)通過對異步信號邊沿提取實(shí)現(xiàn)異步信號同步處理,在邊沿提取過程中也要防止亞穩(wěn)態(tài)串?dāng)_,進(jìn)行多寄存器緩存減小亞穩(wěn)態(tài)串?dāng)_的可能性。

2)通過FIFO實(shí)現(xiàn)異步信號同步處理。

3)對于異步時鐘通過異步復(fù)位同步釋放的方法實(shí)現(xiàn)亞穩(wěn)態(tài)大可能的消除:

異步復(fù)位,同步釋放就是對異步復(fù)位時鐘進(jìn)行兩次或兩次以上緩存,盡可能的減少亞穩(wěn)態(tài)信號進(jìn)入到系統(tǒng)內(nèi)部。

在進(jìn)行異步復(fù)位同步釋放的時候一定能夠要進(jìn)行至少兩次緩存,這樣才能保證亞穩(wěn)態(tài)串?dāng)_的可能性大大降低。

原文標(biāo)題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1950

    瀏覽量

    134510
  • 時序設(shè)計(jì)
    +關(guān)注

    關(guān)注

    0

    文章

    21

    瀏覽量

    44102

原文標(biāo)題:【FPGA】幾種時序問題的常見解決方法

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    黑芝麻智能武當(dāng)C1200家族作為計(jì)算芯片的核心突破

    本文圍繞汽車電子電氣架構(gòu)(EEA)向中央計(jì)算演進(jìn)的技術(shù)需求,分析分布式、集中架構(gòu)的碎片化、間壁壘等痛點(diǎn),重點(diǎn)闡述武當(dāng) C1200 家族作為計(jì)算芯片的核心突破:7nm 異構(gòu)融合架
    的頭像 發(fā)表于 11-20 16:38 ?959次閱讀

    vivado時序分析相關(guān)經(jīng)驗(yàn)

    改為寄存輸出。 時序分析有兩個主要路徑 Intra-clock:同時鐘之間的路徑分析,需實(shí)打?qū)嵔鉀Q。(改善設(shè)計(jì),改變綜合策略等) Inter-clock:表示時鐘路徑,在靜態(tài)分析時,
    發(fā)表于 10-30 06:58

    移植E203到Genesys2開發(fā)板時遇到時序問題的常見原因

    在移植E203到自己的Genesys2開發(fā)板時候遇到時序問題的常見原因 1.在vivado中,連接的管腳的信號一般都會自動添加OBUF或IBUF。 但是對于inout類型的接口,不會主動添加
    發(fā)表于 10-29 07:04

    時鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    1、時鐘設(shè)計(jì),芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計(jì)中,時鐘網(wǎng)絡(luò)的優(yōu)化是實(shí)現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化、DCD 最小化、時鐘門控和時鐘
    的頭像 發(fā)表于 10-09 10:07 ?269次閱讀

    ?LMK05028 低抖動雙通道網(wǎng)絡(luò)同步器時鐘芯片總結(jié)

    該LMK05028是一款高性能網(wǎng)絡(luò)同步器時鐘器件,可提供抖動清除、時鐘生成、高級時鐘監(jiān)控和良好的無中斷開關(guān)性能,以滿足通信基礎(chǔ)設(shè)施和工業(yè)應(yīng)用的嚴(yán)格時序要求。該器件的低抖動和高PSNR降
    的頭像 發(fā)表于 09-12 14:18 ?693次閱讀
    ?LMK05028 低抖動雙通道網(wǎng)絡(luò)同步器<b class='flag-5'>時鐘</b>芯片總結(jié)

    雙北斗衛(wèi)星時鐘同步裝置:安徽京準(zhǔn)自主可控的“時序”守護(hù)者

    雙北斗衛(wèi)星時鐘同步裝置:安徽京準(zhǔn)自主可控的“時序”守護(hù)者
    的頭像 發(fā)表于 09-05 08:43 ?753次閱讀
    雙北斗衛(wèi)星<b class='flag-5'>時鐘</b>同步裝置:安徽京準(zhǔn)自主可控的“<b class='flag-5'>時序</b>”守護(hù)者

    黑芝麻智能時間同步技術(shù):消除多計(jì)算單元的時鐘信任鴻溝

    上海2025年7月21日 /美通社/ -- 本文圍繞時間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn)
    的頭像 發(fā)表于 07-22 09:17 ?397次閱讀
    黑芝麻智能<b class='flag-5'>跨</b><b class='flag-5'>域</b>時間同步技術(shù):消除多<b class='flag-5'>域</b>計(jì)算單元的<b class='flag-5'>時鐘</b>信任鴻溝

    異步時鐘處理方法大全

    該方法只用于慢到快時鐘的1bit信號傳遞。在Xilinx器件中,可以使用(* ASYNC_REG = "TRUE" *)標(biāo)記,將兩個寄存器盡量靠近綜合,降低 亞穩(wěn)態(tài)因?qū)Ь€延遲太大而傳播到第二個寄存器的可能性。
    的頭像 發(fā)表于 05-14 15:33 ?1253次閱讀
    <b class='flag-5'>跨</b>異步<b class='flag-5'>時鐘</b><b class='flag-5'>域</b>處理方法大全

    FPGA時序約束之設(shè)置時鐘

    Vivado中時序分析工具默認(rèn)會分析設(shè)計(jì)中所有時鐘相關(guān)的時序路徑,除非時序約束中設(shè)置了時鐘組或false路徑。使用set_clock_gro
    的頭像 發(fā)表于 04-23 09:50 ?956次閱讀
    FPGA<b class='flag-5'>時序</b>約束之設(shè)置<b class='flag-5'>時鐘</b>組

    CMOS邏輯IC使用時如何應(yīng)對電路中的危害、亞穩(wěn)態(tài)、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計(jì)

    提要 本期課堂,我們將繼續(xù)深入CMOS邏輯IC的使用注意事項(xiàng),介紹如何應(yīng)對電路中的危害、亞穩(wěn)態(tài)、鎖存以及ESD防護(hù)等問題。 Q 危害的問題 如果是由OR(或)、AND(與)和其它門組成的多輸入組合
    的頭像 發(fā)表于 02-07 17:43 ?1793次閱讀
    CMOS邏輯IC使用時如何應(yīng)對電路中的危害、<b class='flag-5'>亞穩(wěn)態(tài)</b>、鎖存以及ESD—東芝半導(dǎo)體帶你深入電子設(shè)計(jì)

    探索對抗訓(xùn)練的概率分布偏差:DPA雙概率對齊的通用自適的目標(biāo)檢測方法

    ://arxiv.org/abs/2412.11443 代碼地址: https://github.com/WeitaiKang/SegVG/tree/main ▲ 圖1. UniDAOD任務(wù)示例 (通用目標(biāo)
    的頭像 發(fā)表于 01-15 13:45 ?1159次閱讀
    探索對抗訓(xùn)練的概率分布偏差:DPA雙概率對齊的通用<b class='flag-5'>域</b>自適的目標(biāo)檢測方法

    JESD204B接口協(xié)議采用SUBCLASS1方案,在系統(tǒng)設(shè)計(jì)上遇到諸多問題求解決

    的,并且在不同的電壓,如何能保證到達(dá)各器件內(nèi)部之后,仍能滿足建立保持時間要求呢?特別是DEVICE CLK采用2.5G的高頻情況下。如果以外部時鐘控制芯片去調(diào)整的話,即使在常溫下能保證DEVICE
    發(fā)表于 01-10 07:25

    TSP研究:車內(nèi)網(wǎng)聯(lián)服務(wù)向融合、全場景融合、艙駕融合方向拓展

    的數(shù)據(jù)采集與供應(yīng),進(jìn)而為車主提供更加多樣化服務(wù)。其服務(wù)內(nèi)容涵蓋導(dǎo)航服務(wù)、社交服務(wù)、娛樂服務(wù)、遠(yuǎn)程保養(yǎng)服務(wù)、安全服務(wù)等。 來源:公開資料 隨著融合、艙駕融合等趨勢的演進(jìn),TSP供應(yīng)商也在悄然進(jìn)步,從純車內(nèi)網(wǎng)聯(lián)服務(wù)應(yīng)用向
    的頭像 發(fā)表于 01-06 09:40 ?2048次閱讀
    TSP研究:車內(nèi)網(wǎng)聯(lián)服務(wù)向<b class='flag-5'>跨</b><b class='flag-5'>域</b>融合、全場景融合、艙駕融合方向拓展

    混合示波器的原理和應(yīng)用

    部分包括一個或多個模擬通道,用于測量和顯示模擬信號的波形;數(shù)字部分包括一個或多個數(shù)字通道,用于測量和顯示數(shù)字信號的時序波形;RF通道則專門用于捕獲和分析射頻信號。 采樣:混合示波器通過模擬通道和數(shù)
    發(fā)表于 12-27 15:54

    在不同時鐘下,多片ADS131E08如何實(shí)現(xiàn)不間斷的同步采集?

    如題,在不同時鐘下,多片ADS131E08如何實(shí)現(xiàn)不間斷的同步采集?
    發(fā)表于 12-05 08:10