chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence Integrity 3D-IC平臺(tái)進(jìn)行工藝認(rèn)證

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-11-19 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Integrity 3D-IC 是 Cadence 新一代多芯片設(shè)計(jì)解決方案,它將硅和封裝的規(guī)劃和實(shí)現(xiàn),與系統(tǒng)分析和簽核結(jié)合起來,以實(shí)現(xiàn)系統(tǒng)級(jí)驅(qū)動(dòng)的 PPA 優(yōu)化。

原生 3D 分區(qū)流程可自動(dòng)智能創(chuàng)建邏輯內(nèi)存器件的 3D 堆疊配置,優(yōu)化 3D 堆疊設(shè)計(jì)的 PPA 結(jié)果。

客戶可以放心采用 Cadence Integrity 3D-IC 平臺(tái)和 Samsung Foundry 的多 Die 實(shí)現(xiàn)流程,打造新一代超大規(guī)模計(jì)算、移動(dòng)、汽車和人工智能應(yīng)用。

中國(guó)上海,2021 年 11 月 18 日——楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS),作為 Samsung Advanced Foundry Ecosystem(SAFE)的緊密合作伙伴,Cadence 公司于宣布,Samsung Foundry 已經(jīng)對(duì) Cadence Integrity 3D-IC 平臺(tái)的 2D-to-3D 原生 3D 分區(qū)流程進(jìn)行了工藝認(rèn)證

利用新流程,客戶可以將現(xiàn)有的 2D 設(shè)計(jì)分割成 3D 邏輯內(nèi)存器件(Memory-on-logic)配置,與原來的 2D 設(shè)計(jì)相比,可以通過同構(gòu) 3D 堆疊獲得更好的功耗、性能和面積(PPA)結(jié)果。該流程還為分區(qū)設(shè)計(jì)提供了強(qiáng)大的 3D-IC 系統(tǒng)規(guī)劃、實(shí)現(xiàn)和早期分析能力,是客戶打造復(fù)雜的新一代超大規(guī)模計(jì)算、移動(dòng)、汽車和人工智能應(yīng)用的理想選擇。

由于內(nèi)存墻限制,RAM 的訪問速度跟不上 CPU 的執(zhí)行速度,導(dǎo)致整個(gè)系統(tǒng)因內(nèi)存延遲而變慢??朔@個(gè)問題的方法之一是采用同構(gòu)的堆疊配置,并將存儲(chǔ)器放在邏輯之上。這種配置安裝在同一封裝中時(shí),可以減少導(dǎo)線長(zhǎng)度和面積,加快內(nèi)存訪問速度,因此有助于提高 CPU 核心的性能。

Integrity 3D-IC 平臺(tái)的 3D 分區(qū)功能使用戶能夠分離出內(nèi)存宏和標(biāo)準(zhǔn)單元,并將它們放置在 3D 同構(gòu)堆疊內(nèi)的兩個(gè)不同裸片上。自動(dòng)流程在宏和標(biāo)準(zhǔn)單元之間建立連接的同時(shí),進(jìn)行 3D 堆棧的分區(qū)和完整實(shí)現(xiàn)。最終確定每個(gè)裸片的內(nèi)容之后,系統(tǒng)和封裝就可以在 Integrity 3D-IC 平臺(tái)上實(shí)現(xiàn),進(jìn)行凸點(diǎn)規(guī)劃、實(shí)現(xiàn)、與其他裸片的協(xié)同設(shè)計(jì),以及熱、功耗和靜態(tài)時(shí)序分析(STA)的早期分析。

“對(duì)于在 3D-IC 配置方面具有不同自動(dòng)化分區(qū)要求的客戶,可以利用 Samsung Foundry MDI 參考流程的這種獨(dú)特功能來探索芯片堆疊的效果,該流程基于 Cadence 新款 Integrity 3D-IC 平臺(tái)中的原生 3D 分區(qū)功能。”Samsung Electronics 工藝設(shè)計(jì)技術(shù)副總裁 Sangyun Kim 表示,“Cadence 和 Samsung 之間的這種成功合作為客戶提供了 3D 堆疊設(shè)計(jì)的分區(qū)、實(shí)現(xiàn)和分析流程,使他們能夠減小功耗和面積,同時(shí)提高整體系統(tǒng)性能?!?/p>

“通過與 Samsung Foundry 的持續(xù)合作,我們?cè)诙嗦闫O(shè)計(jì)實(shí)現(xiàn)領(lǐng)域進(jìn)行了合作創(chuàng)新,并提供了自動(dòng)化的原生 3D 分區(qū)流程?!盋adence 公司數(shù)字與簽核事業(yè)部產(chǎn)品工程副總裁 Vivek Mishra 表示,“Samsung Foundry 用于多裸片設(shè)計(jì)實(shí)現(xiàn)的先進(jìn)封裝技術(shù),結(jié)合 Cadence 集成化的 Integrity 3D-IC 平臺(tái),為我們的共同客戶提供了強(qiáng)大的多裸片解決方案?!?/p>

Integrity 3D-IC 平臺(tái)為客戶提供了通用的控制面板和數(shù)據(jù)庫(kù)、完整的規(guī)劃系統(tǒng)、無(wú)縫集成的設(shè)計(jì)實(shí)現(xiàn)工具、集成化的系統(tǒng)級(jí)分析能力和易于使用的界面,并允許用戶使用 Virtuoso Design Environment 和 Allegro 封裝技術(shù)實(shí)現(xiàn)協(xié)同設(shè)計(jì)。該平臺(tái)還包括更廣泛的 Cadence 3D-IC 解決方案組合,包括用于電源分配網(wǎng)絡(luò)(PDN)分析的 Voltus IC Power Integrity Solution、用于 3D 熱分析的 Celsius Thermal Solver、用于 3D 簽核時(shí)序的 Tempus Timing Signoff Solution 和用于電路布局驗(yàn)證(LVS)的 Pegasus Verification System。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 3D
    3D
    +關(guān)注

    關(guān)注

    9

    文章

    2979

    瀏覽量

    112890
  • 驅(qū)動(dòng)
    +關(guān)注

    關(guān)注

    12

    文章

    1924

    瀏覽量

    87864
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    993

    瀏覽量

    145608

原文標(biāo)題:Cadence Integrity 3D-IC平臺(tái)通過Samsung Foundry 5LPE工藝設(shè)計(jì)堆疊的原生3D分區(qū)流程認(rèn)證

文章出處:【微信號(hào):gh_fca7f1c2678a,微信公眾號(hào):Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Cadence AI芯片與3D-IC設(shè)計(jì)流程支持臺(tái)積公司N2和A16工藝技術(shù)

    上市周期,以滿足 AI 和 HPC 客戶的應(yīng)用需求。Cadence 與臺(tái)積公司在 AI 驅(qū)動(dòng)的 EDA、3D-IC、IP 及光子學(xué)等領(lǐng)域展開了緊密合作,推出全球領(lǐng)先的半導(dǎo)體產(chǎn)品。
    的頭像 發(fā)表于 10-13 13:37 ?837次閱讀

    充電寶的3C認(rèn)證是什么?為什么要進(jìn)行3C認(rèn)證

    近日,充電寶3C認(rèn)證受到了人們廣泛的討論,作為人們生活中的常用物品,充電寶的安全性非常重要。而民航部門對(duì)于充電寶的要求,不僅需要3C認(rèn)證標(biāo)記,還對(duì)功率有著嚴(yán)格要求。
    的頭像 發(fā)表于 09-16 17:49 ?1422次閱讀
    充電寶的<b class='flag-5'>3</b>C<b class='flag-5'>認(rèn)證</b>是什么?為什么要<b class='flag-5'>進(jìn)行</b><b class='flag-5'>3</b>C<b class='flag-5'>認(rèn)證</b>?

    Cadence3D-IC以及AI領(lǐng)域的創(chuàng)新實(shí)踐

    當(dāng)前,人工智能正以前所未有的深度重塑半導(dǎo)體產(chǎn)業(yè)鏈的核心環(huán)節(jié),而作為芯片設(shè)計(jì)的“引擎”,EDA(電子設(shè)計(jì)自動(dòng)化)領(lǐng)域正經(jīng)歷著從傳統(tǒng)規(guī)則驅(qū)動(dòng)向數(shù)據(jù)智能驅(qū)動(dòng)的范式遷移。主流 EDA 廠商紛紛加大 AI 工具研發(fā)的投入,通過引入 AI 技術(shù)賦能 EDA 工具,助力芯片設(shè)計(jì),這場(chǎng)由 AI 引發(fā)的技術(shù)變革,不僅在重構(gòu)芯片設(shè)計(jì)的效率邊界,更在重新定義 EDA 工具的核心競(jìng)爭(zhēng)力。
    的頭像 發(fā)表于 09-09 11:52 ?2552次閱讀
    <b class='flag-5'>Cadence</b>在<b class='flag-5'>3D-IC</b>以及AI領(lǐng)域的創(chuàng)新實(shí)踐

    上海立芯亮相第五屆RISC-V中國(guó)峰會(huì)

    上海立芯軟件科技有限公司的四款核心產(chǎn)品——LeCompiler(數(shù)字設(shè)計(jì)全流程平臺(tái))、LePI(電源完整性平臺(tái))、LePV(物理驗(yàn)證與簽核平臺(tái))及Le3DIC(
    的頭像 發(fā)表于 07-26 10:42 ?742次閱讀

    Cadence Integrity 3D-IC平臺(tái)解決AI算力困局

    從日常生活中的語(yǔ)音助手和自動(dòng)駕駛,到工業(yè)上的全自動(dòng)工廠和 AI 輔助設(shè)計(jì),人工智能技術(shù)正在為我們的世界帶來革命性的變化。在人工智能的應(yīng)用中,無(wú)論是文字、語(yǔ)音、還是視頻,都需要被轉(zhuǎn)化為一串串的基本的數(shù)據(jù)單元,以供 AI 處理器識(shí)別并進(jìn)行運(yùn)算處理。這些單元被稱之為 token。
    的頭像 發(fā)表于 07-25 14:07 ?571次閱讀

    【新品發(fā)布】艾為推出SIM卡電平轉(zhuǎn)換AW39103,成功通過高通平臺(tái)認(rèn)證

    艾為推出SIM卡電平轉(zhuǎn)換產(chǎn)品AW39103,其憑借優(yōu)異的性能,成功通過高通平臺(tái)認(rèn)證,并獲得高通最高推薦等級(jí)(GOLD)。圖1高通平臺(tái)認(rèn)證隨著手機(jī)平臺(tái)
    的頭像 發(fā)表于 07-04 18:06 ?736次閱讀
    【新品發(fā)布】艾為推出SIM卡電平轉(zhuǎn)換AW39103,成功通過高通<b class='flag-5'>平臺(tái)</b><b class='flag-5'>認(rèn)證</b>

    Cadence攜手臺(tái)積公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    :CDNS)近日宣布進(jìn)一步深化與臺(tái)積公司的長(zhǎng)期合作,利用經(jīng)過認(rèn)證的設(shè)計(jì)流程、經(jīng)過硅驗(yàn)證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進(jìn)節(jié)點(diǎn)技術(shù)的芯片開發(fā)進(jìn)程。作為臺(tái)積公司 N2P、N5 和 N3
    的頭像 發(fā)表于 05-23 16:40 ?1506次閱讀

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢(shì),本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?1560次閱讀
    <b class='flag-5'>3D</b>閃存的制造<b class='flag-5'>工藝</b>與挑戰(zhàn)

    Cadence榮獲2025中國(guó)IC設(shè)計(jì)成就獎(jiǎng)之年度卓越表現(xiàn)EDA公司

    近日,由全球電子技術(shù)領(lǐng)域知名媒體集團(tuán) ASPENCORE 主辦的“2025 中國(guó) IC 領(lǐng)袖峰會(huì)暨中國(guó) IC 設(shè)計(jì)成就獎(jiǎng)?lì)C獎(jiǎng)典禮”在上海舉行。Cadence 楷登電子再次榮獲中國(guó) IC
    的頭像 發(fā)表于 03-31 13:59 ?674次閱讀

    西門子Innovator3D IC平臺(tái)榮獲3D InCites技術(shù)賦能獎(jiǎng)

    此前,2025年33日至6日,第二十一屆年度設(shè)備封裝會(huì)議(Annual Device Packaging Conference,簡(jiǎn)稱DPC 2025)在美國(guó)亞利桑那州鳳凰城成功舉辦。會(huì)上,西門子 Innovator3D
    的頭像 發(fā)表于 03-11 14:11 ?1092次閱讀
    西門子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b><b class='flag-5'>平臺(tái)</b>榮獲<b class='flag-5'>3D</b> InCites技術(shù)賦能獎(jiǎng)

    基于TSV的3D-IC關(guān)鍵集成技術(shù)

    3D-IC通過采用TSV(Through-Silicon Via,硅通孔)技術(shù),實(shí)現(xiàn)了不同層芯片之間的垂直互連。這種設(shè)計(jì)顯著提升了系統(tǒng)集成度,同時(shí)有效地縮短了互連線的長(zhǎng)度。這樣的改進(jìn)不僅降低了信號(hào)傳輸?shù)难訒r(shí),還減少了功耗,從而全面提升了系統(tǒng)的整體性能。
    的頭像 發(fā)表于 02-21 15:57 ?1832次閱讀
    基于TSV的<b class='flag-5'>3D-IC</b>關(guān)鍵集成技術(shù)

    Cadence宣布收購(gòu)Secure-IC

    近日, 楷登電子(美國(guó) Cadence 公司,NASDAQ:CDNS)近日宣布已就收購(gòu)領(lǐng)先嵌入式安全 IP 平臺(tái)提供商 Secure-IC 達(dá)成最終協(xié)議。Secure-IC 的優(yōu)秀人才
    的頭像 發(fā)表于 01-24 09:18 ?1170次閱讀

    Cadence收購(gòu)Secure-IC強(qiáng)化嵌入式安全布局

    近日,全球領(lǐng)先的電子設(shè)計(jì)自動(dòng)化(EDA)解決方案提供商Cadence宣布,已成功達(dá)成最終協(xié)議,將收購(gòu)嵌入式安全I(xiàn)P平臺(tái)領(lǐng)域的佼佼者Secure-IC
    的頭像 發(fā)表于 01-23 16:27 ?809次閱讀

    2.5D3D封裝技術(shù)介紹

    整合更多功能和提高性能是推動(dòng)先進(jìn)封裝技術(shù)的驅(qū)動(dòng),如2.5D3D封裝。 2.5D/3D封裝允許IC垂直集成。傳統(tǒng)的flip-chip要求每個(gè)
    的頭像 發(fā)表于 01-14 10:41 ?2221次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b>封裝技術(shù)介紹

    CoWoS工藝流程說明

    CoWoS(Chip-on-Wafer-on-Substrate),指的是將多個(gè)裸片(die)集成在一個(gè)TSV轉(zhuǎn)換板(interposer)上,然后將這個(gè)interposer連接到一個(gè)基板上。CoWoS是一種先進(jìn)的3D-IC封裝技術(shù),用于高性能和高密度集成的系統(tǒng)級(jí)封裝。
    的頭像 發(fā)表于 10-18 14:41 ?4084次閱讀
    CoWoS<b class='flag-5'>工藝</b>流程說明