chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Cadence Integrity 3D-IC平臺進行工藝認證

Cadence楷登 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2021-11-19 11:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Integrity 3D-IC 是 Cadence 新一代多芯片設計解決方案,它將硅和封裝的規(guī)劃和實現(xiàn),與系統(tǒng)分析和簽核結合起來,以實現(xiàn)系統(tǒng)級驅動的 PPA 優(yōu)化。

原生 3D 分區(qū)流程可自動智能創(chuàng)建邏輯內存器件的 3D 堆疊配置,優(yōu)化 3D 堆疊設計的 PPA 結果。

客戶可以放心采用 Cadence Integrity 3D-IC 平臺和 Samsung Foundry 的多 Die 實現(xiàn)流程,打造新一代超大規(guī)模計算、移動、汽車和人工智能應用。

中國上海,2021 年 11 月 18 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS),作為 Samsung Advanced Foundry Ecosystem(SAFE)的緊密合作伙伴,Cadence 公司于宣布,Samsung Foundry 已經(jīng)對 Cadence Integrity 3D-IC 平臺的 2D-to-3D 原生 3D 分區(qū)流程進行了工藝認證。

利用新流程,客戶可以將現(xiàn)有的 2D 設計分割成 3D 邏輯內存器件(Memory-on-logic)配置,與原來的 2D 設計相比,可以通過同構 3D 堆疊獲得更好的功耗、性能和面積(PPA)結果。該流程還為分區(qū)設計提供了強大的 3D-IC 系統(tǒng)規(guī)劃、實現(xiàn)和早期分析能力,是客戶打造復雜的新一代超大規(guī)模計算、移動、汽車和人工智能應用的理想選擇。

由于內存墻限制,RAM 的訪問速度跟不上 CPU 的執(zhí)行速度,導致整個系統(tǒng)因內存延遲而變慢??朔@個問題的方法之一是采用同構的堆疊配置,并將存儲器放在邏輯之上。這種配置安裝在同一封裝中時,可以減少導線長度和面積,加快內存訪問速度,因此有助于提高 CPU 核心的性能。

Integrity 3D-IC 平臺的 3D 分區(qū)功能使用戶能夠分離出內存宏和標準單元,并將它們放置在 3D 同構堆疊內的兩個不同裸片上。自動流程在宏和標準單元之間建立連接的同時,進行 3D 堆棧的分區(qū)和完整實現(xiàn)。最終確定每個裸片的內容之后,系統(tǒng)和封裝就可以在 Integrity 3D-IC 平臺上實現(xiàn),進行凸點規(guī)劃、實現(xiàn)、與其他裸片的協(xié)同設計,以及熱、功耗和靜態(tài)時序分析(STA)的早期分析。

“對于在 3D-IC 配置方面具有不同自動化分區(qū)要求的客戶,可以利用 Samsung Foundry MDI 參考流程的這種獨特功能來探索芯片堆疊的效果,該流程基于 Cadence 新款 Integrity 3D-IC 平臺中的原生 3D 分區(qū)功能。”Samsung Electronics 工藝設計技術副總裁 Sangyun Kim 表示,“Cadence 和 Samsung 之間的這種成功合作為客戶提供了 3D 堆疊設計的分區(qū)、實現(xiàn)和分析流程,使他們能夠減小功耗和面積,同時提高整體系統(tǒng)性能?!?/p>

“通過與 Samsung Foundry 的持續(xù)合作,我們在多裸片設計實現(xiàn)領域進行了合作創(chuàng)新,并提供了自動化的原生 3D 分區(qū)流程?!盋adence 公司數(shù)字與簽核事業(yè)部產品工程副總裁 Vivek Mishra 表示,“Samsung Foundry 用于多裸片設計實現(xiàn)的先進封裝技術,結合 Cadence 集成化的 Integrity 3D-IC 平臺,為我們的共同客戶提供了強大的多裸片解決方案?!?/p>

Integrity 3D-IC 平臺為客戶提供了通用的控制面板和數(shù)據(jù)庫、完整的規(guī)劃系統(tǒng)、無縫集成的設計實現(xiàn)工具、集成化的系統(tǒng)級分析能力和易于使用的界面,并允許用戶使用 Virtuoso Design Environment 和 Allegro 封裝技術實現(xiàn)協(xié)同設計。該平臺還包括更廣泛的 Cadence 3D-IC 解決方案組合,包括用于電源分配網(wǎng)絡(PDN)分析的 Voltus IC Power Integrity Solution、用于 3D 熱分析的 Celsius Thermal Solver、用于 3D 簽核時序的 Tempus Timing Signoff Solution 和用于電路布局驗證(LVS)的 Pegasus Verification System。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 3D
    3D
    +關注

    關注

    9

    文章

    2959

    瀏覽量

    110731
  • 驅動
    +關注

    關注

    12

    文章

    1916

    瀏覽量

    86914
  • Cadence
    +關注

    關注

    67

    文章

    974

    瀏覽量

    144379

原文標題:Cadence Integrity 3D-IC平臺通過Samsung Foundry 5LPE工藝設計堆疊的原生3D分區(qū)流程認證

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    【新品發(fā)布】艾為推出SIM卡電平轉換AW39103,成功通過高通平臺認證

    艾為推出SIM卡電平轉換產品AW39103,其憑借優(yōu)異的性能,成功通過高通平臺認證,并獲得高通最高推薦等級(GOLD)。圖1高通平臺認證隨著手機平臺
    的頭像 發(fā)表于 07-04 18:06 ?417次閱讀
    【新品發(fā)布】艾為推出SIM卡電平轉換AW39103,成功通過高通<b class='flag-5'>平臺</b><b class='flag-5'>認證</b>

    Cadence攜手臺積公司,推出經(jīng)過其A16和N2P工藝技術認證的設計解決方案,推動 AI 和 3D-IC芯片設計發(fā)展

    :CDNS)近日宣布進一步深化與臺積公司的長期合作,利用經(jīng)過認證的設計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術協(xié)作,加速 3D-IC 和先進節(jié)點技術的芯片開發(fā)進程。作為臺積公司 N2P、N5 和 N3
    的頭像 發(fā)表于 05-23 16:40 ?923次閱讀

    3D閃存的制造工藝與挑戰(zhàn)

    3D閃存有著更大容量、更低成本和更高性能的優(yōu)勢,本文介紹了3D閃存的制造工藝與挑戰(zhàn)。
    的頭像 發(fā)表于 04-08 14:38 ?1036次閱讀
    <b class='flag-5'>3D</b>閃存的制造<b class='flag-5'>工藝</b>與挑戰(zhàn)

    Cadence榮獲2025中國IC設計成就獎之年度卓越表現(xiàn)EDA公司

    近日,由全球電子技術領域知名媒體集團 ASPENCORE 主辦的“2025 中國 IC 領袖峰會暨中國 IC 設計成就獎頒獎典禮”在上海舉行。Cadence 楷登電子再次榮獲中國 IC
    的頭像 發(fā)表于 03-31 13:59 ?437次閱讀

    西門子Innovator3D IC平臺榮獲3D InCites技術賦能獎

    此前,2025年33日至6日,第二十一屆年度設備封裝會議(Annual Device Packaging Conference,簡稱DPC 2025)在美國亞利桑那州鳳凰城成功舉辦。會上,西門子 Innovator3D
    的頭像 發(fā)表于 03-11 14:11 ?789次閱讀
    西門子Innovator<b class='flag-5'>3D</b> <b class='flag-5'>IC</b><b class='flag-5'>平臺</b>榮獲<b class='flag-5'>3D</b> InCites技術賦能獎

    基于TSV的3D-IC關鍵集成技術

    3D-IC通過采用TSV(Through-Silicon Via,硅通孔)技術,實現(xiàn)了不同層芯片之間的垂直互連。這種設計顯著提升了系統(tǒng)集成度,同時有效地縮短了互連線的長度。這樣的改進不僅降低了信號傳輸?shù)难訒r,還減少了功耗,從而全面提升了系統(tǒng)的整體性能。
    的頭像 發(fā)表于 02-21 15:57 ?1323次閱讀
    基于TSV的<b class='flag-5'>3D-IC</b>關鍵集成技術

    Cadence宣布收購Secure-IC

    近日, 楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布已就收購領先嵌入式安全 IP 平臺提供商 Secure-IC 達成最終協(xié)議。Secure-IC 的優(yōu)秀人才
    的頭像 發(fā)表于 01-24 09:18 ?903次閱讀

    Cadence收購Secure-IC強化嵌入式安全布局

    近日,全球領先的電子設計自動化(EDA)解決方案提供商Cadence宣布,已成功達成最終協(xié)議,將收購嵌入式安全IP平臺領域的佼佼者Secure-IC。
    的頭像 發(fā)表于 01-23 16:27 ?660次閱讀

    2.5D3D封裝技術介紹

    整合更多功能和提高性能是推動先進封裝技術的驅動,如2.5D3D封裝。 2.5D/3D封裝允許IC垂直集成。傳統(tǒng)的flip-chip要求每個
    的頭像 發(fā)表于 01-14 10:41 ?1580次閱讀
    2.5<b class='flag-5'>D</b>和<b class='flag-5'>3D</b>封裝技術介紹

    Cadence推出Palladium Z3與Protium X3系統(tǒng)

    楷登電子(Cadence)公司近日宣布,正式推出新一代Cadence? Palladium? Z3 Emulation和Protium? X3 FPGA原型驗證系統(tǒng)。這一組合標志著數(shù)字
    的頭像 發(fā)表于 01-07 13:48 ?1054次閱讀

    CoWoS工藝流程說明

    CoWoS(Chip-on-Wafer-on-Substrate),指的是將多個裸片(die)集成在一個TSV轉換板(interposer)上,然后將這個interposer連接到一個基板上。CoWoS是一種先進的3D-IC封裝技術,用于高性能和高密度集成的系統(tǒng)級封裝。
    的頭像 發(fā)表于 10-18 14:41 ?2560次閱讀
    CoWoS<b class='flag-5'>工藝</b>流程說明

    物聯(lián)網(wǎng)行業(yè)中3D打印工藝——SLS(選擇性激光燒結)工藝

    3D打印工藝——SLS打印技術簡介 工藝全稱: 選擇性激光燒結,其工作原理是借助紅外激光在高溫下進行粉末燒結材料,并以逐層堆積的方式成型三維零件的一種快速成型技術。
    的頭像 發(fā)表于 09-23 15:57 ?1523次閱讀
    物聯(lián)網(wǎng)行業(yè)中<b class='flag-5'>3D</b>打印<b class='flag-5'>工藝</b>——SLS(選擇性激光燒結)<b class='flag-5'>工藝</b>

    物聯(lián)網(wǎng)行業(yè)中3D打印工藝——FDM(熔融沉積成型技術)工藝

    3D打印工藝—— FDM工藝簡介 格融沉積快速成型(Fused Deposion Modeling, FDM)是繼光固化快速成型和疊層實體快速成型工藝后的另一種應用比較廣泛的快速成型
    的頭像 發(fā)表于 09-23 15:55 ?1638次閱讀
    物聯(lián)網(wǎng)行業(yè)中<b class='flag-5'>3D</b>打印<b class='flag-5'>工藝</b>——FDM(熔融沉積成型技術)<b class='flag-5'>工藝</b>

    Cadence與Samsung Foundry開展廣泛合作

    (GAA)節(jié)點上 AI 和 3D-IC 半導體的設計速度。Cadence 與 Samsung 的持續(xù)合作大大推進了業(yè)界要求最苛刻應用中的系統(tǒng)和半導體開發(fā),如人工智能、汽車、航空航天、超大規(guī)模計算和移動應用。
    的頭像 發(fā)表于 08-29 09:24 ?946次閱讀

    剖析 Chiplet 時代的布局規(guī)劃演進

    3D-IC和Chiplet設計所帶來的挑戰(zhàn)及其對物理布局工具的影響,并討論EDA(電子設計自動化)供應商如何應對這些挑戰(zhàn)。 Part 1 3D-IC 和異構芯片出現(xiàn)對設計帶來的影響 3D-IC 和異構芯片的出現(xiàn)要求對物理布局工具
    的頭像 發(fā)表于 08-06 16:37 ?747次閱讀
    剖析 Chiplet 時代的布局規(guī)劃演進