chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence AI芯片與3D-IC設(shè)計流程支持臺積公司N2和A16工藝技術(shù)

Cadence楷登 ? 來源:Cadence楷登 ? 2025-10-13 13:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

亮點

CadenceAI 設(shè)計流程支持臺積公司的 N2 和 A16技術(shù)

Cadence 3D-IC 解決方案全面兼容最新的 TSMC 3DFabric裸片堆疊配置和先進封裝能力

基于臺積公司 N3P 的設(shè)計就緒 IP(包括 HBM4 和 LPDDR6/5x)賦能下一代 AI 基礎(chǔ)設(shè)施

中國上海,2025 年 10 月 10 日——楷登電子(美國 Cadence 公司,NASDAQ:CDNS)近日宣布在芯片設(shè)計自動化和 IP 領(lǐng)域取得重大進展,這一成果得益于其與臺積公司的長期合作關(guān)系,雙方共同開發(fā)先進的設(shè)計基礎(chǔ)設(shè)施,縮短產(chǎn)品上市周期,以滿足 AI 和 HPC 客戶的應(yīng)用需求。Cadence 與臺積公司在 AI 驅(qū)動的 EDA、3D-IC、IP 及光子學(xué)等領(lǐng)域展開了緊密合作,推出全球領(lǐng)先的半導(dǎo)體產(chǎn)品。

Cadence 攜手臺積公司,采用CadenceInnovusImplementation System、QuantusExtraction Solution 和 Quantus Field Solver、TempusTiming Solution 和 ECO Option、PegasusVerification System、LiberateCharacterization Portfolio、VoltusIC Power Integrity Solution、GenusSynthesis Solution、VirtuosoStudio 以及 SpectreSimulation Platform開發(fā)先進工藝技術(shù)的設(shè)計基礎(chǔ)設(shè)施,涵蓋臺積公司的 N3、N2 和 A16工藝。Cadence 的 AI 芯片與 3D-IC 設(shè)計流程現(xiàn)已支持臺積公司的先進 N3、N2 和 A16工藝技術(shù),同時兼容臺積公司 3DFabric 的新技術(shù)。此外,Cadence 正與臺積公司合作開發(fā) A14 工藝的 EDA 流程,其首個 PDK 將于今年晚些時候推出。還有幾個新的 Cadence IP 已經(jīng)過硅驗證,適用于臺積公司 N3P。

Cadence 高級副總裁兼數(shù)字與簽核事業(yè)部總經(jīng)理 Chin-Chi Teng 說道:“Cadence 與臺積公司始終致力于為客戶加快和優(yōu)化先進芯片的設(shè)計流程。我們利用 AI 功能、IP 等解決方案為臺積公司的領(lǐng)先技術(shù)提供支持,幫助設(shè)計人員開發(fā)下一代 AI 和 HPC 產(chǎn)品?!?/p>

臺積公司生態(tài)系統(tǒng)與聯(lián)盟管理總監(jiān) Aveek Sarkar 表示:“臺積公司攜手 Cadence 等開放創(chuàng)新平臺(OIP) 合作伙伴,共同應(yīng)對半導(dǎo)體開發(fā)中的復(fù)雜挑戰(zhàn),提升 AI 系統(tǒng)的性能和能效。這一持久合作不僅幫助我們的共同客戶加快芯片設(shè)計,也推動了 AI 技術(shù)的廣泛應(yīng)用。”

面向臺積公司先進工藝技術(shù)的 AI 驅(qū)動芯片設(shè)計解決方案

Cadence 與臺積公司合作,為共同客戶提供 AI 驅(qū)動的設(shè)計解決方案,助其在基于臺積公司 N2 的芯片研發(fā)中實現(xiàn)最佳功耗、性能和面積(PPA)。臺積公司在 Cadence 數(shù)字全流程中啟用了 Cadence JedAI Solution、Cadence CerebrusIntelligent Chip Explorer 的 AI 驅(qū)動實現(xiàn)技術(shù)以及 Innovus + AI Assistant 的生產(chǎn)力功能。此外,臺積公司已驗證新的 AI 驅(qū)動功能,如自動設(shè)計規(guī)則檢查 (DRC) 違規(guī)修復(fù)協(xié)助,在 AI 芯片開發(fā)過程中使用臺積公司 N2 技術(shù)縮短設(shè)計周期,提高工作效率。

提高 3D-IC 設(shè)計生產(chǎn)力

Cadence 3D-IC 解決方案全面支持臺積公司 3DFabric 提供的先進封裝和裸片堆疊配置。最新創(chuàng)新包括凸塊連接自動化功能、多個芯片物理實現(xiàn)與分析以及智能對準標記插入技術(shù)。得益于 Cadence Clarity3D Solver、SigrityX 平臺以及 OptimalityIntelligent System Explorer 的 AI 驅(qū)動應(yīng)用,基于 3Dblox 的系統(tǒng)級 SI/PI 分析與優(yōu)化實現(xiàn)了自動化。采用臺積公司緊湊型通用光子引擎 (TSMC-COUPE) 多波長參考流程的客戶,還可借助 Virtuoso Studio 和 CelsiusThermal Solver,結(jié)合臺積公司與 Cadence 共同制定的效率提升方案,包括高效熱仿真技術(shù),降低電性能與光性能下降的風(fēng)險。

面向臺積公司 N3P 的領(lǐng)先 IP

Cadence 持續(xù)推動 AI 與 HPC 技術(shù)創(chuàng)新,提供基于臺積公司先進工藝(包括 N3P 工藝技術(shù))、經(jīng)過硅驗證的前沿 IP 解決方案,助力客戶構(gòu)建更快速、更高效且可擴展的系統(tǒng)。Cadence IP 滿足下一代 AI LLM、代理式 AI 及其他計算密集型工作負載對內(nèi)存與互連帶寬容量的需求,為 AI 基礎(chǔ)設(shè)施提供支持。基于臺積公司 N3P 工藝的全新 Cadence IP 包括:首款 N3P HBM4 IP、LPDDR6/5X-14.4G 等高速內(nèi)存接口以及通用型 DDR5 12.8G MRDIMM Gen2 IP,為客戶提供豐富選擇,助力突破限制 AI 計算系統(tǒng)的內(nèi)存瓶頸。此外,Cadence 在連通領(lǐng)域也處于領(lǐng)先地位,提供傳輸速率達 128Gt/s 的 PCI Express(PCIe) 7.0 IP、面向 AI 基礎(chǔ)設(shè)施的 224G SerDes 以及首款支持新興的 AI PC 和小芯片生態(tài)系統(tǒng) eUSB2V2 和 Universal Chiplet Interconnect(UCIe) 32G IP 等產(chǎn)品,彰顯公司致力于為未來工作負載打造節(jié)能、可擴展解決方案的承諾。

Cadence 與臺積公司通過 OIP 生態(tài)系統(tǒng)賦能 AI 超級周期,縮短從設(shè)計到量產(chǎn)的客戶流程,助力提升設(shè)計性能與能效表現(xiàn)。

關(guān)于 Cadence

Cadence 是 AI 和數(shù)字孿生領(lǐng)域的市場領(lǐng)導(dǎo)者,率先使用計算軟件加速從硅片到系統(tǒng)的工程設(shè)計創(chuàng)新。我們的設(shè)計解決方案基于 Cadence 的 Intelligent System Design戰(zhàn)略,可幫助全球領(lǐng)先的半導(dǎo)體和系統(tǒng)公司構(gòu)建下一代產(chǎn)品(從芯片到全機電系統(tǒng)),服務(wù)超大規(guī)模計算、移動通信、汽車、航空航天、工業(yè)、生命科學(xué)和機器人等領(lǐng)域。2024 年,Cadence 榮登《華爾街日報》評選的“全球最佳管理成效公司 100 強”榜單。Cadence 解決方案提供無限機會。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    462

    文章

    53166

    瀏覽量

    453446
  • Cadence
    +關(guān)注

    關(guān)注

    67

    文章

    993

    瀏覽量

    145596
  • AI
    AI
    +關(guān)注

    關(guān)注

    88

    文章

    36980

    瀏覽量

    289803

原文標題:Cadence 攜手臺積公司,推出面向其先進工藝與 3DFabric 的 AI 流程和 IP,推動下一代創(chuàng)新

文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    看點:2納米N2制程吸引超15家客戶 英偉達擬向OpenAI投資1000億美元

    。 不單是蘋果、聯(lián)發(fā)科、高通的手機芯片將會采用2nm制程,AMD、博通及谷歌、亞馬遜等客戶都在加大2nm制程
    的頭像 發(fā)表于 09-23 16:47 ?451次閱讀

    Cadence基于N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于電成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋
    的頭像 發(fā)表于 08-25 16:48 ?1389次閱讀
    <b class='flag-5'>Cadence</b>基于<b class='flag-5'>臺</b><b class='flag-5'>積</b>電<b class='flag-5'>N</b>4<b class='flag-5'>工藝</b>交付<b class='flag-5'>16</b>GT/s UCIe Gen1 IP

    看點:電在美建兩座先進封裝廠 博通十億美元半導(dǎo)體工廠談判破裂

    兩座先進的封裝工廠將分別用于導(dǎo)入?3D 垂直集成的SoIC工藝和 CoPoS?面板級大規(guī)模 2.5D 集成技術(shù)。 據(jù)悉
    的頭像 發(fā)表于 07-15 11:38 ?1324次閱讀

    新思科技攜手公司開啟埃米級設(shè)計時代

    新思科技近日宣布持續(xù)深化與公司的合作,為公司的先進
    的頭像 發(fā)表于 05-27 17:00 ?831次閱讀

    Cadence攜手公司,推出經(jīng)過其A16N2P工藝技術(shù)認證的設(shè)計解決方案,推動 AI3D-IC芯片設(shè)計發(fā)展

    :CDNS)近日宣布進一步深化與公司的長期合作,利用經(jīng)過認證的設(shè)計流程、經(jīng)過硅驗證的 IP 和持續(xù)的技術(shù)協(xié)作,加速
    的頭像 發(fā)表于 05-23 16:40 ?1501次閱讀

    西門子與電合作推動半導(dǎo)體設(shè)計與集成創(chuàng)新 包括N3P N3C A14技術(shù)

    西門子和電在現(xiàn)有 N3P 設(shè)計解決方案的基礎(chǔ)上,進一步推進針對臺N3C 技術(shù)的工具認證
    發(fā)表于 05-07 11:37 ?767次閱讀

    AMD實現(xiàn)首個基于N2制程的硅片里程碑

    基于電先進2nm(N2)制程技術(shù)的高性能計算產(chǎn)品。這彰顯了AMD與
    的頭像 發(fā)表于 05-06 14:46 ?386次閱讀
    AMD實現(xiàn)首個基于<b class='flag-5'>臺</b><b class='flag-5'>積</b>電<b class='flag-5'>N2</b>制程的硅片里程碑

    基于TSV的3D-IC關(guān)鍵集成技術(shù)

    3D-IC通過采用TSV(Through-Silicon Via,硅通孔)技術(shù),實現(xiàn)了不同層芯片之間的垂直互連。這種設(shè)計顯著提升了系統(tǒng)集成度,同時有效地縮短了互連線的長度。這樣的改進不僅降低了信號傳輸?shù)难訒r,還減少了功耗,從而全
    的頭像 發(fā)表于 02-21 15:57 ?1827次閱讀
    基于TSV的<b class='flag-5'>3D-IC</b>關(guān)鍵集成<b class='flag-5'>技術(shù)</b>

    英特爾18AN2工藝各有千秋

    TechInsights分析,N2工藝在晶體管密度方面表現(xiàn)突出,其高密度(HD)標準單元的晶體管密度高達313MTr/mm2,遠超英特爾Intel 18
    的頭像 發(fā)表于 02-17 13:52 ?813次閱讀

    蘋果M5芯片量產(chǎn),采用N3P制程工藝

    工藝——N3P。與前代工藝相比,N3P在性能上實現(xiàn)了約5%的提升,同時在功耗方面降低了5%至10%。這一顯著的進步意味著,搭載M5芯片的設(shè)備
    的頭像 發(fā)表于 02-06 14:17 ?1069次閱讀

    2nm工藝將量產(chǎn),蘋果iPhone成首批受益者

    。然而,最新的供應(yīng)鏈消息卻透露了一個不同的方向。據(jù)悉,A19系列芯片將采用電的第三代3nm工藝
    的頭像 發(fā)表于 12-26 11:22 ?904次閱讀

    2納米制程技術(shù)細節(jié)公布:性能功耗雙提升

    在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)電揭曉了其備受期待的2納米(N2)制程技術(shù)的詳細規(guī)格。
    的頭像 發(fā)表于 12-19 10:28 ?1021次閱讀

    2納米制程技術(shù)細節(jié)公布

    近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領(lǐng)先的晶圓代工企業(yè)電揭示了其備受期待的2納米(N2)制程技術(shù)的詳盡信息。
    的頭像 發(fā)表于 12-18 10:35 ?1004次閱讀

    電分享 2nm 工藝深入細節(jié):功耗降低 35% 或性能提升15%!

    下),同時其晶體管密度是上一代3nm制程的1.15倍。這些顯著優(yōu)勢主要得益于電的全柵極(Gate-All-Around, GAA)納米片晶體管、N2 NanoFlex設(shè)計
    的頭像 發(fā)表于 12-16 09:57 ?1587次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b>電分享 <b class='flag-5'>2</b>nm <b class='flag-5'>工藝</b>深入細節(jié):功耗降低 35% 或性能提升15%!

    N2安變頻器的應(yīng)用及參數(shù)設(shè)置

    詳細介紹N2安變頻器的應(yīng)用及參數(shù)設(shè)置
    發(fā)表于 11-16 13:44 ?0次下載