chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

得翼通信發(fā)布基于Intel FPGA量產(chǎn)DFE IP

電子行業(yè)新聞 ? 來源:電子行業(yè)新聞 ? 作者:電子行業(yè)新聞 ? 2022-04-26 10:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2022年4月26日(杭州):杭州得翼通信技術(shù)有限公司(以下簡稱“得翼通信”)正式發(fā)布基于Intel FPGA平臺的可商業(yè)量產(chǎn)數(shù)字前端DFE IP,面向全球市場提供多種基于FPGA規(guī)格的高性能、高效率5G基站數(shù)字射頻解決方案。

poYBAGJnX0eAcRHyAACkvLOYa-M85.jpeg

基于Intel FPGA的DFE IP的高效率射頻

隨著5G、WiFi等無線通信技術(shù)在高頻、高帶寬、高階調(diào)制和高發(fā)射功率等方面的不斷應(yīng)用,基站、路由器和手機等通信設(shè)備與終端對射頻器件在發(fā)射功率、帶寬、耗電和尺寸等方面的性能要求和技術(shù)挑戰(zhàn)日益嚴苛,射頻無疑成為全球數(shù)字通信領(lǐng)域下一個競爭的高地。從大功率宏基站到小基站,業(yè)界公認通過包括DPD(數(shù)字預(yù)失真)和CFR(峰值消除)等在內(nèi)的DFE(數(shù)字前端)技術(shù)是在不同頻段、帶寬、調(diào)制方式,以及功放類型和輸出功率下,提高射頻系統(tǒng)性能和功放效率的關(guān)鍵技術(shù)。

得翼通信創(chuàng)始人兼首席執(zhí)行官王子明說:“得翼通信是一家專注于打造全球領(lǐng)先的小型化數(shù)字前端技術(shù)的初創(chuàng)團隊,打破了傳統(tǒng)DFE方案帶寬受限、以及功能與器件緊耦合、適配功放類型少等局限。過去一年我們非常高興能夠和Intel通力合作,聯(lián)合為5G基站設(shè)備商提供了基于FPGA的DFE規(guī)模量產(chǎn)解決方案,這充分展示了得翼通信DFE技術(shù)敏捷易集成、高線性射頻性能以及成本優(yōu)勢。此外,我們還開發(fā)了集成3GPP信號發(fā)生器、DFE算法和分析功能于一體的DETP測試平臺,幫助用戶非常方便快速的評估不同DPD模型和PA型號的射頻系統(tǒng)性能。”

得翼通信此次發(fā)布的商業(yè)量產(chǎn)DFE IP蜂鳥系列產(chǎn)品支持3G/4G/5G,覆蓋所有功放工藝及技術(shù),能夠有效減少GaN(氮化鎵)功放常見的長記憶效應(yīng)。采用蜂鳥方案后,即使采用最小資源的FPGA平臺在低采樣率下也可滿足200MHz信號帶寬的4T4R大功率基站對功放高線性的需求并提供卓越射頻性能,例如ACLR大于-50dBc,功放效率40%時EVM小于2.5%,同時,方案還可顯著優(yōu)化RRU數(shù)字射頻系統(tǒng)的綜合成本。

英特爾PSG(Programmable Solution Group)事業(yè)部NBD(Networking Business Division)總經(jīng)理Mike Fitton表示:“PA非線性問題一直是過去三十多年以來射頻產(chǎn)品設(shè)計所面臨的最大挑戰(zhàn)。隨著RU設(shè)備需要在多頻段配置時支持更高的帶寬(例如超過200MHz),同時兼具更低的熱耗預(yù)算,在靈活且彈性的硬件平臺上引入超高性能的DPD技術(shù)打造聯(lián)合方案滿足多種多樣的射頻產(chǎn)品形態(tài)和應(yīng)用場景需求至關(guān)重要。Intel FPGA家族的Agilex, Stratix和Arria等系列產(chǎn)品支持靈活高效的DFE實現(xiàn),尤其是業(yè)界每瓦最優(yōu)性能的Agilex FPGA產(chǎn)品。我們的合作伙伴得翼通信所提供的DPD技術(shù)和Intel FPGA平臺打造的聯(lián)合方案可以為用戶提供射頻產(chǎn)品設(shè)計最佳選擇?!?/p>

接下來,得翼通信將在全球范圍進一步擴大與5G基站以及O-RAN設(shè)備商的深度合作,并持續(xù)拓展小型化DFE方案在WiFi和移動終端等領(lǐng)域的應(yīng)用。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1655

    文章

    22287

    瀏覽量

    630334
  • intel
    +關(guān)注

    關(guān)注

    19

    文章

    3506

    瀏覽量

    190572
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    重磅|小眼睛科技醫(yī)療CT圖像采集方案發(fā)布!

    行業(yè)解決方案已經(jīng)在合作伙伴中規(guī)模量產(chǎn),方案覆蓋智能航海、音視頻處理、工業(yè)控制、網(wǎng)絡(luò)通信等多個不同領(lǐng)域。近日,小眼睛科技基于醫(yī)療CT圖像采集方案重磅發(fā)布,用FPGA
    的頭像 發(fā)表于 11-03 12:03 ?301次閱讀
    重磅|小眼睛科技醫(yī)療CT圖像采集方案<b class='flag-5'>發(fā)布</b>!

    基于FPGA開發(fā)板TSP的串口通信設(shè)計

    本文詳細介紹基于Terasic FPGA開發(fā)板TSP(又名C5P和OSK)和其板載CP2102N USB-UART橋接芯片的串口通信系統(tǒng)設(shè)計與實現(xiàn)。系統(tǒng)采用Verilog HDL編寫UART收發(fā)控制器,通過CP2102N實現(xiàn)FPGA
    的頭像 發(fā)表于 10-15 11:05 ?4154次閱讀
    基于<b class='flag-5'>FPGA</b>開發(fā)板TSP的串口<b class='flag-5'>通信</b>設(shè)計

    東風(fēng)奕派科技發(fā)布“未來之”戰(zhàn)略計劃

    近日,東風(fēng)奕派汽車科技公司戰(zhàn)略發(fā)布會暨新車發(fā)布會在武漢隆重舉行,發(fā)布“未來之”戰(zhàn)略計劃,即通過技術(shù)、產(chǎn)品、品牌、海外四大戰(zhàn)略支柱,助力東風(fēng)奕派科技快速發(fā)展。
    的頭像 發(fā)表于 08-11 11:36 ?836次閱讀

    FPGA利用DMA IP核實現(xiàn)ADC數(shù)據(jù)采集

    本文介紹如何利用FPGA和DMA技術(shù)處理來自AD9280和AD9708 ADC的數(shù)據(jù)。首先,探討了這兩種ADC的特點及其與FPGA的接口兼容性。接著,詳細說明了使用Xilinx VIVADO環(huán)境下
    的頭像 發(fā)表于 07-29 14:12 ?4646次閱讀

    Altera FPGA 的PIO IP當(dāng)中bidir和inout選項的區(qū)別

    ? PIO IPFPGA 設(shè)計中比較簡單常用的IP, 當(dāng)設(shè)置PIO IP的Direction的時候,可以看到有如下4個選項: Input代表這組IO是輸入引腳,Output代表這組I
    的頭像 發(fā)表于 07-07 11:55 ?2154次閱讀
    Altera <b class='flag-5'>FPGA</b> 的PIO <b class='flag-5'>IP</b>當(dāng)中bidir和inout選項的區(qū)別

    輝信息發(fā)布QuickAMP混合多系統(tǒng)解決方案

    。為解決此問題,輝正式發(fā)布 QuickAMP 混合多系統(tǒng),此技術(shù)為輝所推出的智能算控單元 ACU 的 AMC 系列所搭載的核心技術(shù)。
    的頭像 發(fā)表于 07-01 16:32 ?650次閱讀
    <b class='flag-5'>翼</b>輝信息<b class='flag-5'>發(fā)布</b>QuickAMP混合多系統(tǒng)解決方案

    信息科技亮相2025上海世界移動通信大會

    6月18-6月20日,為期三天的2025年世界移動通信大會(MWCS2025)在上海新國際博覽中心(SNIEC)盛大舉行。芯信息科技在此次展會上全面展示了Cat.1與NB-IoT雙賽道并進、海內(nèi)外市場協(xié)同發(fā)展的戰(zhàn)略布局。與此同時,GNSS、IoT NTN等全系產(chǎn)品矩陣也
    的頭像 發(fā)表于 06-20 15:57 ?1594次閱讀

    RK3576+紫光同創(chuàng)FPGA并口通信方案 基于DSMC/FlexBus并口的RK3576J與FPGA通信方案

    為大家?guī)砘贒SMC/FlexBus并口的RK3576J與FPGA通信方案
    的頭像 發(fā)表于 05-20 11:45 ?3726次閱讀
    RK3576+紫光同創(chuàng)<b class='flag-5'>FPGA</b>并口<b class='flag-5'>通信</b>方案 基于DSMC/FlexBus并口的RK3576J與<b class='flag-5'>FPGA</b><b class='flag-5'>通信</b>方案

    創(chuàng)飛芯0.13μm eFuse OTP IP量產(chǎn)突破1.5萬片

    一站式NVM存儲IP供應(yīng)商珠海創(chuàng)飛芯(CFX)宣布,憑借自主研發(fā)采用 eFuse 結(jié)構(gòu)的OTP IP,在基于0.13μm 平臺的 CMOS 圖像傳感器量產(chǎn)方面取得重大突破,晶圓量產(chǎn)數(shù)量
    的頭像 發(fā)表于 05-09 10:12 ?939次閱讀

    Intel-Altera FPGA通信行業(yè)的加速引擎,開啟高速互聯(lián)新時代

    Intel-Altera FPGA 是英特爾通過收購Altera公司后獲得的可編程邏輯器件(FPGA)業(yè)務(wù),現(xiàn)以獨立子公司形式運營,并由私募股權(quán)公司Silver Lake控股51%股權(quán)。一、歷史沿革
    發(fā)表于 04-25 10:19

    發(fā)布AG32VF407 NANO開發(fā)板

    器 ■ RTC, SPI AG32 內(nèi)置2KLE FPGA,單個芯片上集成了MCU+FPGA,提供極高的性價比。歡迎大家一起來測試,和我們一起分享了你的研究成果和喜悅。參考設(shè)計原理圖: 目前該款開發(fā)板已經(jīng)量產(chǎn),歡
    發(fā)表于 04-17 09:18

    Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布, Agilex 7 M 系列 FPGA 正式量產(chǎn)出貨,這是現(xiàn)階段業(yè)界領(lǐng)先的集成高帶寬存儲器,并支持 DDR5 和 LPDDR5 存儲器技術(shù)
    的頭像 發(fā)表于 04-10 11:00 ?1189次閱讀

    ADI ADRV9040 具有數(shù)字前端DFE、400MHz iBW射頻收發(fā)器的8T8R SoC

    ADI ADRV9040 具有數(shù)字前端DFE、400MHz iBW射頻收發(fā)器的8T8R SoC
    的頭像 發(fā)表于 03-19 18:32 ?1515次閱讀

    想在ADC9433前面加一個AGC芯片來使得ADC9433輸出位數(shù)滿量產(chǎn),用那款芯片好?

    最近我想用耦合器從功放末機耦合一部分能力,下變頻到中頻信號,想用ADC9433完成信號采集,想在ADC9433前面加一個AGC芯片來使得ADC9433輸出位數(shù)滿量產(chǎn),比如不會丟失位數(shù),不知道用那款芯片好?主要是想讓信號得到
    發(fā)表于 02-14 06:43

    使用IP核和開源庫減少FPGA設(shè)計周期

    /prologue-the-2022-wilson-research-group-functional-verification-study/),70% 的 FPGA 項目落后于計劃,12% 的項目落后計劃 50% 以上。 為此,很多FPGA廠商都在自己EDA工具里嵌入
    的頭像 發(fā)表于 01-15 10:47 ?1154次閱讀
    使用<b class='flag-5'>IP</b>核和開源庫減少<b class='flag-5'>FPGA</b>設(shè)計周期