chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何選擇重構(gòu)DAC并完成DDFS系統(tǒng)

星星科技指導(dǎo)員 ? 來(lái)源:嵌入式計(jì)算設(shè)計(jì) ? 作者:Patrick Butler ? 2022-07-24 16:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在本系列的第 1 部分中,我們將討論如何根據(jù)直接數(shù)字頻率合成 (DDFS) 原理設(shè)計(jì)一個(gè)非常精確的正弦波發(fā)生器,但在浮點(diǎn) DSP 處理器上以軟件實(shí)現(xiàn)。在第 2 部分中,我們介紹了如何在軟件中實(shí)現(xiàn)高精度 NCO。在本系列的最后一部分中,我們將介紹如何選擇重構(gòu) DAC 并完成 DDFS 系統(tǒng)。

第一個(gè)誘惑是選擇在非線性誤差(INL 和 DNL)方面具有最佳規(guī)格的高精度 DAC,例如AD5791,一個(gè) 20 位精確的 DAC。但是它的分辨率只有 20 位,而且它的 R-2R 架構(gòu)不利于信號(hào)的重構(gòu),尤其是非常純正弦曲線的產(chǎn)生,因?yàn)樗谳斎氪a轉(zhuǎn)換過(guò)程中會(huì)出現(xiàn)很大的毛刺。圍繞二進(jìn)制加權(quán)電流發(fā)生器或電阻器網(wǎng)絡(luò)構(gòu)建的傳統(tǒng) DAC 架構(gòu)對(duì)數(shù)字饋通和數(shù)字開(kāi)關(guān)損傷敏感,例如外部或內(nèi)部時(shí)序偏移和數(shù)字輸入位的其他開(kāi)關(guān)不對(duì)稱,特別是在能量變化隨之而來(lái)的主要轉(zhuǎn)換期間。這會(huì)引起與代碼相關(guān)的瞬變,從而導(dǎo)致高幅度的諧波雜散。

在 20+ 位分辨率下,使用外部超線性和快速采樣保持放大器對(duì) DAC 的輸出進(jìn)行去毛刺處理并沒(méi)有多大幫助,因?yàn)樗鼤?huì)在數(shù)十個(gè) LSB 中產(chǎn)生自己的瞬態(tài),并由于重采樣引入群延遲非線性。 對(duì)于主要在通信應(yīng)用中的信號(hào)重建,故障問(wèn)題通過(guò)使用分段架構(gòu)來(lái)解決,該架構(gòu)混合了 MSB 的完全解碼部分和最低有效位的二進(jìn)制加權(quán)元素。不幸的是,目前不存在超過(guò) 16 位精度的此類商用 DAC。與 NCO 的完全可預(yù)測(cè)行為不同,DAC 誤差難以準(zhǔn)確估計(jì)和模擬,尤其是當(dāng)制造商的動(dòng)態(tài)規(guī)范相當(dāng)薄弱或不存在時(shí),除了專用于音頻應(yīng)用的 DAC 或 ADC。插值過(guò)采樣和多位 sigma-delta DAC 似乎是唯一足以勝任這項(xiàng)工作的解決方案。這些最先進(jìn)的轉(zhuǎn)換器具有高達(dá) 32 位的分辨率、超低失真和高 SNR,是中低帶寬信號(hào)重建的最佳選擇。為了在音頻頻譜或稍寬的頻帶(20 kHz 或 40 kHz 帶寬)內(nèi)獲得最佳噪聲和失真性能,ADI 產(chǎn)品組合中最好的 Σ-Δ DAC 是AD1955音頻立體聲 DAC,盡管其分辨率限制為 24 位,但仍然是市場(chǎng)上最好的音頻 DAC 之一。

這款音頻 DAC 于 2004 年推出,基于多位 sigma-delta 調(diào)制器和過(guò)采樣技術(shù),輔以各種技巧來(lái)減輕這種轉(zhuǎn)換原理固有的失真和其他問(wèn)題。 8

即使在今天,AD1955 也擁有同類產(chǎn)品中最好的插值 LP FIR 濾波器之一。它具有非常高的阻帶衰減 (≈–120 dB) 和非常低的帶內(nèi)紋波 (≈±0.0001 dB)。它的兩個(gè)(左聲道和右聲道)DAC 可以以高達(dá) 200 kSPS 的速度運(yùn)行,但最佳交流性能是在 48 kSPS 和 96 kSPS 下實(shí)現(xiàn)的,其動(dòng)態(tài)范圍和 SNR 均為典型 EIAJ 標(biāo)準(zhǔn)、A 加權(quán)、120 dB。立體聲模式。在單聲道模式下,兩個(gè)通道同時(shí)異相組合,可以預(yù)期性能提高 3 dB。然而,對(duì)于寬帶應(yīng)用,這些規(guī)范有些不切實(shí)際,因?yàn)樗鼈兪呛铣傻牟⑶覂H限于 20 Hz 到 20 kHz 的帶寬。超過(guò) 20 kHz 時(shí)不考慮帶外噪聲和雜散,部分原因是 EIAJ 標(biāo)準(zhǔn)、A 加權(quán)濾波器、和音頻行業(yè)規(guī)范定義。這種專用于音頻測(cè)量的帶通濾波器模擬人耳頻率響應(yīng),比未濾波測(cè)量產(chǎn)生 3 dB 更好的結(jié)果。

DDFS 硬件演示平臺(tái):使用 AD1955 重建正弦波

完整的 DDFS 已使用兩塊評(píng)估板實(shí)現(xiàn),一塊支持 DSP 處理器,另一塊用于使用 AD1955 DAC 重建模擬信號(hào)。第二代SHARC ADSP-21161N選擇評(píng)估板是出于可用性的原因,以及它的易用性和適用于任何音頻應(yīng)用的精簡(jiǎn)配置。ADSP-21161N 仍在生產(chǎn)中,不久前設(shè)計(jì)用于支持工業(yè)、高端消費(fèi)類和專業(yè)音頻應(yīng)用,提供高達(dá) 110 Mips 和 660 MFlops 或 220 MMACS/s 的能力。與最新一代的 SHARC 處理器相比,ADSP-21161N 的主要區(qū)別在于其較短的 3 級(jí)指令流水線、片上 1 Mb、僅三端口 RAM 和一組減少的外設(shè)。精密音調(diào)發(fā)生器的最后也是最關(guān)鍵的階段基于 AD1955 評(píng)估板,它必須忠實(shí)地從軟件 NCO 提供的樣本中重建模擬信號(hào)。該評(píng)估板帶有一個(gè)針對(duì)音頻帶寬優(yōu)化的抗混疊濾波器 (AAF),以滿足 Nyquist 標(biāo)準(zhǔn),并且除了通常的 S/PDIF 或 AES-EBU 接收器外,還具有幾個(gè)支持 PCM/I2S 和 DSD 數(shù)字流的串行音頻接口。PCM/I2S 串行鏈路連接器用于將 AD1955 DAC 板連接到 ADSP-21161N EVB 的串行端口 1 和 3 連接器 (J)。兩個(gè)板都可以配置為 I2S PCM 或 DSP 操作模式,采樣率分別為 48 kSPS、96 kSPS 或 192 kSPS。DSP串口1產(chǎn)生左右聲道數(shù)據(jù)、字選擇或L/R幀同步以及雙通道DAC的數(shù)字輸入接口所需的SCK位時(shí)鐘信號(hào)。串行端口 3 僅用于生成 DAC 主時(shí)鐘 MCLK,DAC 插值濾波器和 sigma-delta 調(diào)制器運(yùn)行所需的速度比輸入采樣頻率 (48 kSPS) 快 256 倍(默認(rèn)情況下)。由于所有 DAC 時(shí)鐘信號(hào)均由 DSP 生成,因此電路板原裝低成本 Epson 時(shí)鐘振蕩器已更改為 Crystek 的超低噪聲振蕩器 CCHD-957。對(duì)于 24.576 MHz 的輸出頻率,其相位噪聲規(guī)格在 1 kHz 時(shí)可低至 –148 dB/Hz。

在模擬輸出端,必須使用有源 I/V 轉(zhuǎn)換器將 AD1955 電流差分輸出保持在恒定的共模電壓(通常為 2.8 V),以最大限度地減少失真。超低失真和超低噪聲高精度運(yùn)算放大器(如AD797)用于此目的并處理模擬信號(hào)重建。由于兩個(gè)差分輸出由 DSP 分別處理,因此選擇了具有 AAF 拓?fù)涞牧Ⅲw聲輸出配置,而不是單聲道模式。此 AAF 使用 LTspice XVII 進(jìn)行仿真,結(jié)果如圖 6 所示。由于濾波器的最后一部分是無(wú)源的,因此應(yīng)添加一個(gè)有源差分緩沖級(jí),如最近推出的ADA4945. 這款低噪聲、超低失真、快速建立時(shí)間、全差分放大器是驅(qū)動(dòng)任何高分辨率 SAR 和 sigma-delta ADC 的幾乎完美的 DAC 伴侶。ADA4945 具有相對(duì)較大的共模輸出電壓范圍和出色的直流特性,可提供出色的輸出平衡并有助于抑制偶次諧波失真產(chǎn)物。

EVB 三階濾波器具有 76 kHz 的 –3 dB 截止頻率,在 500 kHz 時(shí)衰減僅為 –31 db。帶內(nèi)平坦度非常好,但這種 LP 濾波器的帶外衰減必須認(rèn)真改進(jìn),即使僅限于純粹的重建音頻應(yīng)用。這是抑制 DAC 整形噪聲以及調(diào)制器時(shí)鐘頻率 MCLK 所必需的。根據(jù)軟件 DDS 用于單音發(fā)生器或任意波形發(fā)生器(用于復(fù)雜波形的 AWG),AAF 將針對(duì)帶外衰減或群延遲失真進(jìn)行優(yōu)化。作為一個(gè)實(shí)際示例和比較,舊的但著名的 SRS DS360 超低失真函數(shù)發(fā)生器已設(shè)計(jì)為具有相似采樣率的七階 Cauer AAF。信號(hào)重建依賴于 AD1862,針對(duì)數(shù)字音頻應(yīng)用的串行輸入 20 位分段 R-2R DAC。AD1862 能夠維持高達(dá) 768 kHz (×16 fS) 的 20 位字采樣率,并具有出色的噪聲和線性度規(guī)格。其單端電流輸出為外部 I-V 轉(zhuǎn)換級(jí)提供了使用最佳放大器的選擇。

pYYBAGLdBXCAb6MXAAEWuIMpaXo891.png

圖 6. AD1955 EVB 三階抗混疊濾波器的 LTspice 模擬頻率響應(yīng)(立體聲配置)。

AD1955 和 SHARC DSP 組合針對(duì)多個(gè)高分辨率 SAR ADC(例如AD4020 )進(jìn)行了測(cè)試,中間沒(méi)有外部選擇性無(wú)源濾波器。默認(rèn)情況下,基本 AD4020 評(píng)估板除了板載ADA4807驅(qū)動(dòng)器外別無(wú)選擇。將 ADC 輸入偏置到 V_REF/2 共模電壓的簡(jiǎn)單電路會(huì)施加 300 Ω 的相當(dāng)?shù)偷妮斎胱杩?,并且需要信?hào)隔離、交流耦合或使用外部差分放大器模塊,例如 EVAL-ADA4945 -1。電路筆記CN-0513中描述的 AD4020 參考設(shè)計(jì)板是更好的選擇。它包括一個(gè)分立的可編程增益儀表放大器 (PGIA),它提供高輸入阻抗并接受 ±5 V 差分輸入信號(hào) (G = 1)。盡管這些 AD4020 板及其 SDP-H1 控制器缺乏支持相干采樣采集的能力,但它們?cè)试S對(duì)樣本進(jìn)行適當(dāng)?shù)牟ㄐ尾东@長(zhǎng)度,范圍高達(dá) 1M。因此,具有選擇性開(kāi)窗的長(zhǎng) FFT 是可能的,同時(shí)提供精細(xì)的頻率分辨率和低本底噪聲。例如,對(duì)于七項(xiàng) Blackman-Harris 窗口,圖 7 中所示的 1 Mpts FFT 圖說(shuō)明了 AD1955 對(duì)于 990.059 Hz 生成的正弦波的失真水平。二次諧波是 350 kHz 帶寬內(nèi) –111.8 dBc 處的最大失真分量和最大雜散。然而,

poYBAGLdBXqAX8sGAAJWqYZLdlY444.png

圖 7. 1 M 點(diǎn) FFT 分析顯示失真非常好,H2 低于 –111 dBc,對(duì)于 1 kHz 輸入頻率,在 10 kHz 至 200 kHz 頻帶內(nèi)具有最大雜散。本底噪聲約為 –146 dBFS。

在相同條件下,對(duì)老式 AD1862 進(jìn)行了測(cè)試,其光譜行為略有不同。在差分配置中,兩個(gè)時(shí)鐘頻率約為 500 kSPS 的 20 位 DAC 報(bào)告的本底噪聲為 –151 dBFS,THD 為 –104.5 dB,正弦輸出電平為 12 V pp,頻率為 1.130566 kHz。AD4020 奈奎斯特帶寬 (806 kHz) 上的 SFDR 接近 106 dB,受三次諧波限制?;趦蓚€(gè)AD743低噪聲 FET 放大器的 DAC 重建濾波器是類似于 AD1955 評(píng)估板的一個(gè)三階濾波器,但在 –3 dB 處具有 35 kHz 的截止頻率。

為了變得有效,基于 DDS 的發(fā)生器需要一個(gè)合適的濾波器,該濾波器能夠在大約 250 kHz 處衰減大于 100 dB,以生成 dc 至 25 kHz CW 信號(hào)頻率范圍。這可以通過(guò)六階 Chebyshev 甚至六階 Butterworth LP 濾波器來(lái)實(shí)現(xiàn),以獲得完美的帶內(nèi)平坦度。濾波器的階數(shù)將被最小化,以限制模擬級(jí)的數(shù)量及其非理想性,例如噪聲和失真。

結(jié)論

在標(biāo)準(zhǔn)評(píng)估板上進(jìn)行的初步和開(kāi)箱即用測(cè)試表明,基于處理器的 DDS 技術(shù)可用于具有頂級(jí)性能的傳統(tǒng)正弦波 CW 生成。精心設(shè)計(jì)的重建濾波器和模擬輸出緩沖級(jí)可以滿足 –120 dBc 的諧波失真系數(shù)?;?DSP 的 NCO/DDS 不僅限于生成單音正弦波。通過(guò)使用具有適當(dāng)截止頻率且無(wú)需更改其他硬件的優(yōu)化 AAF(貝塞爾或巴特沃斯),可以將相同的 DSP 和 DAC 組合偽裝成高性能 AWG 以產(chǎn)生任何類型的波形,例如,合成完全可參數(shù)化的多音正弦波,可完全控制 IMD 測(cè)試中每個(gè)組件的相位和幅度。

由于浮點(diǎn)運(yùn)算對(duì)于需要高精度和/或高動(dòng)態(tài)范圍的應(yīng)用至關(guān)重要,因此如今的 SHARC+ DSP 處理器,如低成本ADSP-21571或 SoC ADSP-SC571(ARM 和 SHARC)是實(shí)時(shí)處理高達(dá) 10 MSPS 的聚合采樣率的事實(shí)標(biāo)準(zhǔn)。時(shí)鐘頻率為 500 MHz,雙 SHARC 內(nèi)核及其硬件加速器可提供超過(guò) 5 Gflops 的計(jì)算性能并提供大量?jī)?nèi)部專用 SRAM,這是生成任何類型波形以及復(fù)雜波形的任務(wù)所需的基本成分分析處理。這種類型的應(yīng)用表明,系統(tǒng)地使用硬件可編程解決方案對(duì)于處理精密數(shù)字信號(hào)處理并不是強(qiáng)制性的。浮點(diǎn)處理器及其完整的開(kāi)發(fā)環(huán)境允許從 MATLAB 等模擬器輕松快速地移植代碼。

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20152

    瀏覽量

    247331
  • 濾波器
    +關(guān)注

    關(guān)注

    162

    文章

    8361

    瀏覽量

    184787
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4517

    瀏覽量

    227662
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    DAC5311 數(shù)據(jù)手冊(cè)全文總結(jié)

    8位DAC5311、10位DAC6311和12位DAC7311(DACx311)是低功耗、單通道輸出的數(shù)字轉(zhuǎn)模擬轉(zhuǎn)換器(DAC)。正常運(yùn)行時(shí)的低功耗(5 V時(shí)為0.55 mW,斷電模式
    的頭像 發(fā)表于 11-25 10:33 ?304次閱讀
    <b class='flag-5'>DAC</b>5311 數(shù)據(jù)手冊(cè)全文總結(jié)

    DAC3154 雙通道、10位、500MSPS數(shù)模轉(zhuǎn)換器(DAC)技術(shù)手冊(cè)

    輸入 FIFO。FIFO 輸入和輸出指針可以在多個(gè)設(shè)備之間同步,以便 精確的信號(hào)同步。DAC輸出是電流源,通過(guò) –0.5 至 1V 的一致性范圍。DAC3154/DAC3164 與
    的頭像 發(fā)表于 11-14 13:49 ?457次閱讀
    <b class='flag-5'>DAC</b>3154 雙通道、10位、500MSPS數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)技術(shù)手冊(cè)

    DAC6551-Q1汽車12位、超低毛刺、電壓輸出DAC技術(shù)手冊(cè)

    DAC8551-Q1 和 DAC6551-Q1 是小型、低功耗、電壓輸出、16 位和 12 位 符合汽車應(yīng)用標(biāo)準(zhǔn)的數(shù)模轉(zhuǎn)換器 (DAC)。DACx551-Q1 器件 提供良好的線性度,
    的頭像 發(fā)表于 11-10 09:43 ?368次閱讀
    <b class='flag-5'>DAC</b>6551-Q1汽車12位、超低毛刺、電壓輸出<b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC53204 10 位 4 通道電壓/電流輸出智能 DAC技術(shù)手冊(cè)

    DACx3204支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測(cè)選項(xiàng),用作可編程比較器和電流吸收器。多功能 GPIO、功能生成和 NVM 使這些智能 DAC 能夠?qū)崿F(xiàn)無(wú)處理器應(yīng)用和設(shè)計(jì)重用。這些設(shè)備會(huì)自動(dòng)檢測(cè) I^2^C、PMBus 和 SPI 接口,
    的頭像 發(fā)表于 10-31 10:19 ?309次閱讀
    <b class='flag-5'>DAC</b>53204 10 位 4 通道電壓/電流輸出智能 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC43204 8 位 4 通道電壓/電流輸出智能 DAC技術(shù)手冊(cè)

    DACx3204支持Hi-Z掉電模式和斷電條件下的Hi-Z輸出。DAC輸出提供力檢測(cè)選項(xiàng),用作可編程比較器和電流吸收器。多功能 GPIO、功能生成和 NVM 使這些智能 DAC 能夠?qū)崿F(xiàn)無(wú)處理器應(yīng)用和設(shè)計(jì)重用。這些設(shè)備會(huì)自動(dòng)檢測(cè) I^2^C、PMBus 和 SPI 接口,
    的頭像 發(fā)表于 10-31 09:52 ?351次閱讀
    <b class='flag-5'>DAC</b>43204 8 位 4 通道電壓/電流輸出智能 <b class='flag-5'>DAC</b>技術(shù)手冊(cè)

    DAC82002 16 位低毛刺雙通道電壓輸出 DAC 技術(shù)文檔總結(jié)

    。高精度與微型封裝相結(jié)合,使該器件成為增益和失調(diào)校準(zhǔn)、電壓設(shè)定點(diǎn)生成和電源控制等應(yīng)用的絕佳選擇。該DAC82002集成了一個(gè)上電復(fù)位電路,以確保DAC輸出根據(jù)RSTSEL引腳的狀態(tài)以零刻度或中量程上電,
    的頭像 發(fā)表于 10-29 15:15 ?391次閱讀
    <b class='flag-5'>DAC</b>82002 16 位低毛刺雙通道電壓輸出 <b class='flag-5'>DAC</b> 技術(shù)文檔總結(jié)

    DAC82001 16 位低毛刺單通道電壓輸出 DAC 技術(shù)文檔總結(jié)

    與微型封裝相結(jié)合,使該器件成為增益和失調(diào)校準(zhǔn)、電壓設(shè)定點(diǎn)生成和電源控制等應(yīng)用的絕佳選擇。該DAC82001集成了上電復(fù)位 (POR) 電路。POR電路確保DAC輸出根據(jù)RSTSEL引腳的狀態(tài)以零刻度或中量程上電,
    的頭像 發(fā)表于 10-29 15:08 ?380次閱讀
    <b class='flag-5'>DAC</b>82001 16 位低毛刺單通道電壓輸出 <b class='flag-5'>DAC</b> 技術(shù)文檔總結(jié)

    DAC53701-Q1/DAC43701-Q1 技術(shù)文檔總結(jié)

    汽車級(jí) 10 位 DAC53701-Q1 和 8 位 DAC43701-Q1 (DACx3701-Q1) 是引腳兼容的緩沖電壓輸出智能數(shù)模轉(zhuǎn)換器 (DAC) 系列。這些器件功耗非常低,采用微型 8
    的頭像 發(fā)表于 10-27 16:03 ?684次閱讀
    <b class='flag-5'>DAC</b>53701-Q1/<b class='flag-5'>DAC</b>43701-Q1 技術(shù)文檔總結(jié)

    DAC80516 十六通道 16 位電壓輸出數(shù)模轉(zhuǎn)換器(DAC)產(chǎn)品文檔總結(jié)

    16位DAC80516是一款低功耗、16通道、緩沖電壓輸出數(shù)模轉(zhuǎn)換器(DAC)。該DAC80516包括一個(gè)2.5V、5ppm/°C的內(nèi)部基準(zhǔn)電壓源,在大多數(shù)應(yīng)用中無(wú)需外部精密基準(zhǔn)電壓源。用戶可
    的頭像 發(fā)表于 10-23 15:58 ?414次閱讀
    <b class='flag-5'>DAC</b>80516 十六通道 16 位電壓輸出數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)產(chǎn)品文檔總結(jié)

    DAC60516 ADC 產(chǎn)品文檔總結(jié)

    12位DAC60516是一款低功耗、16通道、緩沖電壓輸出數(shù)模轉(zhuǎn)換器(DAC)。該DAC60516包括一個(gè)2.5V、15ppm/°C的內(nèi)部基準(zhǔn)電壓源,在大多數(shù)應(yīng)用中無(wú)需外部精密基準(zhǔn)電壓源。用戶可
    的頭像 發(fā)表于 10-23 09:54 ?426次閱讀
    <b class='flag-5'>DAC</b>60516 ADC 產(chǎn)品文檔總結(jié)

    DAC63004WCSP-EVM評(píng)估模塊技術(shù)解析與應(yīng)用指南

    63004是商用超低功耗、緩沖電壓、電流輸出數(shù)模轉(zhuǎn)換器 (DAC),有各種配置可供選擇。此外,還有一個(gè)可選電路,用于評(píng)估DAC63004W或DAC53004W作為可變電流源,輸出電流高
    的頭像 發(fā)表于 08-28 11:27 ?672次閱讀
    <b class='flag-5'>DAC</b>63004WCSP-EVM評(píng)估模塊技術(shù)解析與應(yīng)用指南

    如何減小DAC電路的耦合影響?

    減小DAC(數(shù)模轉(zhuǎn)換器)電路的耦合影響是確保信號(hào)精度和穩(wěn)定性的關(guān)鍵,尤其在高頻、高分辨率或低噪聲應(yīng)用中。耦合影響可能來(lái)自電源噪聲、數(shù)字信號(hào)干擾、地線回路或寄生參數(shù)等。以下是系統(tǒng)化的解決方案:一、電源
    發(fā)表于 07-29 09:39

    Texas Instruments DAC80516數(shù)模轉(zhuǎn)換器(DAC)數(shù)據(jù)手冊(cè)

    。DAC80516 DAC包含一個(gè)2.5V 5ppm/°C內(nèi)部基準(zhǔn),因此在各類應(yīng)用中無(wú)需外部精密基準(zhǔn)。該DAC通過(guò)一個(gè)支持SPI和^I2C^的串行接口進(jìn)行通信,工作時(shí)鐘速率高達(dá)50MHz(在SPI寫(xiě)入器件的過(guò)程中)。
    的頭像 發(fā)表于 07-14 14:05 ?516次閱讀
    Texas Instruments <b class='flag-5'>DAC</b>80516數(shù)模轉(zhuǎn)換器(<b class='flag-5'>DAC</b>)數(shù)據(jù)手冊(cè)

    DP7420 192kHz數(shù)字音頻接收/轉(zhuǎn)換DAC

    的重要部件,廣泛應(yīng)用于數(shù)字音頻設(shè)備、控制系統(tǒng)、儀器儀表等領(lǐng)域。 DAC全稱為數(shù)字模擬轉(zhuǎn)換。它和ADC,也就是模擬數(shù)字轉(zhuǎn)換,是數(shù)字信號(hào)處理系統(tǒng)中的兩個(gè)關(guān)鍵組成部分,它們是相互對(duì)稱的。DAC
    發(fā)表于 02-20 10:06

    【瑞薩RA2L1入門學(xué)習(xí)】02、DAC電壓輸出及ADC電壓采集實(shí)驗(yàn)

    對(duì)應(yīng)的模擬電壓輸出,它的功能與 ADC 相反。在常見(jiàn)的數(shù)字信號(hào)系統(tǒng)中,大部分傳感器信號(hào)被化成電壓信號(hào),而 ADC 把電壓模擬信號(hào)轉(zhuǎn)換成易于計(jì)算機(jī)存儲(chǔ)、處理的數(shù)字編碼,由計(jì)算機(jī)處理完成后,再由 DAC
    發(fā)表于 01-26 10:10