chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于DDR3地址的容量計(jì)算

FPGA設(shè)計(jì)論壇 ? 來(lái)源:FPGA設(shè)計(jì)論壇 ? 作者:FPGA設(shè)計(jì)論壇 ? 2022-08-30 14:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

DDR3 地址線(xiàn)

DDR3為減少地址線(xiàn),把地址線(xiàn)分為行地址線(xiàn)和列地址線(xiàn),在硬件上是同一組地址線(xiàn);地址線(xiàn)和列地址線(xiàn)是分時(shí)復(fù)用的,即地址要分兩次送出,先送出行地址,再送出列地址。

一般來(lái)說(shuō)列地址線(xiàn)是10位,及A0...A9;行地址線(xiàn)數(shù)量根據(jù)內(nèi)存大小,BANK數(shù)目,數(shù)據(jù)線(xiàn)位寬等決定(感覺(jué)也應(yīng)該是行地址決定其他) ;

BANK

bank是存儲(chǔ)庫(kù)的意思,也就是說(shuō),一塊內(nèi)存內(nèi)部劃分出了多個(gè)存儲(chǔ)庫(kù),訪(fǎng)問(wèn)的時(shí)候指定存儲(chǔ)庫(kù)編號(hào),就可以訪(fǎng)問(wèn)指定的存儲(chǔ)庫(kù),內(nèi)存中劃分了多少個(gè)bank,要看地址線(xiàn)中有幾位BA地址,如果有兩位,說(shuō)明有4個(gè)bank,如果有3位,說(shuō)明有8個(gè)bank

DDR3 容量計(jì)算

下面這張圖是芯片k4t1g164qf資料中截取的;以1Gb容量的DDR2顆粒為例(其他的類(lèi)似);假設(shè)數(shù)據(jù)線(xiàn)位寬為16位,則看64Mb x 16這一列:

bank地址線(xiàn)位寬為3,及bank數(shù)目為 2^3=8;

行地址線(xiàn)位寬位13,及A0...A12;

列地址線(xiàn)位寬為10,及A0...A9;

有 2^3 * 2^13 * 2^10 = 2^26 =2^6Mb = 64Mb

再加上數(shù)據(jù)線(xiàn),則容量為 64Mb x 16

8e352782-22cc-11ed-ba43-dac502259ad0.jpg

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • DDR3
    +關(guān)注

    關(guān)注

    2

    文章

    288

    瀏覽量

    44054
  • 存儲(chǔ)
    +關(guān)注

    關(guān)注

    13

    文章

    4762

    瀏覽量

    89883
  • 容量計(jì)算
    +關(guān)注

    關(guān)注

    0

    文章

    6

    瀏覽量

    6899

原文標(biāo)題:DDR3地址和容量計(jì)算、Bank理解

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Texas Instruments TS3DDR3812:DDR3應(yīng)用的理想12通道開(kāi)關(guān)解決方案

    Texas Instruments TS3DDR3812:DDR3應(yīng)用的理想12通道開(kāi)關(guān)解決方案 在DDR3應(yīng)用的領(lǐng)域中,一款性能出色的開(kāi)關(guān)能夠顯著提升系統(tǒng)的效率和穩(wěn)定性。Texas
    的頭像 發(fā)表于 01-14 11:30 ?228次閱讀

    DDR3 SDRAM參考設(shè)計(jì)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《DDR3 SDRAM參考設(shè)計(jì)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 11-05 17:04 ?5次下載

    DDR200T中DDR的使用與時(shí)序介紹

    mask Enabled Input clock period 100MHz Chip Select pin Enabled DDR讀時(shí)序介紹 DDR3讀時(shí)序如下圖,由于傳遞地址到取出數(shù)據(jù)
    發(fā)表于 10-28 07:24

    基于FPGA的DDR控制器設(shè)計(jì)

    此時(shí)的IP核命令接收處于準(zhǔn)備好狀態(tài),可以接收用戶(hù)命令,在當(dāng)前時(shí)鐘拉高app_en,同時(shí)發(fā)送命令(app_cmd)和地址(app_addr),此時(shí)命令和地址被寫(xiě)入。 在DDR3的寫(xiě)數(shù)據(jù)過(guò)程中,在完成寫(xiě)
    發(fā)表于 10-21 14:30

    基于DDR200T開(kāi)發(fā)板的e203進(jìn)行DDR3擴(kuò)展

    由于e203內(nèi)部DTCM空間較小,所以本隊(duì)針對(duì)DDR200T開(kāi)發(fā)板進(jìn)行針對(duì)e203的DDR3存儲(chǔ)器擴(kuò)展。 論壇中所給出的e203擴(kuò)展DDR的方法大致分為兩種,一種是直接將DDR存儲(chǔ)器的
    發(fā)表于 10-21 12:43

    DDR200T中的DDR3的使用配置

    蜂鳥(niǎo)DDR200T中DDR3的ip配置案列,提供DDR3引腳配置。具體參數(shù)可更具項(xiàng)目實(shí)際更改。 這里選用的axi接口 在賽靈思的IP配置中沒(méi)有MT41K28M6JT-125K內(nèi)存的信息,因此選用
    發(fā)表于 10-21 11:19

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    本文緊接著前一個(gè)文檔《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-數(shù)據(jù)線(xiàn)等長(zhǎng) 》。本文著重講解DDR地址線(xiàn)、控制信號(hào)線(xiàn)等長(zhǎng)設(shè)計(jì),因?yàn)?b class='flag-5'>地址線(xiàn)、控制信號(hào)線(xiàn)有分支,SOC有可能帶有2片
    發(fā)表于 07-29 16:14 ?3次下載

    AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧

    的講解數(shù)據(jù)線(xiàn)等長(zhǎng)設(shè)計(jì)。? ? ? 在另一個(gè)文件《AD設(shè)計(jì)DDR3時(shí)等長(zhǎng)設(shè)計(jì)技巧-地址線(xiàn)T型等長(zhǎng)》中著重講解使用AD設(shè)計(jì)DDR地址線(xiàn)走線(xiàn)T型走線(xiàn)等長(zhǎng)處理的方法和技巧。
    發(fā)表于 07-28 16:33 ?5次下載

    【RK3568+PG2L50H開(kāi)發(fā)板實(shí)驗(yàn)例程】FPGA部分 | DDR3 讀寫(xiě)實(shí)驗(yàn)例程

    DDR3 模型,選擇 MT41K256M16XX 為模板,并保持Timing parameters 和地址以及 Drive Options 和下圖設(shè)置的一致。 ? Step3 按照如下設(shè)置,勾選
    發(fā)表于 07-10 10:46

    在Vivado調(diào)用MIG產(chǎn)生DDR3的問(wèn)題解析

    下面是調(diào)用的DDR3模塊的,模塊的倒數(shù)第二行是,模塊的時(shí)鐘輸入,時(shí)鐘源來(lái)自PLL產(chǎn)生的系統(tǒng)時(shí)鐘的倍頻。
    的頭像 發(fā)表于 05-03 10:21 ?1433次閱讀
    在Vivado調(diào)用MIG產(chǎn)生<b class='flag-5'>DDR3</b>的問(wèn)題解析

    TPS51116 完整的DDR、DDR2、DDR3、DDR3L、LPDDR3DDR4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    TPS51116為 DDR/SSTL-2、DDR2/SSTL-18、DDR3/SSTL-15、DDR3L、LPDDR3
    的頭像 發(fā)表于 04-29 16:38 ?1131次閱讀
    TPS51116 完整的<b class='flag-5'>DDR</b>、<b class='flag-5'>DDR</b>2、<b class='flag-5'>DDR3</b>、<b class='flag-5'>DDR3</b>L、LPDDR<b class='flag-5'>3</b> 和 <b class='flag-5'>DDR</b>4 電源解決方案同步降壓控制器數(shù)據(jù)手冊(cè)

    DDR3 SDRAM配置教程

    DDR3 SDRAM(Double-Data-Rate ThreeSynchronous Dynamic Random Access Memory)是DDR SDRAM的第三代產(chǎn)品,相較于DDR2,
    的頭像 發(fā)表于 04-10 09:42 ?4026次閱讀
    <b class='flag-5'>DDR3</b> SDRAM配置教程

    燦芯半導(dǎo)體推出DDR3/4和LPDDR3/4 Combo IP

    燦芯半導(dǎo)體(上海)股份有限公司(燦芯股份,688691)宣布推出基于28HKD 0.9V/2.5V 平臺(tái)的DDR3/4, LPDDR3/4 Combo IP。該IP具備廣泛的協(xié)議兼容性,支持DDR3
    的頭像 發(fā)表于 03-21 16:20 ?1084次閱讀

    DDR內(nèi)存控制器的架構(gòu)解析

    DDR內(nèi)存控制器是一個(gè)高度集成的組件,支持多種DDR內(nèi)存類(lèi)型(DDR2、DDR3、DDR3L、LPDDR2),并通過(guò)精心設(shè)計(jì)的架構(gòu)來(lái)優(yōu)化內(nèi)存
    的頭像 發(fā)表于 03-05 13:47 ?3851次閱讀
    <b class='flag-5'>DDR</b>內(nèi)存控制器的架構(gòu)解析

    三大內(nèi)存原廠(chǎng)或?qū)⒂?025年停產(chǎn)DDR3/DDR4

    據(jù)報(bào)道,業(yè)內(nèi)人士透露,全球三大DRAM內(nèi)存制造商——三星電子、SK海力士和美光,有望在2025年內(nèi)正式停產(chǎn)已有多年歷史的DDR3DDR4兩代內(nèi)存。 隨著技術(shù)的不斷進(jìn)步和消費(fèi)級(jí)平臺(tái)的更新?lián)Q代
    的頭像 發(fā)表于 02-19 11:11 ?3673次閱讀