chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力

封裝與高速技術(shù)前沿 ? 來(lái)源:封裝與高速技術(shù)前沿 ? 作者:封裝與高速技術(shù)前 ? 2022-10-27 12:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn):

3D 集成電路需要一種方法來(lái)連接封裝中垂直堆疊的多個(gè)裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設(shè)計(jì)應(yīng)運(yùn)而生

硅通孔設(shè)計(jì)有助于實(shí)現(xiàn)更先進(jìn)的封裝能力,可以在封裝的不同部分混用不同的通孔設(shè)計(jì)

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來(lái)連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術(shù),用于在 2.5D/3D 封裝中通過(guò)中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設(shè)計(jì)方法完全不一樣,需要根據(jù)它們?cè)谥圃爝^(guò)程中的不同來(lái)設(shè)計(jì)。

如今,現(xiàn)代集成電路較常使用單一樣式的硅通孔,這是因?yàn)橛糜诼闫询B互連的沉積工藝較難實(shí)現(xiàn)。盡管在實(shí)現(xiàn)方面沒(méi)有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規(guī)模逐步縮小,在bump 數(shù)量增多的情況下,依然可以使bump的中體尺寸變小。在我們?yōu)樵O(shè)計(jì)選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設(shè)計(jì)

a482c74e-55b0-11ed-a3b6-dac502259ad0.jpg

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設(shè)計(jì)樣式,用于連接中介層上堆疊的 3D 裸片,需要根據(jù)制造過(guò)程中的實(shí)現(xiàn)情況來(lái)選擇這些堆疊。硅通孔結(jié)構(gòu)一般用于集成了堆疊邏輯和存儲(chǔ)器的 2.5D/3D 集成系統(tǒng)級(jí)封裝。由于高帶寬存儲(chǔ)器占用了大量的封裝基板面積,針對(duì)這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過(guò)基板和 I/O 的連接。下圖是以三種樣式實(shí)現(xiàn)的硅通孔截面示意圖。在這些圖中,通孔提供了一個(gè)長(zhǎng)的垂直連接,垂直橫跨基板,并可進(jìn)入多個(gè)裸片層。

3D 集成電路中的硅通孔可以采用三種方法進(jìn)行設(shè)計(jì)和放置:

a4bca464-55b0-11ed-a3b6-dac502259ad0.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結(jié)構(gòu)的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

放置通孔需要在金屬化之前、擺放電路之后進(jìn)行。在堆疊過(guò)程中,通孔結(jié)構(gòu)要達(dá)到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個(gè)過(guò)程中輕松放置。

中通孔

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個(gè)過(guò)程中,將一個(gè)長(zhǎng)的通孔結(jié)構(gòu)沿著封裝放置并穿過(guò)基板。該過(guò)程不影響金屬化,也不需要在晶圓減薄過(guò)程中納入顯現(xiàn) (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過(guò)這種工藝形成,但蝕刻率對(duì)孔的長(zhǎng)寬比非常敏感。在蝕刻之后,利用銅的電化學(xué)沉積來(lái)形成種子層,并通過(guò)電鍍堆積出孔的結(jié)構(gòu)。

在中介層和晶圓級(jí)封裝中使用

硅通孔也可用于中介層,將多個(gè)芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個(gè)芯片可以是單片集成電路或硅上堆疊裸片,每個(gè)都有自己的硅通孔。這些堆疊的元件也可以是細(xì)間距 BGA/倒裝芯片封裝中的非標(biāo)準(zhǔn)元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

a4dad3a8-55b0-11ed-a3b6-dac502259ad0.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級(jí)封裝。然后,這些晶圓級(jí)封裝可以粘合到異構(gòu) 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對(duì)信號(hào)完整性有何影響

按照集成電路的尺寸標(biāo)準(zhǔn),硅通孔的結(jié)構(gòu)非常大,并且長(zhǎng)寬比較高,因此在選擇硅通孔時(shí)要格外關(guān)注成本,因?yàn)檫@些大型結(jié)構(gòu)需要更長(zhǎng)的加工時(shí)間。此外,其直徑可以達(dá)到幾微米,且可能帶有扇形輪廓,會(huì)帶來(lái)可靠性問(wèn)題。然而,盡管制造復(fù)雜性有所增加,但考慮到信號(hào)和電源完整性,依然利大于弊,包括:

電源損耗更低,因?yàn)楣柰ɑミB比水平通道要短

沿著互連長(zhǎng)度的寄生效應(yīng)更小

由于寄生電容更少,信號(hào)轉(zhuǎn)換更快

對(duì)繼續(xù)進(jìn)行 3D 集成和異構(gòu)集成來(lái)說(shuō)是十分必要的

如果 VLSI 設(shè)計(jì)師想為專門的應(yīng)用開發(fā)更先進(jìn)的元件,就需要在物理布局中設(shè)計(jì)硅通孔,并運(yùn)行基本的信號(hào)仿真來(lái)驗(yàn)證電氣行為。

如果想在設(shè)計(jì)中實(shí)現(xiàn) 2.5D/3D 封裝的所有優(yōu)勢(shì),請(qǐng)使用 Cadence 的全套系統(tǒng)分析工具。VLSI 設(shè)計(jì)師可以將多個(gè)特征模塊集成到新的設(shè)計(jì)中,并定義中介層連接,實(shí)現(xiàn)持續(xù)集成和擴(kuò)展。強(qiáng)大的場(chǎng)求解器提供全套軟件仿真功能,與電路設(shè)計(jì)和 PCB layout 軟件集成,打造了一個(gè)完整的系統(tǒng)設(shè)計(jì)工具包,適用于各類應(yīng)用和各種復(fù)雜程度的設(shè)計(jì)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5441

    文章

    12323

    瀏覽量

    371278
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4382

    文章

    23638

    瀏覽量

    417613
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9003

    瀏覽量

    147275

原文標(biāo)題:技術(shù)博客 I 3D-IC 中 硅通孔TSV 的設(shè)計(jì)與制造

文章出處:【微信號(hào):封裝與高速技術(shù)前沿,微信公眾號(hào):封裝與高速技術(shù)前沿】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電鍍材料在先進(jìn)封裝中的應(yīng)用

    (TSV)技術(shù)借助晶圓內(nèi)部的垂直金屬通,達(dá)成芯片間的直接電互連。相較于傳統(tǒng)引線鍵合等互連方案,TSV 技術(shù)的核心優(yōu)勢(shì)在于顯著縮短互連路徑(較引線鍵合縮短 60%~90%)與提
    的頭像 發(fā)表于 10-14 08:30 ?3912次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>電鍍材料在<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的應(yīng)用

    FUTEK TFF400通扭矩傳感器概述

    TFF400扭矩傳感器的頂部和底部都配有法蘭,每個(gè)法蘭都配置內(nèi)螺紋和一個(gè)中心沉。這不僅提供嚴(yán)格的公差,還有助于使零件保持一致,以便接口。
    的頭像 發(fā)表于 07-18 10:13 ?478次閱讀

    H5628K照明燈12V-16.8V轉(zhuǎn)3V2A恒流IC方案

    負(fù)載電流為正常情況的50%。 H5628K采用的是ESOP - 8封裝,芯片底部設(shè)計(jì)有散熱片并連接到SW腳,這有助于芯片實(shí)現(xiàn)有效散熱。
    發(fā)表于 06-18 16:38

    80V降5V1.5A激光燈恒流驅(qū)動(dòng)器H5628K

    負(fù)載電流為正常情況的50%。 H5628K采用的是ESOP - 8封裝,芯片底部設(shè)計(jì)有散熱片并連接到SW腳,這有助于芯片實(shí)現(xiàn)有效散熱。
    發(fā)表于 06-17 16:49

    TSV填充材料

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)TSV(Through Silicon Via)即技術(shù),是通過(guò)在芯片和芯片之間、晶圓和晶圓之間制作垂直導(dǎo)通,實(shí)現(xiàn)芯片之間互連的技術(shù),是2.5D/3D封裝
    的頭像 發(fā)表于 04-14 01:15 ?2040次閱讀

    芯片先進(jìn)封裝(TSV)技術(shù)說(shuō)明

    高性能計(jì)算機(jī)中日益廣泛采用“處理器+存儲(chǔ)器”體系架構(gòu),近兩年來(lái)Intel、AMD、 Nvidia都相繼推出了基于該構(gòu)架的計(jì)算處理單元產(chǎn)品,將多個(gè)存儲(chǔ)器與處理器集成在一個(gè)TSV轉(zhuǎn)接基板上,以提高計(jì)算
    的頭像 發(fā)表于 01-27 10:13 ?2919次閱讀
    芯片<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b><b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(TSV)技術(shù)說(shuō)明

    技術(shù)對(duì)PCB厚度的影響

    技術(shù)對(duì)PCB厚度影響的多方面分析 從空間利用角度 盲技術(shù)的應(yīng)用有助于在一定程度上減小PCB的厚度需求。因?yàn)槊?b class='flag-5'>孔不需要穿透整個(gè)板層,在進(jìn)行層間連接時(shí),相比傳統(tǒng)通
    的頭像 發(fā)表于 01-08 17:30 ?764次閱讀

    BJT的封裝類型與選擇

    :占用空間小,適合高密度封裝有助于提高電路的可靠性和性能。 缺點(diǎn) :焊接過(guò)程需要自動(dòng)化設(shè)備,維修較為困難。 1.3
    的頭像 發(fā)表于 12-31 16:32 ?1256次閱讀

    先進(jìn)封裝技術(shù)-17橋技術(shù)(下)

    先進(jìn)封裝技術(shù)(Semiconductor Advanced Packaging) - 1 混合鍵合技術(shù)(上) 先進(jìn)封裝技術(shù)(Semiconductor Advanced Packagi
    的頭像 發(fā)表于 12-24 10:59 ?2469次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-17<b class='flag-5'>硅</b>橋技術(shù)(下)

    先進(jìn)封裝的核心概念、技術(shù)和發(fā)展趨勢(shì)

    的示意圖和實(shí)物照片,顯示了垂直互聯(lián)結(jié)構(gòu)。 XY平面和Z軸延伸的關(guān)鍵技術(shù) 現(xiàn)代先進(jìn)封裝可分為兩種主要方式:XY平面延伸和Z軸延伸。XY平面延伸主要利用重布線層(RDL)技術(shù)進(jìn)行信號(hào)布線,而Z軸延伸則采用
    的頭像 發(fā)表于 12-18 09:59 ?1708次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的核心概念、技術(shù)和發(fā)展趨勢(shì)

    先進(jìn)封裝中的TSV/技術(shù)介紹

    注入導(dǎo)電物質(zhì),將相同類別芯片或不同類別的芯片進(jìn)行互連,達(dá)到芯片級(jí)集成的先進(jìn)封裝技術(shù)。 TSV技術(shù)中的這個(gè)通道中主要是通過(guò)銅等導(dǎo)電物質(zhì)的填充完成的垂直電氣互連,減小信號(hào)延遲,降低電
    的頭像 發(fā)表于 12-17 14:17 ?2757次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>中的TSV/<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>技術(shù)介紹

    高性能半導(dǎo)體封裝TGV技術(shù)的最新進(jìn)展

    也存在電氣損耗、基板翹曲和高制造成本等挑戰(zhàn)。相比之下,基于玻璃的玻璃通 (TGV) 具有良好的特性,例如出色的絕緣性能、成本效益和可變的熱膨脹系數(shù) (CTE) 值,可減輕堆疊器件的翹曲。此外,它們還有助于小型化并支持高頻應(yīng)用。本文概述了半導(dǎo)體
    的頭像 發(fā)表于 12-06 09:19 ?3926次閱讀
    高性能半導(dǎo)體<b class='flag-5'>封裝</b>TGV技術(shù)的最新進(jìn)展

    XD08M3232紅外感應(yīng)單片機(jī)擁有哪些配置實(shí)現(xiàn)高性能處理能力

    的應(yīng)用,自帶恒流驅(qū)動(dòng)電路可以避免光衰等問(wèn)題,確保輸入信號(hào)的穩(wěn)定性。穩(wěn)定的輸入信號(hào)有助于后續(xù)的信號(hào)處理,減少因信號(hào)波動(dòng)而帶來(lái)的額外處理負(fù)擔(dān),使得單片機(jī)可以更高效地對(duì)數(shù)據(jù)進(jìn)行處理,從而有助于實(shí)現(xiàn)高性能的處理
    發(fā)表于 11-23 15:08

    XD08M3232紅外感應(yīng)單片機(jī)擁有哪些配置實(shí)現(xiàn)高性能處理能力

    來(lái)的額外處理負(fù)擔(dān),使得單片機(jī)可以更高效地對(duì)數(shù)據(jù)進(jìn)行處理,從而有助于實(shí)現(xiàn)高性能的處理能力。 內(nèi)置兩路軌到軌運(yùn)算放大器 :能夠?qū)Φ头鹊妮斎胄盘?hào)進(jìn)行有效放大。在不同場(chǎng)景下,通過(guò)放大傳感器信號(hào),可以提高信號(hào)
    發(fā)表于 11-07 14:04

    玻璃通工藝流程說(shuō)明

    TGV(Through-Glass Via),玻璃通,即是一種在玻璃基板上制造貫穿通的技術(shù),與(TSV)都是先進(jìn)
    的頭像 發(fā)表于 10-18 15:06 ?2259次閱讀
    玻璃通<b class='flag-5'>孔</b>工藝流程說(shuō)明