chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

幾種簡單CMOS邏輯門電路原理圖

谷泰微 ? 來源:谷泰微 ? 作者:谷泰微 ? 2022-11-04 15:11 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PART.1

MOS管

MOS管又分為兩種類型:N型和P型。如下圖所示:

b9918f10-5c0b-11ed-a3b6-dac502259ad0.jpg

以N型管為例,2端為控制端,稱為“柵極”;3端通常接地,稱為“源極”;源極電壓記作Vss,1端接正電壓,稱為“漏極”,漏極電壓記作VDD。要使1端與3端導(dǎo)通,柵極2上要加高電平。

對(duì)P型管,柵極、源極、漏極分別為5端、4端、6端。要使4端與6端導(dǎo)通,柵極5要加低電平。

在CMOS工藝制成的邏輯器件或單片機(jī)中,N型管與P型管往往是成對(duì)出現(xiàn)的。同時(shí)出現(xiàn)的這兩個(gè)CMOS管,任何時(shí)候,只要一只導(dǎo)通,另一只則不導(dǎo)通(即“截止”或“關(guān)斷”),所以稱為“互補(bǔ)型CMOS管”。

PART.2

CMOS邏輯電平

高速CMOS電路的電源電壓VDD通常為+5V;Vss接地,是0V。

高電平視為邏輯“1”,電平值的范圍為:VDD的65%~VDD(或者VDD-1.5V~VDD)

低電平視作邏輯“0”,要求不超過VDD的35%或0~1.5V。

+1.5V~+3.5V應(yīng)看作不確定電平。在硬件設(shè)計(jì)中要避免出現(xiàn)不確定電平。

近年來,隨著亞微米技術(shù)的發(fā)展,單片機(jī)的電源呈下降趨勢。低電源電壓有助于降低功耗。VDD為3.3V的CMOS器件已大量使用。在便攜式應(yīng)用中,VDD為2.7V,甚至1.8V的單片機(jī)也已經(jīng)出現(xiàn)。將來電源電壓還會(huì)繼續(xù)下降,降到0.9V,但低于VDD的35%的電平視為邏輯“0”,高于VDD的65%的電平視為邏輯“1”的規(guī)律仍然是適用的。

PART.3

非門

b9a471fc-5c0b-11ed-a3b6-dac502259ad0.jpg

非門(反向器)是最簡單的門電路,由一對(duì)CMOS管組成。其工作原理如下:

A端為高電平時(shí),P型管截止,N型管導(dǎo)通,輸出端C的電平與Vss保持一致,輸出低電平;A端為低電平時(shí),P型管導(dǎo)通,N型管截止,輸出端C的電平與VDD一致,輸出高電平。

PART.4

與非門

b9bdc2d8-5c0b-11ed-a3b6-dac502259ad0.jpg

與非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、3管導(dǎo)通,2、4管截止,C端電位與1管的漏極保持一致,輸出高電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出高電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

PART.5

或非門

b9d0042a-5c0b-11ed-a3b6-dac502259ad0.jpg

或非門工作原理:

①、A、B輸入均為低電平時(shí),1、2管導(dǎo)通,3、4管截止,C端電壓與VDD一致,輸出高電平。

②、A輸入高電平,B輸入低電平時(shí),1、4管導(dǎo)通,2、3管截止,C端輸出低電平。

③、A輸入低電平,B輸入高電平時(shí),情況與②類似,亦輸出低電平。

④、A、B輸入均為高電平時(shí),1、2管截止,3、4管導(dǎo)通,C端電壓與地一致,輸出低電平。

注:

將上述“與非”門、“或非”門邏輯符號(hào)的輸出端的小圓圈去掉,就成了“與”門、“或”門的邏輯符號(hào)。而實(shí)現(xiàn)“與”、“或”功能的電路圖則必須在輸出端加上一個(gè)反向器,即加上一對(duì)CMOS管,因此,“與”門實(shí)際上比“與非”門復(fù)雜,延遲時(shí)間也長些,這一點(diǎn)在電路設(shè)計(jì)中要注意。

PART.6

三態(tài)門

b9e2d05a-5c0b-11ed-a3b6-dac502259ad0.jpg

三態(tài)門的工作原理:

當(dāng)控制端C為“1”時(shí),N型管3導(dǎo)通,同時(shí),C端電平通過反向器后成為低電平,使P型管4導(dǎo)通,輸入端A的電平狀況可以通過3、4管到達(dá)輸出端B。

當(dāng)控制端C為“0”時(shí),3、4管都截止,輸入端A的電平狀況無法到達(dá)輸出端B,輸出端B呈現(xiàn)高電阻的狀態(tài),稱為“高阻態(tài)”。

這個(gè)器件也稱作“帶控制端的傳輸門”。帶有一定驅(qū)動(dòng)能力的三態(tài)門也稱作“緩沖器”,邏輯符號(hào)是一樣的。

注:

從CMOS等效電路或者真值表、邏輯表達(dá)式上都可以看出,把“0”和“1”換個(gè)位置,“與非”門就變成了“或非”門。對(duì)于“1”有效的信號(hào)是“與非”關(guān)系,對(duì)于“0”有效的信號(hào)是“或非”關(guān)系。

上述圖中畫的邏輯器件符號(hào)均是正邏輯下的輸入、輸出關(guān)系,即對(duì)“1”(高電平)有效而言。而單片機(jī)中的多數(shù)控制信號(hào)是按照負(fù)有效(低電平有效)定義的。例如片選信號(hào)CS(Chip Select),指該信號(hào)為“0”時(shí)具有字符標(biāo)明的意義,即該信號(hào)為“0”表示該芯片被選中。因此,“或非”門的邏輯符號(hào)也可以畫成下圖。

b9fb1ed0-5c0b-11ed-a3b6-dac502259ad0.jpg

PART.7

組合邏輯電路

“與非”門、“或非”門等邏輯電路的不同組合可以得到各種組合邏輯電路,如譯碼器、解碼器、多路開關(guān)等。

組合邏輯電路的實(shí)現(xiàn)可以使用現(xiàn)成的集成電路,也可以使用可編程邏輯器件,如PAL、GAL等實(shí)現(xiàn)。

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6194

    瀏覽量

    241723
  • 邏輯門電路
    +關(guān)注

    關(guān)注

    2

    文章

    68

    瀏覽量

    12452

原文標(biāo)題:幾種簡單CMOS邏輯門電路原理圖

文章出處:【微信號(hào):谷泰微,微信公眾號(hào):谷泰微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    奇美32寸液晶屏CM1682A芯片邏輯電路原理圖資料

    奇美32寸液晶屏CM1682A芯片邏輯電路原理圖
    發(fā)表于 11-12 16:40 ?0次下載

    TYPEC電路原理圖資料

    電子發(fā)燒友網(wǎng)站提供《TYPEC電路原理圖資料.pdf》資料免費(fèi)下載
    發(fā)表于 10-10 14:38 ?15次下載

    咨詢符合國標(biāo)GB/T 4728.12-2022的邏輯門電路設(shè)計(jì)軟件

    背景 在大學(xué)教授《數(shù)字邏輯》,總是遇到繪邏輯電路圖的問題,想適配國家標(biāo)準(zhǔn)GB/T 4728.12-2022的邏輯門電路,培養(yǎng)學(xué)生的家國情懷,但目前的軟件好像使用的都是IEEE標(biāo)準(zhǔn),
    發(fā)表于 09-09 09:46

    蘋果iphone 11電路原理圖

    蘋果iphone 11電路原理圖
    發(fā)表于 07-02 16:33 ?22次下載

    CMOS邏輯門如何應(yīng)用在電路

    CMOS邏輯門如何應(yīng)用在電路中 前言 在如今的電子電路中,CMOS邏輯門有著接近零靜態(tài)功耗和超
    的頭像 發(fā)表于 06-19 16:07 ?1432次閱讀
    <b class='flag-5'>CMOS</b>的<b class='flag-5'>邏輯</b>門如何應(yīng)用在<b class='flag-5'>電路</b>中

    中微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99

    中微愛芯推出可配置多功能邏輯門電路AiP74LVC1G99,該電路可配置為多種三態(tài)邏輯門,如“與門”、“與非門”、“或門”、“或非門”、“異或門”、“同或門”、“反相器”、“緩沖器”以
    的頭像 發(fā)表于 06-17 10:52 ?965次閱讀
    中微愛芯推出可配置多功能<b class='flag-5'>邏輯</b><b class='flag-5'>門電路</b>AiP74LVC1G99

    蘋果ipad5電路原理圖

    電子發(fā)燒友網(wǎng)站提供《蘋果ipad5電路原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 06-05 17:11 ?7次下載

    實(shí)用電子電路設(shè)計(jì)(全6本)——數(shù)字邏輯電路的ASIC設(shè)計(jì)

    門電路、邏輯壓縮、組合電路、Johnson計(jì)數(shù)器、定序器設(shè)計(jì)及應(yīng)用等,并介紹了實(shí)現(xiàn)最佳設(shè)計(jì)的各種工程設(shè)計(jì)方法。 純分享貼,有需要可以直接下載附件獲取完整資料! (如果內(nèi)容有幫助可以關(guān)注、點(diǎn)贊、評(píng)論支持一下哦~)
    發(fā)表于 05-15 15:22

    naim nait2電路原理圖高清版

    naim nait2電路原理圖高清版
    發(fā)表于 05-08 16:09 ?2次下載

    硬件原理圖學(xué)習(xí)筆記

    這一個(gè)星期認(rèn)真學(xué)習(xí)了硬件原理圖的知識(shí),做了一些筆記,方便以后查找。硬件原理圖分為三類1.管腳類(gpio)和門電路類輸入輸出引腳,上拉電阻,三極管與門,或門,非門上拉電阻:正向標(biāo)志作用,給懸空的引腳
    的頭像 發(fā)表于 04-30 18:40 ?1269次閱讀
    硬件<b class='flag-5'>原理圖</b>學(xué)習(xí)筆記

    電子電路實(shí)用原理圖300例(PDF版)

    電子電路實(shí)用原理圖300例(PDF版),都是些常見的電路,從簡單到復(fù)雜,且元器件名稱大小都標(biāo)識(shí)清楚。非常適合電子愛好者參考使用。
    發(fā)表于 04-09 13:47

    輔助協(xié)作的簡單原理圖文檔

    電子設(shè)備的原理圖作為PCB設(shè)計(jì)的基礎(chǔ)用于顯示電路圖。除了定義器件和電路之間的電氣連接之外,原理圖還有更深層次的作用:展示理解設(shè)計(jì)所需的文檔。這是一種前端文檔,要充分理解設(shè)計(jì)的核心功能、
    的頭像 發(fā)表于 04-03 21:32 ?705次閱讀
    輔助協(xié)作的<b class='flag-5'>簡單</b><b class='flag-5'>原理圖</b>文檔

    CMOS邏輯IC是如何構(gòu)成的

    電子設(shè)備正常運(yùn)轉(zhuǎn)離不開“邏輯”的精密驅(qū)動(dòng)。例如,當(dāng)我們在手機(jī)上滑動(dòng)屏幕時(shí),背后就有無數(shù)個(gè)CMOS邏輯電路在默默工作,它們通過復(fù)雜的邏輯運(yùn)算,將我們的觸摸信號(hào)轉(zhuǎn)化為手機(jī)能夠理解的指令,從
    的頭像 發(fā)表于 03-10 10:33 ?959次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC是如何構(gòu)成的

    CMOS邏輯IC應(yīng)用中的噪聲問題和解決對(duì)策

    前面兩期的芝識(shí)課堂,我們介紹了大量關(guān)于CMOS邏輯IC應(yīng)用的一些細(xì)節(jié)事項(xiàng),本期課堂讓我們進(jìn)入實(shí)際的應(yīng)用案例,解決電路設(shè)計(jì)中的噪聲問題。
    的頭像 發(fā)表于 01-13 10:30 ?1960次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC應(yīng)用中的噪聲問題和解決對(duì)策

    如何優(yōu)化CMOS邏輯IC的性能

    在上期的芝識(shí)課堂中,我們介紹了一部分CMOS邏輯IC設(shè)計(jì)的常見問題以及處理辦法。本期課堂將繼續(xù)探討如何優(yōu)化CMOS邏輯IC的性能,特別是負(fù)載電容連接技巧和功耗計(jì)算,這些因素對(duì)于
    的頭像 發(fā)表于 12-24 18:12 ?1811次閱讀
    如何優(yōu)化<b class='flag-5'>CMOS</b><b class='flag-5'>邏輯</b>IC的性能